期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
高速双模前置分频器的速度优化设计 被引量:1
1
作者 邝小飞 《半导体技术》 CAS CSCD 北大核心 2002年第10期38-42,共5页
给出了一种新的高速动态有比CMOS D触发器的设计。在分析64/65双模前置分频器工作原理的基础上,提出了提高其工作速度的方法,运用单相时钟(TSPC)动态CMOS、伪NMOS等电路技术,设计了多种内部电路结构。经HSPICE模拟,在0.8mmCMOS工艺、... 给出了一种新的高速动态有比CMOS D触发器的设计。在分析64/65双模前置分频器工作原理的基础上,提出了提高其工作速度的方法,运用单相时钟(TSPC)动态CMOS、伪NMOS等电路技术,设计了多种内部电路结构。经HSPICE模拟,在0.8mmCMOS工艺、电源电压为5V的条件下,最高时钟频率达到了1.7GHz,其速度和集成度远远超过静态CMOS电路。 展开更多
关键词 高速双模 前置分频器 速度优化设计 最高时钟频率 CMOS电路设计 锁相环 频率合成器
下载PDF
永磁交流伺服系统速度控制器优化设计方法 被引量:29
2
作者 王宏佳 杨明 +1 位作者 牛里 徐殿国 《电机与控制学报》 EI CSCD 北大核心 2012年第2期25-31,共7页
针对永磁同步电机数字控制系统中,电机转速动态过程中出现的由于通常采用PI控制器串联校正来设计速度环而导致的超调和振荡问题,提出了一种速度控制器优化设计方法。在分析了永磁交流伺服系统速度环数学模型的基础上,调整了速度控制器... 针对永磁同步电机数字控制系统中,电机转速动态过程中出现的由于通常采用PI控制器串联校正来设计速度环而导致的超调和振荡问题,提出了一种速度控制器优化设计方法。在分析了永磁交流伺服系统速度环数学模型的基础上,调整了速度控制器中比例增益的作用位置,构成IP控制器局部反馈校正来设计速度环。根据稳定性和跟随性要求,选取转速偏差指标函数,优化控制器参数设计,同时在控制器设计中增加了anti-windup策略。所设计的控制器,可以获得电机转速的无超调、无振荡快速响应,并具有较强的抗扰动能力。仿真和实验结果验证了设计方法的有效性和可行性。 展开更多
关键词 永磁同步电机 速度控制器优化设计 IP控制器 anti-windup策略
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部