-
题名SAR A/D转换器中电容失配问题的分析
被引量:13
- 1
-
-
作者
周文婷
李章全
-
机构
上海交通大学微电子学院
-
出处
《微电子学》
CAS
CSCD
北大核心
2007年第2期199-203,共5页
-
文摘
在逐次逼近型(SAR)A/D转换器的设计过程中,电容网络的匹配精度对A/D转换器系统精度有着至关重要的影响。详细推导了电容失配误差与A/D转换器精度的关系表达式,给出了严密的理论证明,为电路设计人员选择工艺、版图方式、电路结构和电容大小提供了有力的理论基础。此论证方式也适用于电阻网络等其他二进制加权网络的精度计算。
-
关键词
逐次逼近型A/D转换器
电容失配
二进制加权网络
转换精度
-
Keywords
SAR ADC
Mismatch tolerance
Binary-weighted network
Conversion resolution
-
分类号
TN702
[电子电信—电路与系统]
-
-
题名一种用于SAR A/D转换器的高速移位寄存器
被引量:1
- 2
-
-
作者
康锐
倪亚波
李婷
-
机构
重庆邮电大学光电工程学院
模拟集成电路重点实验室
-
出处
《微电子学》
CAS
CSCD
北大核心
2017年第1期1-4,共4页
-
基金
模拟集成电路重点实验室基金资助项目(9140C090111150C09041)
-
文摘
基于65nm标准CMOS工艺,提出了一种单次触发的动态D型触发器。基于这种D型触发器,设计了一种用于逐次逼近型(SAR)A/D转换器的高速移位寄存器。在传统的SAR A/D转换器转换过程中,比较器每比较1次,逻辑模块就进行1次移位和1次锁存,每1次移位延迟约为2个D触发器的工作时间,因此,限制了整个系统的转换速度。相比于传统的移位寄存器,本文设计的高速移位寄存器兼具移位和锁存的特点,仅需要传统结构一半数量的D触发器就能实现输出移位和锁存功能。这种寄存器结构能够将A/D转换器的转换速度提升45%,且功耗更小。
-
关键词
逐次逼近型A/D转换器
D触发器
寄存器
高速
-
Keywords
SAR analog-to-digital converter
D flip-flop
Register
High speed
-
分类号
TN432
[电子电信—微电子学与固体电子学]
-
-
题名基于ADC的温度自适应修调电路的设计
- 3
-
-
作者
应建华
李奥博
张姣阳
张迪
-
机构
华中科技大学电子科学与技术系
武汉昊宏微电子有限公司
-
出处
《微电子学》
CAS
CSCD
北大核心
2009年第3期320-323,共4页
-
文摘
利用逐次逼近型A/D转换器及数字逻辑电路,设计了一种用于RTC的温度自适应晶振频率修调电路。该修调系统依据芯片所用晶体的温度特性曲线,对标称频率为32.768kHz的晶体进行随温度变化的频率调整。该电路采用CSMC0.5μm CMOS工艺,可对晶振频率进行-192.150~+192.150(×10-6)的修正,频率修调范围为±6.396Hz;在-40℃~85℃范围内,时钟精度可达到±1.525×10-6;在3.3V电压下,静态电流为13.5μA。
-
关键词
逐次逼近型A/D转换器
温度自适应
频率修调
-
Keywords
SAR ADC Temperature adaptive Frequency trimming
-
分类号
TN432
[电子电信—微电子学与固体电子学]
-
-
题名一种nW级低功耗SAR ADC设计
被引量:1
- 4
-
-
作者
陈磊
李天望
黄佳兴
-
机构
湘潭大学物理与光电工程学院
-
出处
《中国集成电路》
2019年第5期51-55,共5页
-
文摘
逐次逼近型模拟数字转换器(SAR ADC)在低功耗具有明显的优势,基于此,本文在10 bit,采样率为200KS/s下,设计一种nW级低功耗SAR ADC,相较于传统结构,极大地降低了功耗。在SAR ADC中,其功耗主要来源于DAC,本文采用一种新型的应用于SAR ADC的DAC开关切换方式,输入信号被采样在单个电容下极板,提高了精度,且相比于传统的DAC,减少了一半的电容,极大地降低了功耗。在1. 8V电源电压,UMC 80nm工艺下,仿真结果显示,有效位达到9. 7位,整体功耗大约为700nW。
-
关键词
逐次逼近型模拟数字转换器
低功耗
开关切换方式
单个电容下极板采样
-
分类号
TN792
[电子电信—电路与系统]
-