期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
私有Cache的选择对紧耦合多处理机系统访存冲突的影响
1
作者 邢二保 周兴铭 《计算机工程》 CAS CSCD 北大核心 1993年第3期32-37,共6页
使用Cache有两点好处:减少访存链时间及减轻访存负载.有许多种计算机使用了Cache(如小型机和微型机).本文分析了概率意义下紧耦合多处理机系统引进不同的私有Cache对系统访存负载的影响.结果表明,标量程序得益于标量Cache,而不论向量化... 使用Cache有两点好处:减少访存链时间及减轻访存负载.有许多种计算机使用了Cache(如小型机和微型机).本文分析了概率意义下紧耦合多处理机系统引进不同的私有Cache对系统访存负载的影响.结果表明,标量程序得益于标量Cache,而不论向量化程度的高低,均可采用标向量混合Cache.随着紧耦合处理机系统中处理机数目的不断增加,访存冲突会更加严重.大容量的标向量混合Cache将是缓解这一问题的有效途径.* 展开更多
关键词 多处理系统 访分析
下载PDF
面向多簇超长指令字DSP的向量化优化算法 被引量:3
2
作者 徐华叶 郑启龙 +1 位作者 丁陈飞 徐东鹏 《计算机系统应用》 2013年第12期140-143,共4页
BWDSP是一款针对高性能计算领域设计的处理器,采用多簇超长指令字(VLIW)体系结构和SIMD架构,同时也提供了很多向量化指令.然而现有的编译框架无法对这些向量化指令提供支持,因此本文提出了一种向量化优化算法,可以显著提高一些在DSP领... BWDSP是一款针对高性能计算领域设计的处理器,采用多簇超长指令字(VLIW)体系结构和SIMD架构,同时也提供了很多向量化指令.然而现有的编译框架无法对这些向量化指令提供支持,因此本文提出了一种向量化优化算法,可以显著提高一些在DSP领域有着广泛应用的计算密集型程序的性能.最终实验结果表明,该优化算法能够平均取得6.60倍的加速比. 展开更多
关键词 向量化优化 编译技术 访地址分析 多簇体系DSP 超长指令字
下载PDF
基于硬件的内存trace工具--MTT的设计与实现 被引量:2
3
作者 阮元 包云岗 +1 位作者 陈明宇 樊建平 《电子学报》 EI CAS CSCD 北大核心 2008年第8期1519-1525,共7页
本文提出了一种全新的获得访存trace的方式,并设计实现了基于硬件的零开销多平台实时访存Trace工具——MTT(Memory Trace Tool).详细介绍了MTT在采样配置、地址识别t、race输出等方面的设计细节,以及接收端配合MTT高效接收分析trace的流... 本文提出了一种全新的获得访存trace的方式,并设计实现了基于硬件的零开销多平台实时访存Trace工具——MTT(Memory Trace Tool).详细介绍了MTT在采样配置、地址识别t、race输出等方面的设计细节,以及接收端配合MTT高效接收分析trace的流程,实现了一个通过MTT获得程序访存trace的完整方案.相比已有方法,MTT具有许多特点:(1)对程序透明;(2)零开销,无内存污染问题;(3)实时获取完整的全系统访存Trace;(4)可实时配置的多种在线Trace分析手段;(5)具有操作系统平台无关性. 展开更多
关键词 访轨迹 插桩 访行为分析 现场可编程门阵列(FPGA)
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部