期刊文献+
共找到261篇文章
< 1 2 14 >
每页显示 20 50 100
霍夫变换算法在圆心视觉定位中的应用研究 被引量:32
1
作者 焦圣喜 肖德军 阚一凡 《科学技术与工程》 北大核心 2013年第14期4089-4093,共5页
在图像处理中霍夫变换常被用于直线及圆检测。传统的霍夫变换运算速度慢,难以满足实际应用中对圆检测快速性的要求。提出了一种改进的霍夫变换快速圆检测算法,通过分析圆周点与邻域内其他点的位置关系,判断出圆周边缘的凸凹性及圆心方向... 在图像处理中霍夫变换常被用于直线及圆检测。传统的霍夫变换运算速度慢,难以满足实际应用中对圆检测快速性的要求。提出了一种改进的霍夫变换快速圆检测算法,通过分析圆周点与邻域内其他点的位置关系,判断出圆周边缘的凸凹性及圆心方向;并以圆弧中心线的累加结果确定了圆周的圆心。通过新算法在液体自动化灌装系统中的应用,实现了视觉系统对桶口的快速识别与定位,验证了算法的有效性与快速性。 展开更多
关键词 霍夫变换 圆检测 累加器 圆心定位
下载PDF
直接数字频率合成器DDS的优化设计 被引量:24
2
作者 蓝天 张金林 《电子技术应用》 北大核心 2007年第5期42-44,共3页
在深入理解DDS基本原理的基础上,采用多级流水线控制技术对DDS的VHDL语言实现进行了优化,并进行了异步接口的同步化设计,给出了DDS系统的时序仿真结果及其在FPGA中的资源占有率。
关键词 DDS 流水线 累加器 ROM 接口同步
下载PDF
高效撤消成员的前向安全群签名方案 被引量:13
3
作者 李如鹏 于佳 +1 位作者 李国文 李大兴 《计算机研究与发展》 EI CSCD 北大核心 2007年第7期1219-1226,共8页
群成员的撤消和如何处理密钥泄漏是设计群签名方案中的两个重要问题,到目前为止,同时解决这两个问题的群签名方案为数不多且尚存在不足.以ACJT群签名方案为基础,提出了两个新的群签名方案,其最大特点是同时具有高效撤消性和前向安全性.... 群成员的撤消和如何处理密钥泄漏是设计群签名方案中的两个重要问题,到目前为止,同时解决这两个问题的群签名方案为数不多且尚存在不足.以ACJT群签名方案为基础,提出了两个新的群签名方案,其最大特点是同时具有高效撤消性和前向安全性.其中方案Ⅰ具有较高的密钥演化效率,但是群公钥长度、签名和验证算法的计算量和时间段个数线性相关,方案Ⅱ采用了另一种前向安全的思想,克服了方案Ⅰ的不足.两个方案较好地解决了基于累加器撤消方法存在的缺陷,支持可追溯的公开可撤消群成员身份并且签名具有向后不可联接性,签名和验证算法的计算量均独立于当前群成员个数和被撤消成员的个数. 展开更多
关键词 群签名 成员撤消 前向安全 累加器 向后不可联接
下载PDF
用单片机与FPGA实现的DDS波形发生器 被引量:8
4
作者 刘文莉 林建英 《国外电子测量技术》 2007年第12期26-29,67,共5页
本文提出了一种用单片机和FPGA实现DDS信号源的实现方案。通过采用十进制累加器消除了二进制频率控制原理存在的固有误差,提高了信号源精度。通过对波形数据的量化减少了所需的存储容量。文中详细介绍了十进制频率控制原理,并例举了一种... 本文提出了一种用单片机和FPGA实现DDS信号源的实现方案。通过采用十进制累加器消除了二进制频率控制原理存在的固有误差,提高了信号源精度。通过对波形数据的量化减少了所需的存储容量。文中详细介绍了十进制频率控制原理,并例举了一种100Hz^200KHz,步进100Hz的DDS波形发生器的参数设计及实现。仿真结果表明,该设计简单合理,能够有效的消除二进制频率控制原理存在的误差,整个系统在保证频率精度的同时可快速获得输出波形。 展开更多
关键词 DDS 累加器 十进制频率控制 FPGA
下载PDF
步进电机的计算机控制 被引量:7
5
作者 郑伟 《韶关大学学报》 1994年第2期82-85,共4页
微型处理器是微型计算机的中央处理装置──思维或计算机构。
关键词 步进电机 步距角 移位脉冲 接口 控制 累加器 计算机 控制系统
下载PDF
DSP数据通路基于累加器测试的结构可测性设计 被引量:7
6
作者 肖继学 谢永乐 陈光 《仪器仪表学报》 EI CAS CSCD 北大核心 2009年第11期2372-2378,共7页
在综述VLSI结构可测性设计方法的基础上,提出了DSP数据通路基于累加器测试的结构可测性设计方案:利用选择器或三态门实现电路测试、工作模式的切换;在测试模式时,电路中的寄存器复用为扫描链以完成测试矢量的传送从而提高电路的可测试... 在综述VLSI结构可测性设计方法的基础上,提出了DSP数据通路基于累加器测试的结构可测性设计方案:利用选择器或三态门实现电路测试、工作模式的切换;在测试模式时,电路中的寄存器复用为扫描链以完成测试矢量的传送从而提高电路的可测试性能。基于本方案的FFT处理器、IIR滤波器、DF-FPDLMS自适应滤波器的数据通路的可测性设计,若忽略数据线延迟,其关键路径仅比原来的分别增加了1、2、0倍的选择器或三态门门延迟。实验表明,若字宽、阶数均为8,它们所需额外硬件开销分别为原来的5.416%、4.969%、4.783%,关键路径分别增加了1.839%、2.382%、0.036%。结果表明,该方案通用性好,扩展性强,额外硬件开销小,几乎不会影响原电路的性能。 展开更多
关键词 DSP 累加器 可测性设计 测试 数据通路
下载PDF
Σ-Δ在N-数字小数分频器中的作用 被引量:5
7
作者 张嗣忠 《电子器件》 CAS 2002年第1期105-109,共5页
分析了Σ-Δ对 S/ N的改善作用 ,将Σ-Δ在 A/ D中的应用引入到 N-数字小数分频器中 ,简述了Σ-Δ对 N-小数分频器输出相位抖动的改善 。
关键词 小数分频 累加器 转换 信噪比
下载PDF
一种签名长度固定的基于身份的环签名方案 被引量:7
8
作者 王玲玲 张国印 马春光 《电子与信息学报》 EI CSCD 北大核心 2007年第11期2645-2648,共4页
环签名作为一种匿名通信技术,可以使签名人具有匿名性。在以往提出的环签名方案中,签名长度与环成员个数成正比,这是环签名的一个公开问题。该文使用双线性对,并基于累加器技术,提出了一种签名长度固定的基于身份的环签名方案,并证明了... 环签名作为一种匿名通信技术,可以使签名人具有匿名性。在以往提出的环签名方案中,签名长度与环成员个数成正比,这是环签名的一个公开问题。该文使用双线性对,并基于累加器技术,提出了一种签名长度固定的基于身份的环签名方案,并证明了其安全性。方案既能保证消息发送者的匿名性,又可使得到的签名长度与环成员个数无关,解决了环签名的公开问题。 展开更多
关键词 数字签名 环签名 基于身份密码体制 累加器 双线性对
下载PDF
利用FPGA实现可编程数字下变频器 被引量:1
9
作者 朱进洲 李署坚 《无线通信技术》 2001年第3期57-59,共3页
提出了一种基于FPGA的数字下变频器实现方案 ,在这一方案中采用硬件描述语言 (AHDL)描述数字下变频器的内部逻辑结构 ,并且具有微机接口 ,可以与微处理器相连接。
关键词 FPGA 可编程逻辑 数字下变频 数控振荡 累加器
下载PDF
可认证数据结构综述
10
作者 孔祥玉 陈宇 《密码学报(中英文)》 CSCD 北大核心 2024年第3期545-574,共30页
可认证数据结构是一种利用密码学技术保证分布式环境中远程数据计算正确性的特殊数据结构.近年来,随着分布式计算的发展,可认证数据结构受到广泛关注.本文为可认证数据结构提供了统一框架,并从类别、构造和应用等方面对可认证数据结构... 可认证数据结构是一种利用密码学技术保证分布式环境中远程数据计算正确性的特殊数据结构.近年来,随着分布式计算的发展,可认证数据结构受到广泛关注.本文为可认证数据结构提供了统一框架,并从类别、构造和应用等方面对可认证数据结构进行系统综述.首先,根据数据和计算的类型对可认证数据结构进行分类.其次,针对各类可认证数据结构,分别介绍其发展历程、构造方法和典型应用.再次,梳理各类可认证数据结构之间的关系.最后,探讨可认证数据结构的发展方向. 展开更多
关键词 可认证数据结构 累加器 向量承诺 多项式承诺 线性函数承诺
下载PDF
格上身份基简短关联环签名及其电子投票应用
11
作者 王杰昌 刘牧华 +3 位作者 张平 刘玉岭 于景茹 张斌 《无线电工程》 2024年第5期1308-1319,共12页
环签名具备匿名性,身份基环签名无需证书,关联环签名可避免用户重复签名,但这些签名占用空间多且效率低。针对这些问题,先输出公共参数和系统主密钥,再提取用户密钥,然后使用格上的累加器对环中公钥进行累加,并将知识证明签名推广至格上... 环签名具备匿名性,身份基环签名无需证书,关联环签名可避免用户重复签名,但这些签名占用空间多且效率低。针对这些问题,先输出公共参数和系统主密钥,再提取用户密钥,然后使用格上的累加器对环中公钥进行累加,并将知识证明签名推广至格上,构造出格上身份基简短关联环签名。对该签名的不可伪造性、关联性和匿名性进行了证明。对签名方案进行了性能分析与实验评估,结果表明,该签名节省了时间开销和存储空间。利用该签名及门限秘密共享技术,提出后量子的电子投票协议。 展开更多
关键词 身份基 知识证明签名 累加器 简短关联环签名 门限秘密共享 电子投票
下载PDF
GNSS射频芯片中小数分频技术研究 被引量:4
12
作者 李鑫 黄海生 《现代电子技术》 北大核心 2016年第5期55-57,62,共4页
针对GNSS射频前端PLL频率综合器中的低杂散小数分频问题,提出了分别基于累加器结构和MASH1-1-1Δ-∑结构的两种小数分频调制器实现方案。进而选取3.996 MHz为GNSS射频前端模拟中频频率,16.368 MHz为PLL频率综合器参考频率,在GPS L1和BD-... 针对GNSS射频前端PLL频率综合器中的低杂散小数分频问题,提出了分别基于累加器结构和MASH1-1-1Δ-∑结构的两种小数分频调制器实现方案。进而选取3.996 MHz为GNSS射频前端模拟中频频率,16.368 MHz为PLL频率综合器参考频率,在GPS L1和BD-2 B1频点上对30级累加器级联结构和MASH1-1-1Δ-∑结构的输出功率谱进行分析,并在此基础上对它们的小数杂散特性进行了对比研究。结果表明,MASH1-1-1Δ-∑结构具有噪声整形功能,可将小数杂散由低频段推至高频段,从而在低频段获得更优的杂散特性。由于高频段的杂散可被PLL环路滤波器滤除,故MASH1-1-1Δ-∑结构更适合用在基于PLL的频率综合器中。 展开更多
关键词 小数分频 累加器 MASH1-1-1 Δ-Σ调制 小数杂散
下载PDF
基于累加器结构的Delta-Sigma调制器的噪声分析 被引量:3
13
作者 李仲秋 《电子工程师》 2008年第6期43-46,共4页
采用Delta-Sigma结构的调制器可降低锁相环路中小数分频时所产生的量化噪声对系统的影响。通过分析Delta-Sigma工作原理推导其噪声传输函数,得出增加Delta-Sigma调制器的阶数或增加过采用率均能减小量化噪声功率。累加器结构的3阶内插型... 采用Delta-Sigma结构的调制器可降低锁相环路中小数分频时所产生的量化噪声对系统的影响。通过分析Delta-Sigma工作原理推导其噪声传输函数,得出增加Delta-Sigma调制器的阶数或增加过采用率均能减小量化噪声功率。累加器结构的3阶内插型Delta-Sigma调制器结构简单,可有效降低芯片面积,且内插型结构适合以尽量降低环路噪声为目标的设计。 展开更多
关键词 DELTA-SIGMA调制 量化噪声 累加器 传输函数
下载PDF
基于霍夫变换的工位点识别算法设计与实现 被引量:4
14
作者 仲崇权 赵亮 《物联网技术》 2016年第8期14-17,共4页
针对插件机器人的视觉定位系统,提出了一种基于图像金字塔的霍夫变换算法,目标在于准确识别工位点坐标。改进的霍夫变换算法与传统的霍夫变换算法相比减少了非零像素点的计算,并且通过限定霍夫变换算法所使用的参数,减少了内存的使用以... 针对插件机器人的视觉定位系统,提出了一种基于图像金字塔的霍夫变换算法,目标在于准确识别工位点坐标。改进的霍夫变换算法与传统的霍夫变换算法相比减少了非零像素点的计算,并且通过限定霍夫变换算法所使用的参数,减少了内存的使用以及计算量;沿着边缘点的梯度方向进行像素点的累加,通过先确定圆心再确定圆心所对应的半径的方法,用二维累加器替代复杂的三维累加器,从而降低了时间复杂度和空间复杂度,提高了算法的效率。实验结果表明,本算法能够准确的定位PCB板的工位点,可以较好的运用在插件机器人的插件过程中。 展开更多
关键词 视觉定位 累加器 霍夫变换 图像金字塔
下载PDF
一种基于多级流水线加法器的累加电路设计研究 被引量:4
15
作者 袁松 唐敬友 刘莉 《四川理工学院学报(自然科学版)》 CAS 2012年第5期50-53,共4页
专用硬件电路常用来实现加速,以提升科学计算速度。在科学计算中,多个数据的累加是常见运算。在设计硬件累加器时,容易出现流水线阻塞问题。提出将数据依据流水线级次分成两类模块,不同类型的模块采用不同的累加方式。基于多级流水线加... 专用硬件电路常用来实现加速,以提升科学计算速度。在科学计算中,多个数据的累加是常见运算。在设计硬件累加器时,容易出现流水线阻塞问题。提出将数据依据流水线级次分成两类模块,不同类型的模块采用不同的累加方式。基于多级流水线加法器,在FPGA上实现了多个数据的累加。该设计消耗资源少,流水线利用率高,控制相对简单,尤其是在数据规模很大时,优势尤其明显。 展开更多
关键词 硬件加速 FPGA 多级流水线 累加器
下载PDF
直接数字式合成技术之研究 被引量:4
16
作者 王玉珍 李袁柳 《宇航计测技术》 CSCD 2004年第3期6-11,19,共7页
直接数字式合成(DDS)技术,是近几年来发展迅速的一种频率合成新技术。DDS具有输出相对带宽宽、频率转换时间短、频率分辨力高且输出相位连续、可产生宽带正交信号,易集成等优点。在通信、雷达、遥控遥测、电子对抗、电子扩频以及现代化... 直接数字式合成(DDS)技术,是近几年来发展迅速的一种频率合成新技术。DDS具有输出相对带宽宽、频率转换时间短、频率分辨力高且输出相位连续、可产生宽带正交信号,易集成等优点。在通信、雷达、遥控遥测、电子对抗、电子扩频以及现代化的仪器仪表工业等许多电子领域显示出广泛的应用前景。本文介绍了直接数字式合成技术的特点及其应用情况,阐述了DDS的基本原理并对其在应用中的一些合成方法做了相互对比。 展开更多
关键词 直接数字式合成技术 累加器 存储 频率分辨力 频率转换时间
下载PDF
基于遍历Hough变换的弱目标检测前跟踪算法 被引量:4
17
作者 郭云飞 郑晓枫 +1 位作者 彭冬亮 曾泽斌 《系统仿真学报》 CAS CSCD 北大核心 2015年第6期1316-1323,共8页
针对基于标准Hough变换的TBD算法在低信噪比环境下检测概率较低以及运算时间较长的问题,提出一种基于遍历Hough变换的TBD方法。将接收到的各帧回波点进行第一门限判决并依次存储到不同矩阵中;把所有超过第一门限的点统一叠加到数据平面... 针对基于标准Hough变换的TBD算法在低信噪比环境下检测概率较低以及运算时间较长的问题,提出一种基于遍历Hough变换的TBD方法。将接收到的各帧回波点进行第一门限判决并依次存储到不同矩阵中;把所有超过第一门限的点统一叠加到数据平面;接着两两遍历组合数据平面中不同点求取直线参数,将其投影到参数平面对应单元,并建立累加器,同时将组合两点的幅值积累到该单元对应的累加器中;提取累加器中积累值超过第二门限单元,实现航迹回溯。通过仿真比较所提算法与其它两种基于Hough变换的TBD算法,验证了所提方法能够有效提高低信噪比下目标的检测概率并且运算时间也比标准Hough变换少。 展开更多
关键词 HOUGH变换 门限 遍历 累加器 直线参数
下载PDF
A 5.3-GHz 32-bit accumulator designed for direct digital frequency synthesizer 被引量:3
18
作者 CHENJianWu WUDanYU +3 位作者 ZHOULei WUJin JINZhi LIUXinYu 《Chinese Science Bulletin》 SCIE EI CAS 2012年第19期2480-2487,共8页
A 32-bit pipeline accumulator with carry ripple topology is implemented for direct digital frequency synthesizer.To increase the throughout while hold down the area and power consumption,a method to reduce the number ... A 32-bit pipeline accumulator with carry ripple topology is implemented for direct digital frequency synthesizer.To increase the throughout while hold down the area and power consumption,a method to reduce the number of the pre-skewing registers is proposed.The number is reduced to 29% of a conventional pipeline accumulator.The propagation delay versus bias current of the adder circuit with different size transistors is investigated.We analyze the delay by employing the open circuit time constant method.Compared to the simulation results,the maximum error is less than 8%.A method to optimum the design of the adder based on the propagation delay is discussed.The clock traces for the 32-bit adder are heavily loaded,as there are 40 registers being connected to them.Moreover,the differential clock traces,which are much longer than the critical length,should be treated as transmission lines.Thus a clock distribution method and a termination scheme are proposed to get high quality and low skew clock signals.A multiple-type termination scheme is proposed to match the transmission line impedance.The 32-bit accumulator was measured to work functionally at 5.3 GHz. 展开更多
关键词 直接数字频率合成 累加器 32位 设计 传播延迟 差分时钟 加法 偏置电流
原文传递
格上的简短可链接环签名 被引量:1
19
作者 王杰昌 张平 +2 位作者 李杰 常琳林 段莹 《计算机应用研究》 CSCD 北大核心 2022年第9期2843-2849,共7页
可链接环签名可防止区块链中的双花攻击,基于格的签名可抵抗量子攻击,但已有格基可链接环签名的大小随环成员的增多而增大。针对该问题,提出了一种格上的简短可链接环签名方案。该方案用队列实现了向量数制的特殊转换,利用格上的累加器... 可链接环签名可防止区块链中的双花攻击,基于格的签名可抵抗量子攻击,但已有格基可链接环签名的大小随环成员的增多而增大。针对该问题,提出了一种格上的简短可链接环签名方案。该方案用队列实现了向量数制的特殊转换,利用格上的累加器对环成员的公钥进行累加,使得签名大小不会随环成员的增多而增大;利用拒绝采样定理,构造出格上的知识证明签名,在防止签名私钥泄露的同时,提高了计算效率。在随机预言机模型下,证明了方案具有不可伪造性、匿名性、可链接性。性能分析与实验评估表明,所提方案节省了时间开销和存储开销,且随着环成员的增多签名大小固定不变。 展开更多
关键词 知识证明签名 累加器 简短可链接环签名
下载PDF
从游戏入手改进数字电路综合性设计实验 被引量:2
20
作者 葛有根 喻其山 《实验科学与技术》 2011年第3期14-16,共3页
综合性设计实验是锻炼学生的逻辑思维、培养创新能力的重要手段。文中以现下流行的"种菜"休闲游戏为蓝本,设计实验室条件下的数字电路模拟,既激发学生的学习兴趣,又丰富了教学内容,提高开放实验室的绩效。
关键词 开放实验室 种植模块 收获模块 升级模块 累加器
下载PDF
上一页 1 2 14 下一页 到第
使用帮助 返回顶部