期刊文献+
共找到8篇文章
< 1 >
每页显示 20 50 100
基于FPGA流水线CPU控制器的设计与实现 被引量:4
1
作者 赖兆磬 潘明 张辉 《微计算机信息》 北大核心 2008年第20期233-235,共3页
针对MIPSCPU流水线工作过程产生的数据相关,本文基于FPGA设计并实现了一种能有效解决数据相关的硬布线控制器。基于旁路方法,在控制器中对译码段、执行段和访存段进行有效的检测,并将检测信号合成为旁路控制信号,然后由旁路模块实现数... 针对MIPSCPU流水线工作过程产生的数据相关,本文基于FPGA设计并实现了一种能有效解决数据相关的硬布线控制器。基于旁路方法,在控制器中对译码段、执行段和访存段进行有效的检测,并将检测信号合成为旁路控制信号,然后由旁路模块实现数据前推功能;使用VHDL实现控制器的设计;在FPGA平台上对控制器进行仿真验证,并给出CPU测试程序的仿真结果。结果表明:所设计的控制器能有效协调流水段工作,解决由数据相关产生的断流问题。 展开更多
关键词 FPGA 布线 流水线 数据相关 旁路
下载PDF
Tempest设计中硬布线和电缆的重要性
2
作者 陆兴翔 《抗恶劣环境计算机》 1993年第2期56-70,共15页
关键词 电磁干扰 布线 电缆
下载PDF
大中型水电站机组事故停机控制回路设计 被引量:10
3
作者 刘秋华 《水力发电》 北大核心 2012年第8期67-69,73,共4页
针对水电机组可能发生的电气事故和机械事故,分析了事故产生的原因,提出了不同事故原因所采取的应对措施。电气事故需要尽快跳发电机出口断路器、灭磁开关,切除电源;机械事故则要先卸负荷后跳闸,避免机组过速及甩负荷对电网的冲击。针... 针对水电机组可能发生的电气事故和机械事故,分析了事故产生的原因,提出了不同事故原因所采取的应对措施。电气事故需要尽快跳发电机出口断路器、灭磁开关,切除电源;机械事故则要先卸负荷后跳闸,避免机组过速及甩负荷对电网的冲击。针对这一特点,设计了双重化的事故停机流程及硬布线紧急停机回路。这种双重化的冗余设计软、硬件功能投退灵活,运行维护方便,为机组的安全运行提供了有力的保障。 展开更多
关键词 水电机组 电气事故 机械事故 事故停机流程 布线停机回路
下载PDF
基于数据通道指令流程图的硬布线控制电路设计 被引量:5
4
作者 钟旭恒 高明伦 《微电子学与计算机》 CSCD 北大核心 2001年第5期8-11,共4页
文章介绍了一种建立在数据通道上的指令流程图,并介绍了基于这种指令流程图的硬布线控制设计方法。这种硬布线设计方法达到了较高的抽象层次,符合EDA正向设计的思想。
关键词 微处理器 数据通道指令流程图 布线控制电路 设计
下载PDF
计算机控制器的设计与实现分析 被引量:1
5
作者 赵正平 陈静 《阜阳师范学院学报(自然科学版)》 2003年第1期53-57,共5页
以一模型机为例,分析了计算机两种控制器的设计与实现过程。
关键词 计算机控制器 件设计 微操作信号发生器 布线控制器 微程序控制器
下载PDF
一种高效的硬布线控制CPU的设计方法
6
作者 刘昭 黄令仪 曾烈光 《微电子学》 CAS CSCD 北大核心 2002年第2期105-108,112,共5页
文章提出了一种硬布线逻辑 CPU的设计流程 ,即以 CPU设计工具软件 LDF为核心的设计方法。其主要目的提高硬布线逻辑 CPU的设计效率。定义了一种用于描述硬布线控制逻辑的语言—— MCDL,对总线优化问题进行了研究 。
关键词 CPU 描述语言 总线优化 布线控制 微处理器
下载PDF
数值协处理器中微程序设计 被引量:2
7
作者 车海康 杨银堂 +1 位作者 周拥华 朱樟明 《微电子学与计算机》 CSCD 北大核心 2003年第6期57-61,共5页
微程序设计技术是实现微处理器指令系统的重要技术,微程序控制方法相对于硬布线控制方法可以简化控制部件的设计。文章以某数值协处理器的设计为例,研究了微指令格式的确定以及微程序代码的编写,并给出了编制的乘法微代码的实例。
关键词 微程序设计 数值协处理器 微处理器 指令系统 微程序控制 布线控制方法
下载PDF
兼容51指令的8位MCU IPCORE设计
8
作者 周珊 龚仁喜 +1 位作者 左改林 张海南 《微计算机信息》 2009年第8期131-132,148,共3页
本文基于目前SOC系统技术的发展情况,设计一个可用于SOC系统的核,该核的指令集完全兼容于MCS-51系列的微控制器。本设计的目的在于提高MCS-51的指令执行速度的同时兼顾面积的考虑,提升其在Soc系统中的应用价值。该IPCORE采用数据总线和... 本文基于目前SOC系统技术的发展情况,设计一个可用于SOC系统的核,该核的指令集完全兼容于MCS-51系列的微控制器。本设计的目的在于提高MCS-51的指令执行速度的同时兼顾面积的考虑,提升其在Soc系统中的应用价值。该IPCORE采用数据总线和指令总线相分离的哈佛总线结构和全新的指令时序以及指令实现方式,并使用PLA硬布线逻辑代替微程序控制,加快了核的速度,提高了指令执行效率。所有的模块都采用vhdl硬件描述语言进行设计描述,使用EDA工具进行功能仿真、综合。 展开更多
关键词 MCU IP PLA布线逻辑
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部