期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种基于相对延时比模型的全数字时钟电路产生器
1
作者 孙雅芃 谢正章 +3 位作者 赵慧冬 乔树山 黑勇 张福海 《微电子学与计算机》 CSCD 北大核心 2017年第6期49-53,共5页
设计了一种应用于低功耗领域的基于相对延时比模型的全数字时钟生成器,解决了环形振荡器产生振荡周期受到工艺偏差、环境温度偏移和供电电压抖动等因素影响的问题.该时钟生成器由相对延时比生成器、映射译码单元和数字控制振荡器组成.一... 设计了一种应用于低功耗领域的基于相对延时比模型的全数字时钟生成器,解决了环形振荡器产生振荡周期受到工艺偏差、环境温度偏移和供电电压抖动等因素影响的问题.该时钟生成器由相对延时比生成器、映射译码单元和数字控制振荡器组成.一款10~40 MHz频率可调节的全数字时钟电路生成器基于smic180nm CMOS工艺库,整个芯片面积(除IO pad)为1.02mm^2.测试结果表明,当目标频率设定为25 MHz,在供电电压在1.6~2V,环境温度在0~80℃变化时,该时钟生成器的最大输出频率误差为3%,输出时钟相位噪声在1 MHz频偏处为-114.82dBc/Hz,具有良好的频率稳定性. 展开更多
关键词 低功耗 全数字 时钟生成器 相对延时模型
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部