期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
基于增益增强型全差分环形放大器的16位流水线逐次逼近型模数转换器
1
作者 郑基炜 郭春炳 《广东工业大学学报》 CAS 2024年第6期20-25,共6页
在高精度流水线逐次逼近型模数转换器(pipelined-SAR ADC)中,需要使用高开环增益的运算放大器来提高闭环级间残差放大器的增益精度。本文提出的环形放大器使用增益增强型输出级提高开环增益和稳定性,可以实现超过90 dB的开环增益,在不... 在高精度流水线逐次逼近型模数转换器(pipelined-SAR ADC)中,需要使用高开环增益的运算放大器来提高闭环级间残差放大器的增益精度。本文提出的环形放大器使用增益增强型输出级提高开环增益和稳定性,可以实现超过90 dB的开环增益,在不采用任何校准技术的情况下可以显著减小级间残差增益误差,满足16位ADC的精度要求。该ADC基于65 nm CMOS工艺设计,芯片面积为0.256 mm^(2)。在25 MS/s的采样速率以及接近奈奎斯特频率输入信号的条件下,所设计的ADC仿真测得的信噪失真比(Signal-to-noise Distortion Ratio, SNDR)和无杂散动态范围(Spurious Free Dynamic Range, SFDR)分别为77.8 dB和96.8 dB,功耗为2.8 mW,品质因数FoMw和FoMs分别为18.0 fJ/con.-step和174.3 d B。 展开更多
关键词 流水线逐次逼近型模数转换器 环形放大器 残差放大器
下载PDF
基于新型环形放大器的低功耗Pipelined SAR ADC
2
作者 李树明 《中国集成电路》 2024年第5期50-56,共7页
针对流水线型逐次逼近模数转换器(Pipelined SAR ADC)中残差放大器的核心运放功耗过高,从而严重限制ADC能效上限的问题,本文提出了一种新型的基于CMOS开关的自偏置全差分环形放大器(CMOS Self-biased Fully Differential Ring Amplifier... 针对流水线型逐次逼近模数转换器(Pipelined SAR ADC)中残差放大器的核心运放功耗过高,从而严重限制ADC能效上限的问题,本文提出了一种新型的基于CMOS开关的自偏置全差分环形放大器(CMOS Self-biased Fully Differential Ring Amplifier,CSFRA),来替代传统运放。CSFRA通过引入CMOS开关自偏置和全差分结构,同时在非放大时序中关断电路,降低了残差放大器功耗。基于所提CSFRA,配合可降低开关功耗的检测和跳过切换方案,设计了一款12 Bit 10 MS/s的Pipelined SAR ADC。该电路基于MXIC L18B 180 nm CMOS工艺实现,实验结果表明,在10 MS/s的采样率下,该电路的SFDR和SNDR分别为75.3 dB和61.3 dB,功耗仅为944μW,其中CSFRA功耗仅为368μW。 展开更多
关键词 Pipelined SAR ADC 环形放大器 低功耗
下载PDF
深亚微米CMOS环形放大器研究 被引量:1
3
作者 裴志军 王雅欣 韩蕾 《天津职业技术师范大学学报》 2019年第2期13-18,共6页
随着CMOS工艺技术的持续进步,模拟集成电路中能耗有效的放大器设计面临着严峻挑战。CMOS环形放大器具有与环形振荡器相似的简单结构,能够随现代CMOS工艺特征尺寸的缩小而改善性能,且以低功耗获得高增益。文章分析了环形放大器转换、稳... 随着CMOS工艺技术的持续进步,模拟集成电路中能耗有效的放大器设计面临着严峻挑战。CMOS环形放大器具有与环形振荡器相似的简单结构,能够随现代CMOS工艺特征尺寸的缩小而改善性能,且以低功耗获得高增益。文章分析了环形放大器转换、稳定和锁定放大的工作机理,研究了CMOS环形放大器的设计技术,提出了三级反相器的增益分配方法。研究结果表明:基于浮动采样的伪差分环形放大器结构可应用于信号的差分处理,而自偏置的环形放大器结构能够改善电源变化的影响。 展开更多
关键词 环形放大器 深亚微米 环形震荡器 反相器 模拟集成电路
下载PDF
一种应用于CMOS图像传感器的流水线模数转换器设计 被引量:1
4
作者 陈鸣 陈杰 肖璟博 《吉林大学学报(工学版)》 EI CAS CSCD 北大核心 2018年第3期968-976,共9页
设计了一种应用于CMOS图像传感器中的低功耗流水线模数转换器(ADC),并采用逐次逼近寄存器(SAR)ADC辅助流水线架构,提出了一种新型全差分环形放大器。与传统的跨导运算放大器(OTA)相比,所提出的全差分环形放大器能效更高。本文采用0.18μ... 设计了一种应用于CMOS图像传感器中的低功耗流水线模数转换器(ADC),并采用逐次逼近寄存器(SAR)ADC辅助流水线架构,提出了一种新型全差分环形放大器。与传统的跨导运算放大器(OTA)相比,所提出的全差分环形放大器能效更高。本文采用0.18μm1P5M工艺完成电路设计及版图布局,当输入频率为19.94 MHz的正弦信号时,仿真显示ADC的信号噪声失真比(SNDR)为57.8dB,无杂散动态范围(SFDR)为64.9dB,最大微分非线性(DNL)为+0.58LSB/-0.33LSB,最大积分非线性(INL)为+0.55LSB/-0.57LSB。整个ADC功耗为3.78mW。 展开更多
关键词 半导体技术 CMOS图像传感器 流水线模数转换器 环形放大器 逐次逼近寄存器
下载PDF
全差分环形放大器的流水线模数转换器设计 被引量:1
5
作者 陈鸣 肖璟博 +1 位作者 陈敏 陈杰 《哈尔滨工程大学学报》 EI CAS CSCD 北大核心 2019年第1期196-201,共6页
为了实现低功耗流水线模数转换器,本文提出了一种新型全差分环形放大器,并基于它设计了一款10 bit40 MS/s流水线模数转换器。本文采用HHGRACE 0. 18μm 1P6M混合信号工艺完成电路设计,当差分输入频率为2. 001 95 MHz的正弦信号时,仿真... 为了实现低功耗流水线模数转换器,本文提出了一种新型全差分环形放大器,并基于它设计了一款10 bit40 MS/s流水线模数转换器。本文采用HHGRACE 0. 18μm 1P6M混合信号工艺完成电路设计,当差分输入频率为2. 001 95 MHz的正弦信号时,仿真得到有效位数为9. 74位,最大微分非线性±0. 5LSB,最大积分非线性为±0. 65 LSB,整个ADC功耗为5. 32 m W,实现了低功耗模数转换器的设计。 展开更多
关键词 环形放大器 流水线 模数转换器 全差分 有效位数 信号噪声失真比
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部