期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于FPGA的曼彻斯特编解码器设计与实现 被引量:9
1
作者 刘远峰 《现代计算机》 2010年第6X期88-90,共3页
介绍基于Verilog HDL设计的曼彻斯特编解码器模块,对曼彻斯特编解码器的原理进行介绍和分析,解决其编码和解码的同步问题,能够使解码器数据采样结果正确可靠,实现其编码和解码模块化,使用Verilog HDL语言实现曼彻斯特编解码器的核心功能... 介绍基于Verilog HDL设计的曼彻斯特编解码器模块,对曼彻斯特编解码器的原理进行介绍和分析,解决其编码和解码的同步问题,能够使解码器数据采样结果正确可靠,实现其编码和解码模块化,使用Verilog HDL语言实现曼彻斯特编解码器的核心功能,并且在ModelSim上实现其功能仿真。 展开更多
关键词 曼彻斯特编解码器 VERILOG HDL MODELSIM 仿真
下载PDF
基于FPGA的曼彻斯特编解码器的设计 被引量:8
2
作者 董毅 何刚强 +2 位作者 梁汉文 倪凯诚 黄秋月 《电子设计工程》 2019年第10期15-18,23,共5页
文中利用可编程门阵列(FPGA)技术的可重构性与灵活性,设计实现曼彻斯特编解码器。通过FPGA分别实现曼彻斯特编解码器的信号产生,编码部分,解码部分3个模块。采用硬件描述语言VHDL完成了编解码器模块设计,使用Quartus II软件和Modelsim... 文中利用可编程门阵列(FPGA)技术的可重构性与灵活性,设计实现曼彻斯特编解码器。通过FPGA分别实现曼彻斯特编解码器的信号产生,编码部分,解码部分3个模块。采用硬件描述语言VHDL完成了编解码器模块设计,使用Quartus II软件和Modelsim软件进行对编译码器进行相应功能仿真及时序仿真。结果表明,所设计的曼彻斯特编译码器的数据传输具有强抗干扰能力,高传输速率,该过程也具有较高的可靠性。 展开更多
关键词 曼彻斯特编解码器 FPGA VHDL 程门阵列
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部