期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
基于内部通道参考的时间失配误差校正方法
1
作者 吴朱羽 戴永寿 +1 位作者 张鹏 李武 《电子测量技术》 北大核心 2024年第17期10-15,共6页
为了提升TIADC系统采样率,解决时间失配误差校正的主流方法参考通道法限制采样率提升的问题,在对时间失配误差的估计中以系统内部通道作为参考通道,提出一种基于内部通道参考的时间失配误差校正方法。采用内部通道参考方法估计出时间失... 为了提升TIADC系统采样率,解决时间失配误差校正的主流方法参考通道法限制采样率提升的问题,在对时间失配误差的估计中以系统内部通道作为参考通道,提出一种基于内部通道参考的时间失配误差校正方法。采用内部通道参考方法估计出时间失配误差参数,中心求导法求得目标信号导数,利用时间失配误差参数和目标信号导数对时间失配误差进行重构并完成误差补偿。仿真结果表明,所提出的方法可以在后台、自适应、无额外限制的情况下,实现30 dB左右的无杂散动态范围提升,5位左右的有效位数提升。对误差的压制能力接近参考通道法。 展开更多
关键词 时间交织采样 时间失配误差校正 内部通道参考估计方法 中心求导法
下载PDF
RFSoC中ADC的SFDR优化技术研究
2
作者 白锦 刘生 汪洋 《电子质量》 2024年第9期1-7,共7页
赛灵思(Xilinx)推出了一款集成了高性能模数/数模转换器(ADC/DAC)的单芯片射频片上系统(RFSoC),由于其具有极高的ADC性能指标和系统集成度,因而得到了广泛的应用。ADC采用时间交织(TI)采样技术,由多个子ADC进行采集组合来提高采样速率,... 赛灵思(Xilinx)推出了一款集成了高性能模数/数模转换器(ADC/DAC)的单芯片射频片上系统(RFSoC),由于其具有极高的ADC性能指标和系统集成度,因而得到了广泛的应用。ADC采用时间交织(TI)采样技术,由多个子ADC进行采集组合来提高采样速率,但是由于各子ADC不可能做到工艺完全相同,因此该技术存在偏置失配、增益失配和时间失配等问题,从而造成频谱出现杂散,降低了无杂散动态范围(SFDR)指标。基于RFSoC中ADC的杂散问题,分析了ADC的校准结构,探讨了对SFDR指标进行性能优化的技术方法。大量的实验和分析结果表明,该方法有效地提高了ADC的SFDR指标,具有良好的效果。 展开更多
关键词 单芯片射频片上系统 模数转换器 无散杂动态范围 时间交织采样 杂散
下载PDF
基于PC软件的时间交织ADC误差校准 被引量:2
3
作者 许川佩 王露生 《计算机工程与设计》 北大核心 2019年第6期1788-1795,共8页
自从时间交织ADC作为高采样率、高速的ADC有效解决方案以来,高速的TIADC误差校准对硬件结构的设计要求更高,成本也会相应增加。为此提出基于PC机使用软件编程的方式进行误差校准,利用计算机快速、高效和超大的缓存能力等性能特性,采用... 自从时间交织ADC作为高采样率、高速的ADC有效解决方案以来,高速的TIADC误差校准对硬件结构的设计要求更高,成本也会相应增加。为此提出基于PC机使用软件编程的方式进行误差校准,利用计算机快速、高效和超大的缓存能力等性能特性,采用基于数据统计理论分析的方法完成偏置、增益和时间误差估计,复合公式校准偏置、增益误差,对于时间误差采用拉格朗日插值的Farrow结构分数延时滤波器进行校准。软件系统在搭建的基于双通道数据采集系统平台上进行验证,验证结果表明,ADC的SNR和ENOB都有一定提升;分析结果表明,PC机可以实时地处理高达16G/s速率的采样数据。 展开更多
关键词 时间交织采样 软件校准 数据统计 拉格朗日插值Farrow结构滤波器 ADC动态性能
下载PDF
一种时间交织采样失配误差估计方法研究
4
作者 聂慧锋 丁兆贵 +1 位作者 黄颖 张秋实 《雷达与对抗》 2021年第3期1-6,共6页
针对时间交织采样存在失配误差问题,研究了一种时、频域相结合估计失配误差的方法。该方法利用测试信号的统计特性,在时域中完成偏置误差和增益误差的估计,在频域中提取各子通道与参考通道的相位差,对时间误差进行估计,从应用实现角度... 针对时间交织采样存在失配误差问题,研究了一种时、频域相结合估计失配误差的方法。该方法利用测试信号的统计特性,在时域中完成偏置误差和增益误差的估计,在频域中提取各子通道与参考通道的相位差,对时间误差进行估计,从应用实现角度简便有效地解决了通道失配误差估计问题,仿真实例验证了方法的有效性。 展开更多
关键词 时间交织采样 通道失配 失配误差
下载PDF
针对时间交织采样的后台自适应频域校准技术 被引量:1
5
作者 丁晟 孙友礼 《电讯技术》 北大核心 2023年第8期1220-1227,共8页
针对高速双通道时间交织采样(Time-interleaved Analog-to-Digital Converter, TIADC)系统通道失配的问题,提出了一种后台自适应频域校准技术。该技术采用数字混频+低通滤波技术,将失配镜像点搬移至零频,并形成I/Q复数信号;然后基于信... 针对高速双通道时间交织采样(Time-interleaved Analog-to-Digital Converter, TIADC)系统通道失配的问题,提出了一种后台自适应频域校准技术。该技术采用数字混频+低通滤波技术,将失配镜像点搬移至零频,并形成I/Q复数信号;然后基于信号统计学进行校准系数计算,并利用该系数完成共轭对消校准;最后将校准后信号通过数字混频搬移回原始频率,完成整个校准过程。进一步提出了基于FPGA/ASIC的算法实现电路。经实物测试验证,在6 Gsample/s双通道TIADC系统中,该技术能够优化失配比达33.3 dBc以上,失配优化程度高,同时具有全流水实时后台处理特性,且不需要增加额外系统资源。 展开更多
关键词 时间交织采样(TIADC) 通道失配 自适应频域校准 低通滤波
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部