期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
一种时钟级处理器模拟器的快速开发方法 被引量:1
1
作者 杨伟 陈明宇 许建卫 《计算机工程与应用》 CSCD 北大核心 2010年第6期63-66,70,共5页
基于功能级处理器模拟器,采用时序制导的方法,提出了一种时钟级处理器模拟器的快速开发方法。该方法对指令的模拟引入流水线,依靠流水线的时序推动功能模块的运行,如ALU、Co-processor、MMU、TLB等。给出了RISC/MIPS流水线的设计方法,... 基于功能级处理器模拟器,采用时序制导的方法,提出了一种时钟级处理器模拟器的快速开发方法。该方法对指令的模拟引入流水线,依靠流水线的时序推动功能模块的运行,如ALU、Co-processor、MMU、TLB等。给出了RISC/MIPS流水线的设计方法,并进一步阐述了如何将流水线和处理器功能级模拟单元的耦合起来,构成时钟级模拟的整体框架。基于此框架,开发了ClkSim模拟器。经过SPEC CPU 2000的对比测试,ClkSim拥有较高的模拟性能和精度。 展开更多
关键词 功能 时钟 时序制导 处理器模拟
下载PDF
LEU安全等级和设计方法研究 被引量:1
2
作者 陈志丹 钟英杰 《铁道通信信号》 2017年第4期6-9,共4页
地面电子单元是列车与列控中心交互信息的重要设备,依据EN50129标准对LEU设备进行隐患分析,发现"LEU设备发送过时的报文"和"LEU设备没有正确一对一分发报文至有源应答器",这两条隐患是SIL4级别,需要设计故障导向安... 地面电子单元是列车与列控中心交互信息的重要设备,依据EN50129标准对LEU设备进行隐患分析,发现"LEU设备发送过时的报文"和"LEU设备没有正确一对一分发报文至有源应答器",这两条隐患是SIL4级别,需要设计故障导向安全的架构来满足相应的SIL4级别安全功能。提出了一种LEU设备采用时钟级别的二取二架构的设计方法,并详细描述了故障导向安全的二取二比较器设计方法和故障导向安全的输出接口设计方法。 展开更多
关键词 安全 时钟 二取二 比较器 SIL4安全功能
下载PDF
航空发动机FADEC系统双机时钟级同步技术研究 被引量:3
3
作者 李勇 樊丁 石斌 《计算机测量与控制》 CSCD 2006年第4期508-509,547,共3页
随着航空发动机控制技术的发展,全权限数字电子控制(FADEC)系统的可靠性设计变得越来越重要;在FADEC系统中, 同步设计对于提高航空发动机全权限数字式电子控制器的可靠性具有重要的意义;为了解决如何在FADEC系统中实现双机时钟级同步设... 随着航空发动机控制技术的发展,全权限数字电子控制(FADEC)系统的可靠性设计变得越来越重要;在FADEC系统中, 同步设计对于提高航空发动机全权限数字式电子控制器的可靠性具有重要的意义;为了解决如何在FADEC系统中实现双机时钟级同步设计,简要的分析了应注意的问题;随即介绍了设计中采取软硬件相结合来同步两计算机实时时钟的基本方法,在实践中证明了该方法是行之有效的。 展开更多
关键词 航空发动机 全权限数字电子控制 时钟同步
下载PDF
基于SCSI的容错磁盘系统之设计与评估
4
作者 单顺利 张圣华 袁由光 《计算机研究与发展》 EI CSCD 北大核心 1997年第S1期211-214,共4页
SCSI接口以其可靠性高、数据传输速率快且支持大存储容量而广为采用.文中介绍了一个基于SCSI接口的容错磁盘系统的设计,并提出了时钟级同步、热插拔、自诊断、系统恢复等一系列新思想,从而使得本系统具有普通SCSI磁盘系... SCSI接口以其可靠性高、数据传输速率快且支持大存储容量而广为采用.文中介绍了一个基于SCSI接口的容错磁盘系统的设计,并提出了时钟级同步、热插拔、自诊断、系统恢复等一系列新思想,从而使得本系统具有普通SCSI磁盘系统没有的功能特点.最后通过可靠性分析得出本系统可靠性比普通SCSI磁盘系统大为提高的结论. 展开更多
关键词 时钟同步 热插拔 自诊断 系统恢复 可靠性分析
下载PDF
DSP指令集仿真器的设计与实现 被引量:7
5
作者 陶峰峰 付宇卓 《计算机仿真》 CSCD 2005年第9期225-228,共4页
指令集仿真器是进行芯片设计评估,系统软件设计开发以及计算机软硬件协同设计的不可或缺的工具。在DSP的硬件设计和后期算法开发中,指令集仿真器也同样是起着至关重要的作用。该文参考当前在指令集仿真领域比较先进的JIT-CCS和IS-CS仿... 指令集仿真器是进行芯片设计评估,系统软件设计开发以及计算机软硬件协同设计的不可或缺的工具。在DSP的硬件设计和后期算法开发中,指令集仿真器也同样是起着至关重要的作用。该文参考当前在指令集仿真领域比较先进的JIT-CCS和IS-CS仿真技术,吸取了各自的一些优点,提出了仿真策略,设计并实现了基于DSP3000的指令集仿真器HJS。为了兼顾仿真速度与精度的要求,HJS实现了指令精度和时钟周期精度两种级别的仿真。同时,在指令Cache和流水线的仿真上都做到了既尽可能与实际硬件相符,同时也兼顾执行效率。为评估DSP硬件设计、DSP算法的实现提供了很好的软件模拟平台。 展开更多
关键词 指令集仿真器 仿真策略 指令仿真 时钟周期仿真
下载PDF
基于MADL语言的时钟精确级仿真器生成 被引量:1
6
作者 马潇 谢凯年 董峰 《计算机仿真》 CSCD 2007年第8期263-267,共5页
随着处理器设计复杂度的增加,设计前期在系统级别进行规划对芯片各方面性能的影响日趋增加。由于系统级设计中需要时钟精确级仿真器(CAS)进行设计空间探索(DSE),获得芯片各方面性能,从而帮助确定设计方案,因此快速生成CAS成为芯片设计... 随着处理器设计复杂度的增加,设计前期在系统级别进行规划对芯片各方面性能的影响日趋增加。由于系统级设计中需要时钟精确级仿真器(CAS)进行设计空间探索(DSE),获得芯片各方面性能,从而帮助确定设计方案,因此快速生成CAS成为芯片设计成败的关键。文中提出了利用MADL语言构建设计空间探索平台的方法,具体探讨了CAS生成的方法,并设计和实现了基于ARM7处理器的CAS。实践证明,利用MADL生成CAS,代码生成效率大大提高,且性能更加优良,能精确地模拟出指令在每个时钟周期里在流水线上流动的情况,完全适合在芯片设计初期的DSE工作。 展开更多
关键词 体系结构描述语言 设计空间探索 系统设计 时钟精确仿真器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部