-
题名一种10位80Ms/s逐次逼近A/D转换器
被引量:1
- 1
-
-
作者
陈遐迩
胡刚毅
张勇
倪亚波
范誉潇
-
机构
重庆邮电大学
模拟集成电路重点实验室
-
出处
《微电子学》
CAS
CSCD
北大核心
2016年第1期1-4,8,共5页
-
基金
中国电子科技集团青年创新基金资助项目(JJ_QN_2013_30)
-
文摘
基于65nm CMOS工艺,设计了一种10位80 Ms/s的逐次逼近A/D转换器。该A/D转换器采用1.2V电源供电以及差分输入、拆分单调的DAC网络结构。采用拆分单调的电容阵列DAC,可以有效降低A/D转换所消耗的能量,缩短DAC的建立时间,降低控制逻辑的复杂度,提高转换速度;避免了由于比较器共模电平下降过多引起的比较器失调,从而降低了比较器的设计难度,改善了ADC的线性度。动态比较器降低了A/D转换的功耗。使用Spectre进行仿真验证,结果表明,当采样频率为80MHz,输入信号频率为40MHz时,该A/D转换器的SFDR为72dBc。
-
关键词
拆分单调
模数转换器
动态比较器
无杂散动态范围
-
Keywords
Splitting monotonic
ADC
Dynamic comparator
SFDR
-
分类号
TN453
[电子电信—微电子学与固体电子学]
-