期刊文献+
共找到57篇文章
< 1 2 3 >
每页显示 20 50 100
光传送网(OTN)的抖动性能要求 被引量:3
1
作者 毛谦 《光通信研究》 北大核心 2001年第4期7-12,22,共7页
处于光层网络的 OTN,与电层的 PDH、SDH网络一样 ,为保证信号传送质量 ,对抖动性能有相应的要求 .文章主要介绍 OTN的网络节点接口和设备接口的抖动性能要求 ,包括最大允许抖动、抖动转移特性和最小输入抖动容限 .最后简单介绍
关键词 光传送网 光纤通信 抖动性能
下载PDF
波长转换器抖动性能测试研究
2
作者 李书森 《通信企业管理》 2022年第7期77-80,共4页
抖动(定时抖动的简称)是指数字信号的特定时刻(如最佳抽样时刻)相对理想参考时间位置的短时间偏离。在OTU(Optical Transponder Unit,波长转换器)的本机测试项目中,抖动性能指标主要包括抖动产生、输入抖动容限和抖动转移特性三个项目。
关键词 波长转换器 定时抖动 抖动性能 数字信号 抖动转移特性 输入抖动容限 测试项目 OTU
原文传递
色散管理孤子系统中时间抖动性能的分析 被引量:1
3
作者 贺传峰 戴居丰 +1 位作者 杨恩泽 于晋龙 《光电子.激光》 EI CAS CSCD 北大核心 2005年第6期686-689,共4页
研究了色散管理孤子(DMS)系统中影响时间抖动性能的各个因素。理论分析得出:色散管理(DM)的累积色散、附加累积色散和DM强度是影响时间抖动的重要因素,降低路径平均色散和增大DM强度均能减小时间抖动;附加累积色散对系统时间抖动影响较... 研究了色散管理孤子(DMS)系统中影响时间抖动性能的各个因素。理论分析得出:色散管理(DM)的累积色散、附加累积色散和DM强度是影响时间抖动的重要因素,降低路径平均色散和增大DM强度均能减小时间抖动;附加累积色散对系统时间抖动影响较大,当它等于传输总累积色散量的1/2时,时间抖动最小。数值计算的结果验证了理论分析的正确性,得出的结论对DMS系统中时间抖动性能的改善有一定的帮助。 展开更多
关键词 抖动性能 孤子系统 时间抖动 色散管理孤子 DMS系统 数值计算 累积 色散量 正确性 强度 传输
原文传递
关于PDH光纤数字通信系统的抖动性能 被引量:1
4
作者 张碧兰 《西安邮电学院学报》 1997年第1期53-58,共6页
本文较全面地讨论了PDH光纤数字通信系统的抖动性能的衡量单位、指标要求和实际测试方法。
关键词 抖动性能 数字通信 光纤通信
下载PDF
智能变电站中合并单元采样值的抖动测试 被引量:1
5
作者 彭澄 周勇 王天锷 《中国高新技术企业》 2013年第2期121-122,共2页
合并单元是智能变电站将二次电流电压输送到间隔层装置和网络最核心的设备,因此其性能的好坏将直接影响二次系统的可靠运行,而合并单元的延时及抖动性能是其中最关键和最重要的性能指标。文章介绍了合并单元延时和抖动性的基本概念和试... 合并单元是智能变电站将二次电流电压输送到间隔层装置和网络最核心的设备,因此其性能的好坏将直接影响二次系统的可靠运行,而合并单元的延时及抖动性能是其中最关键和最重要的性能指标。文章介绍了合并单元延时和抖动性的基本概念和试验方法,并结合实际的试验结果进行了分析。 展开更多
关键词 智能变电站 合并单元 采样同步 抖动性能
下载PDF
高速电路抖动性能的剖析与设计考虑
6
作者 王宏伟 《今日电子》 2004年第4期40-41,共2页
本文对SDH/SONET标准化协议中抖动性能做了比较详尽的描述,深入地剖析了几种容易混淆的有关抖动的概念。总结了一套现在较为流行的SDH/SONET抖动性能规范,并在相应的通信系统高速电路设计实践中,给出了一些如何减少电路抖动性能的切实... 本文对SDH/SONET标准化协议中抖动性能做了比较详尽的描述,深入地剖析了几种容易混淆的有关抖动的概念。总结了一套现在较为流行的SDH/SONET抖动性能规范,并在相应的通信系统高速电路设计实践中,给出了一些如何减少电路抖动性能的切实可行的参考方法。 展开更多
关键词 高速电路 抖动性能 SDH/SONET标准化协议 数字通信网 漂移
下载PDF
低功率抽运光纤参量振荡器的时钟提取抖动性能 被引量:1
7
作者 罗特 武保剑 文峰 《中国激光》 EI CAS CSCD 北大核心 2011年第8期150-154,共5页
采用两次光调制技术将非归零(NRZ)码数据转换成归零(RZ)码光信号后,利用光纤参量振荡器(FOPO)结构实现了较低光功率抽运下的参量波长转换和时钟提取功能。实验表明,对于波长转换间隔为1.6nm的10Gbit/s时钟提取,优化的输入抽运光功率范围... 采用两次光调制技术将非归零(NRZ)码数据转换成归零(RZ)码光信号后,利用光纤参量振荡器(FOPO)结构实现了较低光功率抽运下的参量波长转换和时钟提取功能。实验表明,对于波长转换间隔为1.6nm的10Gbit/s时钟提取,优化的输入抽运光功率范围是8~14dBm;当输入信号的幅度抖动和相位抖动分别大于2.28mV和3.5ps时,该时钟提取系统可实现抖动抑制功能,其输入/输出抖动转移曲线斜率约为0.29和0.16。 展开更多
关键词 光通信 光时钟提取 光纤参量振荡器 抖动性能
原文传递
可编程PLL硅时钟提供一流抖动性能
8
作者 单祥茹 《电子设计技术 EDN CHINA》 2008年第12期38-38,40,共2页
随着自动测试设备、电信及网络、计算机及消费电子产品复杂度和系统数据传输率/频率的不断提高,系统需要更加精确的同步,并实现更低的抖动。同时,系统对高性价比的电磁干扰(EMI)抑制(采用扩频技术)的要求也越来越高。因此,设... 随着自动测试设备、电信及网络、计算机及消费电子产品复杂度和系统数据传输率/频率的不断提高,系统需要更加精确的同步,并实现更低的抖动。同时,系统对高性价比的电磁干扰(EMI)抑制(采用扩频技术)的要求也越来越高。因此,设计中需要用多频率时钟产生器来整合时钟树(晶体、PLL、缓存、I/O),利用高性能的锁相环(PLL)替代较高频率应用中的传统晶振, 展开更多
关键词 抖动性能 PLL 时钟树 可编程 自动测试设备 消费电子产品 数据传输率 时钟产生器
原文传递
DPLL和APLL的芯片组合
9
《今日电子》 2004年第9期106-107,共2页
关键词 ZL30106 DPLL APLL 抖动性能
下载PDF
Silicon Labs振荡器有效降低通信和嵌入式计算系统的抖动和成本
10
《单片机与嵌入式系统应用》 2011年第5期87-88,共2页
Silicon Laboratories(芯科实验室有限公司)推出新型晶体振荡器(X0)和压控晶体振荡器(VCXO)系列产品。该系列产品频率可高达250MHz,具有良好的抖动性能,
关键词 压控晶体振荡器 SILICON 抖动性能 计算系统 LABS 嵌入式 成本 通信
下载PDF
理解、测量和优化时钟分发的附加抖动性能
11
作者 Fran Boudreau 《今日电子》 2013年第12期28-31,共4页
在高速通信应用中,系统设计人员需要在平衡性能和成本预算的同时优化时钟性能。当选择最佳时钟时,开发人员必须考虑多种影响因素,例如性能、成本、尺寸和输出逻辑等,从事频域工作的人员更关注相位噪声;而从事时域工作的人员则更关... 在高速通信应用中,系统设计人员需要在平衡性能和成本预算的同时优化时钟性能。当选择最佳时钟时,开发人员必须考虑多种影响因素,例如性能、成本、尺寸和输出逻辑等,从事频域工作的人员更关注相位噪声;而从事时域工作的人员则更关注抖动性能。例如在PC主板设计中,优选的时钟信号通常需要分发到多个逻辑输入或位置,大量工作被用于优化时钟性能。 展开更多
关键词 抖动性能 时钟信号 同时优化 分发 测量 成本预算 通信应用 平衡性能
下载PDF
Silicon Labs推出业界首家性能和功耗领先的PCI Express Gen 5时钟和缓冲器
12
作者 Silicon Labs 《中国集成电路》 2019年第5期5-6,共2页
Silicon Labs 日前推出了满足最新一代PCI Express■(PCIe■)5.0 规范的完整时钟解决方案组合,能够提供同类最佳的抖动性能,且具有显著的设计余量。Si5332 任意频率时钟系列产品可生成抖动性能达140fs RMS 的PCIe Gen 5 参考时钟,优化了... Silicon Labs 日前推出了满足最新一代PCI Express■(PCIe■)5.0 规范的完整时钟解决方案组合,能够提供同类最佳的抖动性能,且具有显著的设计余量。Si5332 任意频率时钟系列产品可生成抖动性能达140fs RMS 的PCIe Gen 5 参考时钟,优化了PCIe SerDes性能,且同时满足Gen 5规范并有余量。Si5332 时钟能够生成PCIe 和通用频率的任意组合,可在各种应用中实现时钟树整合。 展开更多
关键词 Express PCIe 参考时钟 抖动性能 缓冲器 功耗 SERDES 设计余量
下载PDF
基于延迟锁相环和锁频环结构的全数字同步倍频器
13
作者 曹玉梅 梁珍珍 《电子器件》 CAS 北大核心 2018年第1期60-65,共6页
针对现有基于PLLs/DLLs的全数字化同步倍频器结构存在的不足,提出了一种基于双环结构的全数字同步倍频器。它由延迟锁相环和锁频环共享一个共同的参考时钟信号(F_(REF))构成,不需要任何模拟组件,采用Verilog-HDL语言设计,在Altera DE2-7... 针对现有基于PLLs/DLLs的全数字化同步倍频器结构存在的不足,提出了一种基于双环结构的全数字同步倍频器。它由延迟锁相环和锁频环共享一个共同的参考时钟信号(F_(REF))构成,不需要任何模拟组件,采用Verilog-HDL语言设计,在Altera DE2-70开发板上实现合成;实验结果表明,所提出的结构相比于现有的结构,能够获得更高频率的输出时钟信号,提供更好的频率分辨率、更好的抖动性能和高倍乘因子。 展开更多
关键词 锁频环 全数字 延迟锁相环 同步 频率分辨率 抖动性能 高倍乘因子
下载PDF
EPON在智能化变电站中应用关键技术研究
14
作者 樊强 冯宝 《电气应用》 2015年第S2期160-165,共6页
智能化变电站遵循IEC 61850标准协议,采用分层架构实现变电站智能设备之间的信息共享和互操作,对通信网络实时性提出了更高的要求。EPON结合了以太网和PON技术,具有低成本、高带宽、可扩展和易维护的特点,在终端通信接入网得到了广泛应... 智能化变电站遵循IEC 61850标准协议,采用分层架构实现变电站智能设备之间的信息共享和互操作,对通信网络实时性提出了更高的要求。EPON结合了以太网和PON技术,具有低成本、高带宽、可扩展和易维护的特点,在终端通信接入网得到了广泛应用。EPON已深入智能变电站内部,但要用于承载智能变电站业务,必须首先解决时间同步准确度和抖动等问题。而IEEE 1588V2时间同步准确度高达亚微秒级,可以满足智能变电站的应用场景。在深入研究EPON自身同步机制和IEEE 1588V2协议的基础上,提出一种在EPON系统中实现IEEE 1588V2的方法,用于提高EPON系统的时间同步准确度,减小抖动,以满足智能变电站的业务需求。通过验证测试,基于IEEE 1588V2的EPON系统能够满足智能变电站对时间同步准确度和抖动性能的需求,将为EPON在智能化变电站中的应用提供技术保障。 展开更多
关键词 EPON IEEE 1588V2 高准确度时间同步 抖动性能
下载PDF
自动传动液摩擦特性的评价方法 被引量:2
15
作者 雷爱莲 金志良 +1 位作者 蒲晓琴 刘文俊 《合成润滑材料》 CAS 2012年第3期27-29,共3页
摩擦特性是自动传动液的重要性能。讲解了TE92M自动离合器摩擦试验机和LFW-1环-块摩擦试验机评价自动传动液抗抖动性能和无级变速器油摩擦特性的方法。同时概述了基础油和添加剂对自动传动液摩擦特性的影响。
关键词 自动传动液 无级变速器油 抖动性能 摩擦特性 评价
下载PDF
SDH光缆通信系统的传输抖动性能
16
作者 王廷尧 《电子与自动化仪表信息》 1996年第3期41-48,共8页
首先扼要介绍了抖动的基本概念,度量方法以及产生原因;然后看重讨论了SDH光缆通信系统传输抖动性能规范,其中包括SDH抖动性能要求,PDH/SDH混合网络边界的抖动性能;最后指出,指针调整引入的定时抖动已成为网络严重技... 首先扼要介绍了抖动的基本概念,度量方法以及产生原因;然后看重讨论了SDH光缆通信系统传输抖动性能规范,其中包括SDH抖动性能要求,PDH/SDH混合网络边界的抖动性能;最后指出,指针调整引入的定时抖动已成为网络严重技术问题之一,采用比特漏泄(BitLeaKing)和相位扩展(PhaseSpreading)技术,可使SDH系统中高达4.6ppm的漂移,降到峰值抖动0.6UI以下。 展开更多
关键词 光缆 通信系统 传输抖动性能
下载PDF
具有极佳抖动性能的低功耗视频均衡器
17
《今日电子》 2007年第10期113-113,共1页
HD/SD/DVB—ASI视频均衡器用于满足较短电缆长度的应用,而SD/DVB—ASI视频均衡器面向只要求SD—SDI或DVB—ASI码率的广播设备的需求,为专业视频设备设计提供了易于实现的完整端口解决方案。
关键词 均衡器 视频 抖动性能 低功耗 SDI ASI DVB 电缆长度
下载PDF
高性能单频和双频晶体振荡器模块
18
《今日电子》 2008年第6期119-119,共1页
9款NBXxxxx系列基于锁相环的PureEdge时钟模块可替代晶体振荡器,适用于高速网络、电信和高端计算应用。该系列使用高Q值基础模型晶体和模拟PLL乘法器来提供单频或双频、超低抖动和相位噪声的低压正射极耦合逻辑(LVPECL)/共模逻辑(... 9款NBXxxxx系列基于锁相环的PureEdge时钟模块可替代晶体振荡器,适用于高速网络、电信和高端计算应用。该系列使用高Q值基础模型晶体和模拟PLL乘法器来提供单频或双频、超低抖动和相位噪声的低压正射极耦合逻辑(LVPECL)/共模逻辑(CML)差分输出。NBXSxxx(单频)/NBXDxxx(双频)系列的性能包括极佳的长期时域抖动性能和10MHz优异的-163dBc/Hz器件本底噪声, 展开更多
关键词 晶体振荡器 抖动性能 时钟模块 双频 单频 射极耦合逻辑 高速网络 差分输出
下载PDF
稳定的PLL合成高速时钟
19
《电子设计技术 EDN CHINA》 2005年第11期28-28,共1页
一些应用需要时钟在长期(频率稳定性)和短期(相位噪声和抖动)参数方面都具有良好稳定性,对于这类应用来说,设计者常常需要专用一个晶体振荡器.
关键词 PLL SEMICONDUCTOR 时钟 频率稳定性 晶体振荡器 高速 合成 抖动性能 phase
原文传递
具有亚皮秒级抖动性能的频率合成器
20
《今日电子》 2009年第10期65-65,共1页
高速系统的带有9路相位对齐LVPECL输出的低抖动频率合成器MAX3671/MAX3673。这两款器件采用低噪声VCO和PLL架构,从62.5MHz参考时钟输入产生高频(312.5MHz)、低抖动(0.3psRMS)时钟信号。MAX3671通过3个四电平控制输入配置,可... 高速系统的带有9路相位对齐LVPECL输出的低抖动频率合成器MAX3671/MAX3673。这两款器件采用低噪声VCO和PLL架构,从62.5MHz参考时钟输入产生高频(312.5MHz)、低抖动(0.3psRMS)时钟信号。MAX3671通过3个四电平控制输入配置,可同时产生两路不同的频率,分别为以太网端口口和MAC提供时钟;MAX3673产生CPRI/UMTS参考时钟输出(122.88MHz、245.76MHz)。 展开更多
关键词 频率合成器 抖动性能 亚皮秒 LVPECL 时钟输入 时钟输出 以太网端口 相位对齐
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部