期刊文献+
共找到21篇文章
< 1 2 >
每页显示 20 50 100
一种软件结构复杂度度量模型及其自动实现 被引量:5
1
作者 王小明 《计算机应用》 CSCD 1999年第6期16-18,共3页
本文对软件结构中扇入/扇出对软件复杂度的影响进行分析,研究探讨了一种基于扇入/扇出的软件结构复杂度度量模型,给出了自动实现算法。该模型在结构化、软构件和基于组件的系统设计分析中具有较高的应用价值。
关键词 扇入 扇出 软件结构 软件复杂度 模型 软件工程
下载PDF
Golang语言实现的流水线模型 被引量:3
2
作者 王晓峰 《电子技术与软件工程》 2020年第1期53-54,共2页
本文用Golang语言由浅入深的实现一个简单地流水线,研究了流水线的设计思路,然后分析了对流水线的优化方法,以期提供足够大的缓冲保存发送者发送的数据。
关键词 流水线 并发 扇入 扇出
下载PDF
一种结合扇入和概念分析技术进行Aspect挖掘的方法 被引量:1
3
作者 张晓风 陈平 崔伟勇 《计算机科学》 CSCD 北大核心 2006年第8期252-255,共4页
横切关注是分布在多个模块单元的功能,其存在是对系统理解和进化的一个很大的障碍。AOP(Aspect Ori-ented Programming)提出了将横切关注模块化为aspect的方法,以解决这个问题。其中最难的是如何发现aspect,论文提出了一种结合扇入和概... 横切关注是分布在多个模块单元的功能,其存在是对系统理解和进化的一个很大的障碍。AOP(Aspect Ori-ented Programming)提出了将横切关注模块化为aspect的方法,以解决这个问题。其中最难的是如何发现aspect,论文提出了一种结合扇入和概念分析技术进行aspect挖掘的方法,并通过系统的实验验证了该方法的有效性和正确性。 展开更多
关键词 AOP ASPECT挖掘 扇入 概念分析
下载PDF
超前进位加法器优化设计的结构参数约束
4
作者 周大鹏 龙岸文 +1 位作者 徐国荣 王礼平 《中南民族大学学报(自然科学版)》 CAS 2006年第1期58-61,共4页
在超前进位加法器基本单元电路及其组合方案优化设计的基础上,将微电子工艺水平制约下的速度、面积、功耗约束经分析归纳转化为超前进位加法器全面优化的结构参数约束,推导出了组位数ljm模块层数Mj与门电路最大扇入Nf anin(m ax)、扇出N... 在超前进位加法器基本单元电路及其组合方案优化设计的基础上,将微电子工艺水平制约下的速度、面积、功耗约束经分析归纳转化为超前进位加法器全面优化的结构参数约束,推导出了组位数ljm模块层数Mj与门电路最大扇入Nf anin(m ax)、扇出Nf anout(m ax)的约束公式.公式给出了超前进位加法器结构参数(ljm、Mj)在优化设计中的约束,为超前进位加法器的优化设计规则奠定了基础. 展开更多
关键词 超前进位加法器 优化设计 结构参数 扇入 扇出 约束公式
下载PDF
混合模块TC^2CLA优化设计的结构参数约束
5
作者 王元媛 王礼平 《微电子学与计算机》 CSCD 北大核心 2012年第1期47-51,56,共6页
在顶层进位级联超前进位加法器(TC2 CLA)基本单元及组合方案优化设计的基础上,将微电子技术工艺水平制约下的门电路最大扇入数Nfanin(max)和扇出数Nfanout(max)经分析、归纳转化为混合模块TC2 CLA全面优化设计的结构参数约束.推导出TC2 ... 在顶层进位级联超前进位加法器(TC2 CLA)基本单元及组合方案优化设计的基础上,将微电子技术工艺水平制约下的门电路最大扇入数Nfanin(max)和扇出数Nfanout(max)经分析、归纳转化为混合模块TC2 CLA全面优化设计的结构参数约束.推导出TC2 CLA结构参数组位数jm,模块层数Mj与Nfanin(max)、Nfanout(max)的约束公式,并列出优化分析表.公式和优化表给出了TC2 CLA结构参数(jm、Mj)在全面优化设计中的约束,为混合模块TC2 CLA及优化序列、无等待时间序列的优化设计及操作位的扩展奠定了基础. 展开更多
关键词 顶层进位级联超前进位加法器 优化设计 结构参数 扇入 扇出 组位数 模块层数
下载PDF
考虑缓发中子在内的中子倍增公式的快速算法设计
6
作者 吴清泉 《海军工程大学学报》 CAS 1989年第1期5-13,共9页
本文对考虑缓发中子在内的中子倍增公式进行了归类,重点讨论矩阵型公式。为了进一步提高计算速度,提出了串行和并行计算中的几种快速算法,并对每种算法的加速比进行了比较。其中递推倍增法的加速比大,设备少,容易实现。是一种值得推荐... 本文对考虑缓发中子在内的中子倍增公式进行了归类,重点讨论矩阵型公式。为了进一步提高计算速度,提出了串行和并行计算中的几种快速算法,并对每种算法的加速比进行了比较。其中递推倍增法的加速比大,设备少,容易实现。是一种值得推荐的算法。 展开更多
关键词 缓发中子 算法设计 矩阵型 并行计算 加速比 扇入 算术运算 并行算法 速算法 并行处理系统
下载PDF
易拉罐生产线的计算机控制系统
7
作者 李照学 《铝加工》 CAS 1990年第1期34-42,53,共10页
我国易拉罐生产起步较晚,生产线设备均是从国外引进。我厂从美国引进的具有八十年代先进水平的全铝二片罐生产线,其生产速度快(800罐/分),自动化程度高,控制方式也比较特殊。作为计算机应用的新领域,有一定的研究价值。
关键词 计算机控制系统 输入输出信号 过程控制计算机 计算机应用 主时钟 扇入 输入信号 执行控制程序 生产速度 APACHE
下载PDF
基于函数调用路径的测试用例优先级排序 被引量:8
8
作者 牟永敏 李慧丽 《计算机工程》 CAS CSCD 2014年第7期242-246,253,共6页
基于覆盖的优先级排序技术通常以代码覆盖信息作为测试用例的特征加以度量,忽略了其他优先级的影响因素,缺乏全面性和动态性。针对该问题,提出基于函数调用路径的测试用例优先级排序方法。以函数调用路径为基础,通过对源代码新旧版本的... 基于覆盖的优先级排序技术通常以代码覆盖信息作为测试用例的特征加以度量,忽略了其他优先级的影响因素,缺乏全面性和动态性。针对该问题,提出基于函数调用路径的测试用例优先级排序方法。以函数调用路径为基础,通过对源代码新旧版本的对比,分析回归测试影响域,确定回归测试用例集的范围。将测试用例函数调用路径覆盖能力、单元测试时函数中检测出缺陷的个数,以及函数的扇入系数等影响因素应用于优先级排序,确定测试用例优先级量化方法,并在测试执行过程中,通过调整算法实现优先级的动态调整,优化优先级排序。实验结果表明,优先级量化方法能提高测试的缺陷检测率,发现程序中的缺陷,降低测试成本。 展开更多
关键词 优先级排序 函数调用路径 回归测试 测试用例 扇入系数 缺陷检测率
下载PDF
多端I/O系统用BiCMOS连线逻辑电路 被引量:6
9
作者 成立 高平 +2 位作者 董素玲 李彦旭 唐平 《电子元件与材料》 CAS CSCD 北大核心 2003年第1期7-10,共4页
为了满足数字通信和信息处理系统多端输入/输出(I/O)、高速、低耗的性能要求,笔者设计了几例BiCMOS连线逻辑电路,并提出了采用0.5 ?m BiCMOS工艺,制备所设计的连线逻辑电路的技术要点和元器件参数.所做实验表明了设计的连线逻辑电路既... 为了满足数字通信和信息处理系统多端输入/输出(I/O)、高速、低耗的性能要求,笔者设计了几例BiCMOS连线逻辑电路,并提出了采用0.5 ?m BiCMOS工艺,制备所设计的连线逻辑电路的技术要点和元器件参数.所做实验表明了设计的连线逻辑电路既具有双极型逻辑门电路快速、大电流驱动能力的特点,又具备CMOS逻辑门低压、低功耗的长处,而且其扇入数可达3~16,扇出数可达1~18,因而它们特别适用于多端I/O高速数字通信和信息处理系统中. 展开更多
关键词 多端I/O系统 BICMOS 逻辑电路 高速数字信息处理系统 双极互补金属氧化物半导体器件 扇入 扇出数 线与逻辑 线或逻辑 输入/输出通道
下载PDF
等值线三维显示及其并行算法
10
作者 黄国满 《测绘科学》 CSCD 2001年第2期20-22,45,共4页
主要探讨等值线三维显示及利用并行处理提高计算速度的方法。运用多边形填充和“画家算法”,实现了等值线三维显示 ;根据等值线数据量随其属性值而变化的特点 ,设计了采用“卷帘存储法”实现负载平衡的等值线三维显示的并行算法 ;采用... 主要探讨等值线三维显示及利用并行处理提高计算速度的方法。运用多边形填充和“画家算法”,实现了等值线三维显示 ;根据等值线数据量随其属性值而变化的特点 ,设计了采用“卷帘存储法”实现负载平衡的等值线三维显示的并行算法 ;采用“结合扇入法”实现结果合并 ,并采用“运行长度压缩法”以缩短网络通讯时间。在串行机上进行的模拟实验表明 ,所设计的并行算法具有较高的效率。 展开更多
关键词 等值线 三维显示 并行算法 结合扇入 画家算法 卷帘存储法 等高线
下载PDF
高扇入与/或逻辑的设计与实现 被引量:2
11
作者 梅林 张静波 马安国 《重庆大学学报(自然科学版)》 EI CAS CSCD 北大核心 2008年第8期908-912,共5页
针对高性能浮点乘加部件中的应用需求,全定制设计了高性能52位或门和108位与门。设计中使用HSPICE工具进行电路模拟,模拟时使用CSM 0.13μm最慢工艺参数,电源电压为1.2 V,温度为25℃。根据各种实现方式的电路特性,使用相应的理论上电路... 针对高性能浮点乘加部件中的应用需求,全定制设计了高性能52位或门和108位与门。设计中使用HSPICE工具进行电路模拟,模拟时使用CSM 0.13μm最慢工艺参数,电源电压为1.2 V,温度为25℃。根据各种实现方式的电路特性,使用相应的理论上电路最大延时的输入激励进行模拟,输入激励的频率为1.25 GHz,斜率为输入激励周期的10%。输出延时是每个输入周期中输入电压的50%到输出电压的50%之间的时间,最大延时是所有输入数据中的最长延时。根据不同的逻辑类型,设计实现了5种52位或门;选取了静态互补CMOS逻辑、np-CMOS逻辑两种直接实现的108位与门,并选取了多米诺逻辑间接实现方式。对比模拟结果可以得到,全定制设计实现的52位或门和108位与门在速度、功耗和面积方面都具有较优的综合性能。 展开更多
关键词 扇入与/A逻辑 全定制 静态逻辑 动态逻辑
下载PDF
面向对象软件扇入耦合度量研究
12
作者 段永红 张申生 黄鹤远 《计算机工程》 EI CAS CSCD 北大核心 2006年第6期76-78,共3页
针对C&K度量组中耦合度量指标(CBO)没有区分扇入耦合和扇出耦合对软件质量影响的情况,提出了一组正交的对象间扇入耦合度量组,并对该度量组中各度量指标对软件质量的指示作用进行了讨论。在Frank Sauer开发的基于Eclipse度量计算插... 针对C&K度量组中耦合度量指标(CBO)没有区分扇入耦合和扇出耦合对软件质量影响的情况,提出了一组正交的对象间扇入耦合度量组,并对该度量组中各度量指标对软件质量的指示作用进行了讨论。在Frank Sauer开发的基于Eclipse度量计算插件的基础上实现了该度量组中各度量指标的自动计算。最后,通过对JUnit3.8.1和JUnit7.0扇入耦合度量计算结果的分析,验证了该文提出的扇入耦合度量组的有效性。 展开更多
关键词 C&K度量组 对象耦合度量(CBO) 扇入耦合
下载PDF
用于多丝漂移室读出的扇入延迟前端电子学 被引量:1
13
作者 程文静 张钊 +2 位作者 易晗 吕黎明 肖志刚 《核技术》 CAS CSCD 北大核心 2016年第4期38-44,共7页
多丝漂移室阵列是设计中的低温高密核物质测量谱仪(Cooling storage ring External-target Experiment,CEE)上的前角带电粒子径迹探测器,信号读出的一种备选方案是采用传统前置放大器和采样幅度数字转换器(Analog-to-Digital Converter,... 多丝漂移室阵列是设计中的低温高密核物质测量谱仪(Cooling storage ring External-target Experiment,CEE)上的前角带电粒子径迹探测器,信号读出的一种备选方案是采用传统前置放大器和采样幅度数字转换器(Analog-to-Digital Converter,ADC)来完成信号的放大和获取,该方案结构较简单,成本适中,而且可以处理单根丝上的多重点火信号。为了进一步降低电子学的通道数目,而又不显著影响探测器的性能,研制了一种扇入延迟电路,将漂移室上不同的多根丝信号进行扇入延迟处理,合成为一路信号后再输入到采样ADC的单个通道进行波形采样和数字化。实际的测试结果表明,该电路对信号处理产生的信号能量展宽好于1%,时间晃动好于500 ps,对应的位置分辨好于25?m,满足漂移室径迹探测器阵列对位置分辨小于300?m的要求。 展开更多
关键词 多丝漂移室 Flash-ADC 扇入延迟 时间分辨 能量分辨
原文传递
低损耗七芯光纤扇入扇出器设计与制备研究
14
作者 何春安 熊俊杰 +2 位作者 白林滨 马麟 何祖源 《光通信技术》 2022年第5期89-93,共5页
多芯光纤具有集成度高、传输容量大等优点,为了实现其与单芯光纤阵列的连接,提出一种基于高精度陶瓷插芯的自组装型低损耗多芯光纤扇入扇出(FIFO)器的设计及制备方法。通过仿真和实验确定了拉锥功率和拉锥速度等拉锥光纤的最优参数,成... 多芯光纤具有集成度高、传输容量大等优点,为了实现其与单芯光纤阵列的连接,提出一种基于高精度陶瓷插芯的自组装型低损耗多芯光纤扇入扇出(FIFO)器的设计及制备方法。通过仿真和实验确定了拉锥功率和拉锥速度等拉锥光纤的最优参数,成功制备出高性能的七芯光纤FIFO器。实验采用的传输链路包含1对FIFO器及5 m长的七芯光纤,得到7个通道的平均损耗为0.9 dB,平均串扰为-52 dB。另外,该FIFO器在波长为1550 nm处、长1 km的七芯光纤中实现了7×10 Gb/s无误码传输,且各个通道具有良好的一致性。 展开更多
关键词 空分复用 多芯光纤 扇入扇出器件 插入损耗
下载PDF
结合扇入分析与克隆探测的方面挖掘方法
15
作者 古辉 刘思聪 阳继旭 《计算机工程》 CAS CSCD 北大核心 2010年第3期66-68,共3页
针对目前遗产系统中普遍存在的关注点分离而导致系统可理解性降低、维护成本提高的问题,提出一种将扇入分析与克隆探测方法结合的方面挖掘方法,对系统中存在的横切关注点进行识别并重构出新的系统结构,将传统系统向面向方面系统迁移。... 针对目前遗产系统中普遍存在的关注点分离而导致系统可理解性降低、维护成本提高的问题,提出一种将扇入分析与克隆探测方法结合的方面挖掘方法,对系统中存在的横切关注点进行识别并重构出新的系统结构,将传统系统向面向方面系统迁移。实例分析结果证明,该方法能够提高挖掘的精确度和速度,并降低克隆探测所需的时间。 展开更多
关键词 方面挖掘 扇入分析 克隆探测 程序理解
下载PDF
An Improved High Fan-in Domino Circuit for High Performance Microprocessors
16
作者 冯超超 陈迅 +1 位作者 衣晓飞 张民选 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2008年第9期1740-1744,共5页
An improved high fan-in domino circuit is proposed. The nMOS pull-down network of the circuit is divided into several blocks to reduce the capacitance of the dynamic node and each block only needs a small keeper trans... An improved high fan-in domino circuit is proposed. The nMOS pull-down network of the circuit is divided into several blocks to reduce the capacitance of the dynamic node and each block only needs a small keeper transistor to maintain the noise margin. Because we omit the footer transistor, the circuit has better performance than the standard domino circuit. A 64-input OR-gate implemented with the structure is simulated using HSPICE under typical conditions of 0.13μm CMOS technology. The average delay of the circuit is 63.9ps, the average power dissipation is 32.4μW, and the area is l15μm^2. Compared to compound domino logic, the proposed circuit can reduce delay and power dissipation by 55% and 38%, respectively. 展开更多
关键词 high fan-in domino logic high performance keeper transistor
下载PDF
结合扇入分析和聚类分析的Aspect挖掘方法
17
作者 葛君伟 张鹏 方义秋 《计算机应用研究》 CSCD 北大核心 2009年第11期4128-4132,4150,共6页
结合扇入分析和聚类分析提出一种新的Aspect挖掘方法,以方法的频繁调用作为横切关注点的外在特征,首先对目标系统进行扇入分析,获取扇入值符合条件的方法集合和调用方法集合,把调用方法看作这些方法的特征属性,构造对象数据矩阵进行聚... 结合扇入分析和聚类分析提出一种新的Aspect挖掘方法,以方法的频繁调用作为横切关注点的外在特征,首先对目标系统进行扇入分析,获取扇入值符合条件的方法集合和调用方法集合,把调用方法看作这些方法的特征属性,构造对象数据矩阵进行聚类分析获得候选Aspect种子集。该方法在保证较高召回率的同时,进一步提高了挖掘的准确率和执行效率。 展开更多
关键词 面向方面编程 横切关注点 方面挖掘 扇入分析 聚类分析
下载PDF
基于执行模式和扇入分析的横切关注点识别
18
作者 俞东进 闫大强 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2012年第1期45-48,共4页
为提高遗留系统的横切关注点识别效率和精确率,提出一种改进的候选横切关注点识别方法.该方法选取覆盖系统核心功能的挖掘用例,根据横切关注点具有的方法执行模式特征和方法扇入度特征对活动代码进行动态分析,以便发现可供候选的方面.... 为提高遗留系统的横切关注点识别效率和精确率,提出一种改进的候选横切关注点识别方法.该方法选取覆盖系统核心功能的挖掘用例,根据横切关注点具有的方法执行模式特征和方法扇入度特征对活动代码进行动态分析,以便发现可供候选的方面.在识别过程中,特别引入了扇入阈值和横切阈值,对由于低于阈值而不可能成为候选横切关注点的方法进行预过滤,同时通过分析方法外语句对方法执行的影响,排除部分不可织入的候选横切关注点.与传统方法相比,该方法在保证查全率不下降的基础上,可有效提高识别效率和精确率. 展开更多
关键词 软件开发 横切关注点 重复执行模式 扇入分析 识别效率
原文传递
自动采集Testbed工具中软件质量因素的方法研究与应用
19
作者 郭皓蓉 陆伟国 魏亚敏 《信息与电脑》 2019年第14期60-62,共3页
静态分析Testbed工具,生成Quality Review Report,包含了各个函数模块的圈复杂度、扇入数、扇出数等质量因素。单元测试中,静态分析必不可少。软件测试报告中,上述质量信息是分析、评价软件函数模块的基础。鉴于此,研究与探索一个基于Te... 静态分析Testbed工具,生成Quality Review Report,包含了各个函数模块的圈复杂度、扇入数、扇出数等质量因素。单元测试中,静态分析必不可少。软件测试报告中,上述质量信息是分析、评价软件函数模块的基础。鉴于此,研究与探索一个基于Testbed生成的Quality Review Report,通过网页数据抓取、数据分析,完成采集、统计和输出圈复杂度、扇入数、扇出数等质量信息的自动化方法。 展开更多
关键词 TESTBED 圈复杂度 扇入 扇出数 统计与输出
下载PDF
过程控制计算机工程设计中逻辑器件的选用
20
作者 王新安 《计算机技术与发展》 1992年第1期38-42,共5页
过程控制计算机工程设计中应用最普遍的逻辑器件是TTL和CMOS器件,本文讨论在实际设计中如何选用这些器件。
关键词 逻辑器件 TTL CMOS 噪声容限 扇入/扇出
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部