期刊文献+
共找到9篇文章
< 1 >
每页显示 20 50 100
一种宽延时范围的压控延时线电路
1
作者 吴贵洲 谭勋琼 白创 《中国集成电路》 2024年第6期61-66,89,共7页
为改善压控延时线(voltage control delay line,VCDL)的延时性能,用于满足延时锁相环(delay locked loop,DLL)在不同频率时钟下的工作需求,设计并实现了一种宽延时范围的压控延时线电路。该电路通过在偏置电路增加多条配置路径生成宽范... 为改善压控延时线(voltage control delay line,VCDL)的延时性能,用于满足延时锁相环(delay locked loop,DLL)在不同频率时钟下的工作需求,设计并实现了一种宽延时范围的压控延时线电路。该电路通过在偏置电路增加多条配置路径生成宽范围输出电流,增大基本延时单元充放电电流的范围;通过在基本延迟单元增加一个可选电容负载,进一步拓宽延迟时间范围。基于40nm CMOS工艺和1.1 V电源电压进行仿真,VCDL所占物理版图面积为0.004mm2。版图后仿真结果表明该VCDL能提供2.2~391ns的延迟,使得DLL可以工作在3~400MHz的输入频率范围。通过引入可配置结构的VCDL,为宽锁定范围的DLL系统提供了新的解决思路。 展开更多
关键词 压控延时线 延时性能 延时锁相环 延时时间范围 可配置
下载PDF
可实现快速锁定的FPGA片内延时锁相环设计 被引量:4
2
作者 王忠涛 杨明武 《电子科技》 2010年第4期45-49,共5页
延时锁相环(DLL)是一种基于数字电路实现的时钟管理技术。DLL可用以消除时钟偏斜,对输入时钟进行分频、倍频、移相等操作。文中介绍了FPGA芯片内DLL的结构和设计方案,在其基础上提出可实现快速锁定的延时锁相环OSDLL设计。在SMIC0.25μ... 延时锁相环(DLL)是一种基于数字电路实现的时钟管理技术。DLL可用以消除时钟偏斜,对输入时钟进行分频、倍频、移相等操作。文中介绍了FPGA芯片内DLL的结构和设计方案,在其基础上提出可实现快速锁定的延时锁相环OSDLL设计。在SMIC0.25μm工艺下,设计完成OSDLL测试芯片,其工作频率在20~200MHz,锁定时间相比传统架构有大幅降低。 展开更多
关键词 延时锁相环 FPGA 快速锁定
下载PDF
基于数字延时锁相环的FPGA IO延时管理电路 被引量:2
3
作者 王鹏翔 周灏 来金梅 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2013年第4期497-504,共8页
本文提出了一种基于过采样量化器和换挡(Gear-Shift)控制机制的新颖的数字延时锁相环(DDLL),可以嵌入于FPGA芯片IO单元的延时管理系统,实现了IO单元数据通路延时的精确校正,分辨率达到78ps,可调节范围达4ns,满足FPGA芯片对高速串行接口... 本文提出了一种基于过采样量化器和换挡(Gear-Shift)控制机制的新颖的数字延时锁相环(DDLL),可以嵌入于FPGA芯片IO单元的延时管理系统,实现了IO单元数据通路延时的精确校正,分辨率达到78ps,可调节范围达4ns,满足FPGA芯片对高速串行接口协议复杂时序的兼容.DDLL使用独具特色的过采样量化器,仅使用1bit时间数字转换器(TDC)达到了98dB SNR,等效理论分辨率达16位,并引入了全新的Gear-Shift控制机制,对误差信息合理的加权实现快速精确的锁入,结合2阶巴特沃斯衰减的数字环路滤波器,实现全数字环路控制,较传统模拟延时锁相环,节省了芯片面积和功耗,同时对数字电路所产生的衬底噪声具有更好耐受.DDLL采用65nm数字工艺,嵌入复旦大学自主研发的FPGA芯片,经过后仿验证,锁定时间小于50cycles. 展开更多
关键词 现场可编程门阵列 过采样量化 Gear-Shift机制 延时锁相环 IO延时管理
原文传递
一种结合施密特频率选择器的DLL型90°移相器 被引量:2
4
作者 梁承托 梁利平 王志君 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2019年第8期110-116,共7页
为了应对传统延时锁相环(Delay locked loop,DLL)的谐波锁定问题,提出一种结合施密特频率选择器的DLL型90°移相器.采用施密特频率选择器和双数控延时线结构,有效提高该移相器的锁定频率范围.另外,提出的施密特频率选择器能有效抑... 为了应对传统延时锁相环(Delay locked loop,DLL)的谐波锁定问题,提出一种结合施密特频率选择器的DLL型90°移相器.采用施密特频率选择器和双数控延时线结构,有效提高该移相器的锁定频率范围.另外,提出的施密特频率选择器能有效抑制输入时钟频率噪声,使移相器稳定工作.在SMIC 55 nm CMOS工艺下流片,工作电压1.2 V,版图有效面积为0.131 mm^2.测试结果表明,提出的移相器在250 MHz到800 MHz频率范围内稳定工作;800 MHz时,功耗为5.98 mW,且90°相移时钟的抖动峰峰值和均方根值分别是25.9 ps和2.8 ps. 展开更多
关键词 延时锁相环 频率选择器 数控延时线 90°相移
下载PDF
直接序列扩频伪码同步技术的研究与实现 被引量:2
5
作者 张庆顺 于凯 张锁良 《河北大学学报(自然科学版)》 CAS 北大核心 2020年第2期218-224,共7页
在直接序列扩频通信系统中,要想将原始数据完整、准确、无误地解扩出来,伪码同步的准确性、及时性是至关重要的.因此,针对直接序列扩频通信中伪码的同步问题,本文结合常规的延迟锁相跟踪环和滑动相关法的理论,以Xilinx公司的FPGA(现场... 在直接序列扩频通信系统中,要想将原始数据完整、准确、无误地解扩出来,伪码同步的准确性、及时性是至关重要的.因此,针对直接序列扩频通信中伪码的同步问题,本文结合常规的延迟锁相跟踪环和滑动相关法的理论,以Xilinx公司的FPGA(现场可编程门阵列)为核心控制单元设计电路,基于延迟锁相环,实现了伪码的捕获与跟踪.测试结果表明:该系统方法能够稳定有效地实现伪码的捕获,并且能够及时准确地进行伪码的跟踪. 展开更多
关键词 PN码 延时锁相环 捕获 跟踪 FPGA
下载PDF
一种无毛刺DLL型90°移相器设计 被引量:1
6
作者 梁承托 梁利平 王志君 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 2019年第10期68-75,共8页
延时锁相环(delay look loop,DLL)型90°移相器广泛应用于双倍数据率同步动态存储器(double data rate synchronous dynamic random access memory,DDR SDRAM)中对时钟信号进行90°相移,实现数据双沿采样,以提高数据传输速率.... 延时锁相环(delay look loop,DLL)型90°移相器广泛应用于双倍数据率同步动态存储器(double data rate synchronous dynamic random access memory,DDR SDRAM)中对时钟信号进行90°相移,实现数据双沿采样,以提高数据传输速率.数控延时线是DLL型90°移相器的重要组成部分.为解决传统数控延时线在延时调节过程中产生毛刺的问题,分析了传统数控延时线产生毛刺的原因,并提出一种结合锁存器和时钟门控单元的无毛刺数控延时线.引入锁存器和时钟门控使该无毛刺数控延时线的数字控制信号有序进行状态切换,达到抑制毛刺产生的目的.另外,将提出的无毛刺数控延时线应用于DLL型90°移相器中,成功消除了90°相移时钟的毛刺.设计采用SMIC 65 nm工艺来实现,供电电压为1.2 V,版图面积为0.018 mm^2,用HSPICE进行仿真,结果表明:该移相器的工作频率范围为217 MHz^1 GHz,工作在1 GHz时,功耗为2.8 mW;供电电压添加100 MHz 30 mV正弦波噪声时,90°相移时钟的抖动峰峰值和均方根值分别为17.77 ps和5.16 ps.而且,移相器在进行工艺、电压、温度(process-voltage-temperature,PVT)跟随调节过程中,输出的90°相移时钟可有效避免毛刺问题. 展开更多
关键词 无毛刺 数控延时线 双倍数据率 延时锁相环 移相器
下载PDF
The Jitter Performance Comparison Between DLL and PLL-Based RF CMOS Oscillators
7
作者 李金城 仇玉林 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2001年第10期1246-1249,共4页
By jitter performance comparison between PLL (Phase Locked Loop) and DLL (Delay Locked Loop),a helpful equation is derived for the structure choice between DLL and PLL based synthesizers fabricated in CMOS processes ... By jitter performance comparison between PLL (Phase Locked Loop) and DLL (Delay Locked Loop),a helpful equation is derived for the structure choice between DLL and PLL based synthesizers fabricated in CMOS processes to get an optimum jitter performance and power consumption.For a frequency synthesizer,a large multiple factor prefers PLL based configuration which consumes less power,while a small one needs DLL based topology which produces a better jitter performance. 展开更多
关键词 JITTER PLL DLL frequency synthesizer RF CMOS transceiver Local Oscillator(LO) Voltage Controlled Delay Line(VCDL) VCO
下载PDF
基于FPGA的全数字延时锁相环的设计 被引量:10
8
作者 李锐 田帆 +1 位作者 邓贤君 单长虹 《现代电子技术》 北大核心 2019年第6期69-71,75,共4页
针对传统模拟延时锁相环锁相精度不高、锁相速度慢、集成度低等问题,提出一种全数字延迟锁相环,采用电子设计自动化技术进行设计,并通过QuartusⅡ软件予以编辑与分析。仿真结果表明,该延时锁相环能够快速锁定,并能达到很高的精度,且可... 针对传统模拟延时锁相环锁相精度不高、锁相速度慢、集成度低等问题,提出一种全数字延迟锁相环,采用电子设计自动化技术进行设计,并通过QuartusⅡ软件予以编辑与分析。仿真结果表明,该延时锁相环能够快速锁定,并能达到很高的精度,且可移植性强,适用于多种应用领域如微处理器。 展开更多
关键词 全数字延时锁相环 锁相精度 时钟延时 QuartusⅡ 现场可编程门阵列 电路仿真
下载PDF
基于改进型延迟线的全数字延迟锁相环 被引量:2
9
作者 张世琳 邱舒晴 王少昊 《电视技术》 2019年第18期5-10,共6页
基于时间数字转换器的全数字锁相环结构能够快速实现时钟同步锁定。本文提出了一种能够复用粗调延迟链的全数字延迟锁相环改进方案,通过在电路设计中采用基于MUX结构的粗调延迟线的多次复用方法,有效地降低了全数字锁相环结构所需的晶... 基于时间数字转换器的全数字锁相环结构能够快速实现时钟同步锁定。本文提出了一种能够复用粗调延迟链的全数字延迟锁相环改进方案,通过在电路设计中采用基于MUX结构的粗调延迟线的多次复用方法,有效地降低了全数字锁相环结构所需的晶体管数量。本文还运用SMIC 55 nm工艺库对提出的电路结构进行了前仿验证。仿真结果表明,该结构不仅能够在3~8时钟周期完成对时钟相位差的量化,在闭环模式下还可将基于MUX结构的粗调延迟线复用作为精细延迟单元,并实现优于典型精细延迟线的延迟线性度。 展开更多
关键词 全数字延时锁相环 时间数字转换器 数字控制延迟线
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部