期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
一种采用FPGA实现CORTEX-M0 IP核验证的方法 被引量:4
1
作者 陈大科 《微电子学与计算机》 CSCD 北大核心 2018年第3期135-139,共5页
根据ARM处理器高性能总线(Advanced High performance Bus)接口协议,设计了可综合32位/16位存储器以及I/O接口RTL代码,替代Cortex-M0试用版(cortex_m0_designstart)中的行为级存储器接口代码.能够在FPGA上构建一个具有存储器架构及I/O... 根据ARM处理器高性能总线(Advanced High performance Bus)接口协议,设计了可综合32位/16位存储器以及I/O接口RTL代码,替代Cortex-M0试用版(cortex_m0_designstart)中的行为级存储器接口代码.能够在FPGA上构建一个具有存储器架构及I/O读取功能的完整嵌入式系统,满足对Cortex-M0进行系统级快速功能验证的需求.给出了存储器接口及I/O设计方法和代码,并在Altera公司的EP3C40器件上进行了验证,硬件资源为逻辑单元7 688个,存储单元17 408bit. 展开更多
关键词 CORTEX-M0软核 FPGA 状态机 存贮接口
下载PDF
微型计算机存贮器译码片选的一种控制方法
2
作者 江修 《三峡大学学报(人文社会科学版)》 1997年第3期45-46,共2页
介绍存贮器接口设计中译码片选法使用地址线的一种控制方法及其对应芯片的地址特点.
关键词 存贮接口 译码片选法 地址空间
下载PDF
YHFT-DSP外部同步存储器接口时序设计优化
3
作者 黄彩霞 马剑武 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2009年第8期80-83,共4页
针对YHFT-DSP外部同步存储器接口的时序问题,本文综合考虑工程实际、设计开销和实现自动化等因素,给出了封装延时差、单元延时和IO单元虚延时三种优化方法.芯片测试结果表明:基于时钟提前的IO单元虚延时方法能够高效地实现133 MHz时钟... 针对YHFT-DSP外部同步存储器接口的时序问题,本文综合考虑工程实际、设计开销和实现自动化等因素,给出了封装延时差、单元延时和IO单元虚延时三种优化方法.芯片测试结果表明:基于时钟提前的IO单元虚延时方法能够高效地实现133 MHz时钟频率的外部同步存储器接口访问. 展开更多
关键词 时序电路 外部同步存贮接口(ESMIF) 时序优化 时钟提前 虚延时
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部