介绍了基于xilinx ISE 4.li设计平台的超大规模数字集成电路设计流程并使用Core- gen IP工具实现IP复用,在此基础上采用Virtex-Ⅱ器件完成了相参雷达高度表信号处理系统的单芯片实现(SOC)。以多普勒滤波器的设计为例子详细介绍Coregen I...介绍了基于xilinx ISE 4.li设计平台的超大规模数字集成电路设计流程并使用Core- gen IP工具实现IP复用,在此基础上采用Virtex-Ⅱ器件完成了相参雷达高度表信号处理系统的单芯片实现(SOC)。以多普勒滤波器的设计为例子详细介绍Coregen IP的参数设计、数据格式转化及调用,并采用VHDL描述、原理图编辑(ECS)、CORE Generator等多种设计工具进行电路仿真和交互设计,最后给出部分仿真结果。展开更多
文摘介绍了基于xilinx ISE 4.li设计平台的超大规模数字集成电路设计流程并使用Core- gen IP工具实现IP复用,在此基础上采用Virtex-Ⅱ器件完成了相参雷达高度表信号处理系统的单芯片实现(SOC)。以多普勒滤波器的设计为例子详细介绍Coregen IP的参数设计、数据格式转化及调用,并采用VHDL描述、原理图编辑(ECS)、CORE Generator等多种设计工具进行电路仿真和交互设计,最后给出部分仿真结果。