期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
一种通用数字脉冲压缩器的设计 被引量:3
1
作者 孙晓舟 杜春鹏 《雷达科学与技术》 2007年第3期224-227,共4页
提出了一种用ASIC或FPGA器件实现通用时域数字脉冲压缩器的设计方案,按此方案设计的脉压电路可适应不同压缩比、不同信号形式、双脉冲压缩、时分复用的脉冲压缩等多方面的需求,是一种较好的通用数字脉冲压缩器实现方法,适用于目前各种... 提出了一种用ASIC或FPGA器件实现通用时域数字脉冲压缩器的设计方案,按此方案设计的脉压电路可适应不同压缩比、不同信号形式、双脉冲压缩、时分复用的脉冲压缩等多方面的需求,是一种较好的通用数字脉冲压缩器实现方法,适用于目前各种雷达信号的脉冲压缩。 展开更多
关键词 脉冲压缩 复数乘法累加器 现场可编程门阵列
下载PDF
通用高速复数乘法累加器(GA3806)的设计
2
作者 洪一 高新成 +2 位作者 汪河 阮信畅 向卫平 《现代电子》 1996年第3期14-17,共4页
本文讨论了通用高速复数乘法累加器(GA3806)的功能、特点以及器件设计的基本过程,最后给出了器件的典型应用。
关键词 复数乘法累加器 数字信号处理 GA3806 设计
下载PDF
复数乘法累加器的正向设计
3
作者 黄广宇 朱亚江 +2 位作者 洪一 叶青 孟津棣 《半导体技术》 CAS CSCD 北大核心 2001年第10期29-32,共4页
复数乘法累加/累减器件(CMAC)是为满足新一代高性能高速信号处理系统的需要而进行研制开发的专用集成电路。本文从CMAC的系统仿真、高层次综合、整体结构的划分及内部单元的性能优化设计进行详细的描述。并进一步针对CMA... 复数乘法累加/累减器件(CMAC)是为满足新一代高性能高速信号处理系统的需要而进行研制开发的专用集成电路。本文从CMAC的系统仿真、高层次综合、整体结构的划分及内部单元的性能优化设计进行详细的描述。并进一步针对CMAC进行了门级仿真和版图优化的讨论和分析。 展开更多
关键词 复数乘法累加器 专用集成电路 正向设计
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部