-
题名基于ARM+FPGA的PLC计数器的设计
被引量:2
- 1
-
-
作者
徐晓宇
李克俭
蔡启仲
潘绍明
余玲
-
机构
广西科技大学电气与信息工程学院
广西科技大学鹿山学院电气与计算机工程系
-
出处
《计算机测量与控制》
2016年第2期271-274,共4页
-
基金
广西科学基金项目(桂科自2014GXNSFA118392)
广西教育厅科研项目(2013LX092)
-
文摘
计数器是PLC内部重要的软元件之一,在以PLC为核心部件的自动控制系统中,这种软元件通过相应的程序实现系统的实时准确的计数;ARM通过双口RAM发送指令命令给FPGA,FPGA控制计数器进行相关操作,FPGA的晶振工作频率50MHz作为计数器控制模块的时序约束,设计的计数器具有加减计数功能、断电保持功能、数据回传功能等,以满足PLC控制器的计数需求,并通过使用地址映射存储器使得计数器控制器的指令执行更加高效;设计了计数器与FPGA指令执行控制器的通信协议;通过对设计完成后的仿真与测试,单个计数器的计数频率达到2 MHz,基本实现了PLC计数器的功能,并且达到了稳定计数的设计要求。
-
关键词
计数器
PLC
双口RAM
地址映射存储器
FPGA通信协议
-
Keywords
counter
PLC
dual port RAM
address mapping memory
FPGA communication protocol
-
分类号
TP3
[自动化与计算机技术—计算机科学与技术]
-
-
题名基于FPGA的PLC动态并行执行定时器的设计
被引量:2
- 2
-
-
作者
黄仕林
李克俭
蔡启仲
-
机构
广西科技大学电气与信息工程学院
-
出处
《仪表技术与传感器》
CSCD
北大核心
2015年第8期57-61,共5页
-
基金
广西科学基金项目(2014GXNSFAA118392)
广西教育厅科研项目(2013LX092)
-
文摘
PLC内部设置有众多的定时器,通常在工程应用中只使用了部分定时器。因此应用ARM-FPGA架构的PLC系统,设计FPGA定时器控制器的体系结构,1 ms作为基本定时单位,采用地址映射存储器顺序存储被PLC用户程序使用了的定时器的编号,只对被使用的定时器进行定时操作,提高了PLC的定时计数处理速度。阐述了定时器控制器的各功能模块的工作原理,以及与FPGA中央控制器的通信方式和通信的指令命令。经过仿真与测试,定时误差不大于0.1 ms,减少了PLC定时器执行定时操作的时间,达到精确定时的目的。
-
关键词
可编程控制器
定时器
现场可编程门阵列
地址映射存储器
通信协议
-
Keywords
PLC
timer
FPGA
memory of address mapping
communication protocol
-
分类号
TP332
[自动化与计算机技术—计算机系统结构]
-