期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于SRAM编程技术的PLD核心可重构电路结构设计
1
作者 曹伟 高志强 +1 位作者 来逢昌 毛志刚 《电子器件》 CAS 2004年第2期283-286,273,共5页
CPLD相对于FPGA更适合实现时序逻辑较少而组合逻辑相对复杂的功能 ,比如复杂的状态机和译码电路等。CPLD的EEPROM编程技术不适合动态可重构的应用。本文针对CPLD的核心可编程结构 :P Term和可编程互连线 ,采用 2 5V、0 2 5 μmCMOS工... CPLD相对于FPGA更适合实现时序逻辑较少而组合逻辑相对复杂的功能 ,比如复杂的状态机和译码电路等。CPLD的EEPROM编程技术不适合动态可重构的应用。本文针对CPLD的核心可编程结构 :P Term和可编程互连线 ,采用 2 5V、0 2 5 μmCMOS工艺设计了功能相近的基于SRAM编程技术的可重构电路结构。新的电路结构可以通过可编程方式有效控制功耗和速度的折衷 ,并且相对于传统的CPLD互联结构减少了 5 0 %的编程数据。在动态可重构系统中 ,采用上述新结构的PLD相对于FPGA可以更有效地实现可重构的复杂状态机和译码电路等应用。 展开更多
关键词 CPLD FPGA P-Term 可编程连线 可重构技术
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部