期刊文献+
共找到301篇文章
< 1 2 16 >
每页显示 20 50 100
飞秒脉冲放大器中色散的计算和评价方法 被引量:14
1
作者 张志刚 孙虹 《物理学报》 SCIE EI CAS CSCD 北大核心 2001年第6期1080-1086,共7页
用光线追迹法论证了光栅 球面镜系统与普通的光栅对系统是一对相位共轭元件 ,并提出了光栅 球面镜系统色散的解析计算公式 ,以及对一个典型的放大系统做了模拟 .模拟结果表明 ,对于一个放大系统 ,存在一个最佳的材料色散 ,用它可以获... 用光线追迹法论证了光栅 球面镜系统与普通的光栅对系统是一对相位共轭元件 ,并提出了光栅 球面镜系统色散的解析计算公式 ,以及对一个典型的放大系统做了模拟 .模拟结果表明 ,对于一个放大系统 ,存在一个最佳的材料色散 ,用它可以获得最大的无色散带宽 . 展开更多
关键词 飞秒激光放大 展宽 压缩器 色散 光栅-球面镜系统 光线追迹 计算评价
原文传递
适用于亚10fs的共心衍射无像差展宽器 被引量:9
2
作者 胡婉约 王二玉 +1 位作者 李文雪 丁良恩 《光学学报》 EI CAS CSCD 北大核心 2007年第1期181-186,共6页
在升级5TW/40fs钛宝石激光系统的过程中,伴随10fs种子源的使用,提出并研制了一种新型的共心衍射无像差展宽器和全能量压缩器。该展宽器的最大特点是通过平面镜反射使光束入射时所形成的衍射点与展宽后的还原点均在凹面镜的球心(即共心结... 在升级5TW/40fs钛宝石激光系统的过程中,伴随10fs种子源的使用,提出并研制了一种新型的共心衍射无像差展宽器和全能量压缩器。该展宽器的最大特点是通过平面镜反射使光束入射时所形成的衍射点与展宽后的还原点均在凹面镜的球心(即共心结构),凹面镜不存在其它同类方法中的成像问题,展宽函数中不涉及凹面镜的焦距和离轴量。该展宽器可将亚10fs的种子脉冲展宽到纳秒量级,且具有无像差、高带宽、结构紧凑、调整精度高等优点,适合100TW级超快激光系统中脉冲展宽。 展开更多
关键词 超快光学 啁啾脉冲放大(CPA) 展宽 共心衍射 压缩器 色散补偿
原文传递
基于新型压缩器的乘法器设计 被引量:7
3
作者 仲亚 叶瑶瑶 《微电子学与计算机》 北大核心 2019年第3期28-31,37,共5页
为了优化乘法器的延时以及功耗,提高乘法器的性能,针对乘法器的部分积压缩部分设计了新型的压缩器以及新型的压缩算法,在此基础上设计实现了新型的18位乘法器.新型压缩器针对常规压缩器横向进位占用延时过大的的特点,通过优化横向进位... 为了优化乘法器的延时以及功耗,提高乘法器的性能,针对乘法器的部分积压缩部分设计了新型的压缩器以及新型的压缩算法,在此基础上设计实现了新型的18位乘法器.新型压缩器针对常规压缩器横向进位占用延时过大的的特点,通过优化横向进位传递方式来缩短延时;新型的压缩算法采用二叉树结构进行并行处理,与常规的树结构相比,其布线简单,结构规则.基于simc 40 nm工艺,对18位乘法器进行综合.经过仿真验证,该乘法器关键路径延时2.43 fs,优于同类乘法器. 展开更多
关键词 BOOTH算法 压缩器 压缩算法
下载PDF
基4BOOTH编码的高速32×32乘法器的设计与实现 被引量:5
4
作者 周婉婷 李磊 《电子科技大学学报》 EI CAS CSCD 北大核心 2008年第S1期106-108,132,共4页
介绍并实现了一种高速32×32有符号/无符号二进制乘法器。该乘法器采用改进基4BOOTH算法编码方式,所产生的电路与传统相比减小了延时与面积,并采用符号补偿技术对每个部分积进行符号位补偿,进一步简化电路。该乘法器在关键路径上采... 介绍并实现了一种高速32×32有符号/无符号二进制乘法器。该乘法器采用改进基4BOOTH算法编码方式,所产生的电路与传统相比减小了延时与面积,并采用符号补偿技术对每个部分积进行符号位补偿,进一步简化电路。该乘法器在关键路径上采用改进混合Wallace树压缩器阵列进行优化,其压缩器阵列对称有利于布局布线。该乘法器插入流水后能运行到250MHz,可用作专用数据通道的乘法单元。 展开更多
关键词 BOOTH编码 压缩器 乖法 WALLACE树
下载PDF
压缩器光栅不平行度对色散影响的光线追迹法分析 被引量:6
5
作者 王勇 张伟力 +2 位作者 柴路 邢岐荣 王清月 《光电子.激光》 EI CAS CSCD 2000年第5期481-483,共3页
利用光线追迹方法 ,对啁啾脉冲激光放大系统中压缩器的色散量进行了计算 ,分析了压缩器中两光栅不平行度对各阶色散量产生的影响 ,为压缩器光栅对的调节提供了依据。
关键词 光线追迹 压缩器 色散 不平行度 激光 光栅
原文传递
基于Booth算法的32位流水线型乘法器设计 被引量:7
6
作者 翟召岳 韩志刚 《微电子学与计算机》 CSCD 北大核心 2014年第3期146-149,共4页
为了减少乘法指令在保留站中的等待时间,设计了一款32位流水线型乘法器,该乘法器将应用于作者设计的一款超标量处理器中.该乘法器应用了改进型的booth编码算法,对部分积生成电路进行了优化,并采用了4-2压缩器与3-2压缩器相结合的Wallac... 为了减少乘法指令在保留站中的等待时间,设计了一款32位流水线型乘法器,该乘法器将应用于作者设计的一款超标量处理器中.该乘法器应用了改进型的booth编码算法,对部分积生成电路进行了优化,并采用了4-2压缩器与3-2压缩器相结合的Wallace树型结构对部分积进行压缩,最后再根据各级的延迟,在电路中插入了流水线寄存器,使其运算速度得到了提高.该乘法器使用GSMC 0.18μm工艺进行综合.经过仿真验证,该乘法器大大减少了在保留站中等待执行的乘法指令的完成时间,使每个时钟周期都有一条新的乘法指令被发送至乘法器进行运算. 展开更多
关键词 BOOTH算法 WALLACE树 压缩器 流水线
下载PDF
一种高效16位有符号数乘法器设计
7
作者 李娅妮 郎世坤 +1 位作者 王雅 师瑞之 《集成电路与嵌入式系统》 2024年第6期41-45,共5页
为了进一步优化乘法器的性能,提高乘法运算单元的运算速率,本文基于Radix 4 Booth算法和Wallace树压缩结构提出了一种改进的16位有符号数乘法器。其特点包括优化Radix 4 Booth编码方式,有效减小部分积选择电路的面积;改进部分积计算过程... 为了进一步优化乘法器的性能,提高乘法运算单元的运算速率,本文基于Radix 4 Booth算法和Wallace树压缩结构提出了一种改进的16位有符号数乘法器。其特点包括优化Radix 4 Booth编码方式,有效减小部分积选择电路的面积;改进部分积计算过程,通过优化取反加1的方法直接生成被乘数的相反数,同时采用经典的符号位补偿算法使得部分积阵列变得规整易压缩;提出一种新型42压缩器,采用单个全加器处理压缩器的中间进位,针对每行部分积不同的数据特征,细化处理了Wallace树压缩结构,提高了部分积的压缩效率。基于SMIC 180 nm标准单元库进行了综合与验证,结果表明本文所设计的乘法器关键路径延时为3.94 ns,面积为16246μm^(2),相比于现有的乘法器,本文乘法器的运算速率和综合性能都得到显著提升。 展开更多
关键词 乘法 BOOTH算法 部分积 WALLACE树 压缩器
下载PDF
32位RISC-V处理器中乘法器的优化设计 被引量:4
8
作者 唐俊龙 汤孟媛 +2 位作者 吴圳羲 卢英龙 邹望辉 《电子设计工程》 2022年第6期61-65,共5页
针对32位RISC-V“蜂鸟E203”处理器的乘法器部分积压缩延时较大的问题,该文改进5-2压缩器,提出一种由新型5-2压缩器和4-2压缩器相结合的Wallace树形压缩结构,压缩基4 Booth编码产生的部分积,提高部分积压缩的压缩效率,优化设计出一种改... 针对32位RISC-V“蜂鸟E203”处理器的乘法器部分积压缩延时较大的问题,该文改进5-2压缩器,提出一种由新型5-2压缩器和4-2压缩器相结合的Wallace树形压缩结构,压缩基4 Booth编码产生的部分积,提高部分积压缩的压缩效率,优化设计出一种改进的32位有/无符号乘法器,减少乘法指令执行周期和乘法器关键路径延时,提高乘法器的运算速度。利用Modelsim仿真验证了乘法器功能的正确性。基于SIMC 180 nm工艺,采用Synopsys的Design Compile工具进行综合处理,结果表明,单次乘法指令执行周期减少了88.2%,关键路径延时为2.43 ns。 展开更多
关键词 RISC-V处理 乘法 压缩器 BOOTH编码
下载PDF
人声利器——浅谈LA-2A光电压缩器
9
作者 王鑫 《数字传媒研究》 2023年第8期64-67,共4页
本文以LA-2A音频压缩器为例,剖析了光电类音频压缩器的经典结构、工作原理、各项功能,并结合具体音频处理中的应用加以说明,为音频工作从业者提供了参考。
关键词 压缩器 光电管 动态控制 声音染色
下载PDF
基于主动偏振控制技术实现高功率线偏振飞秒光纤激光
10
作者 王涛 任帅 +6 位作者 常洪祥 任博 郭琨 李灿 马鹏飞 冷进勇 周朴 《中国激光》 EI CAS CSCD 北大核心 2023年第19期249-250,共2页
高功率超快光纤激光在基础研究和工业领域中都有广泛的应用。目前,基于自由空间耦合和全光纤结构的超快激光啁啾脉冲放大(CPA)系统的平均功率已经分别达到了830 W和440 W。需要指出的是,由于CPA系统中压缩器的偏振选择特性,超快光纤激... 高功率超快光纤激光在基础研究和工业领域中都有广泛的应用。目前,基于自由空间耦合和全光纤结构的超快激光啁啾脉冲放大(CPA)系统的平均功率已经分别达到了830 W和440 W。需要指出的是,由于CPA系统中压缩器的偏振选择特性,超快光纤激光一般输出线偏振光。此外,在一些特定的应用如超快激光相干合成中,也需要采用线偏振光。一般来说,线偏振光的产生和放大通常都是基于保偏光纤实现的。 展开更多
关键词 光纤激光 啁啾脉冲放大 保偏光纤 超快激光 压缩器 偏振控制 线偏振 自由空间耦合
原文传递
基于新型部分积生成器和提前压缩器的乘法器设计
11
作者 蔡永祺 李振涛 万江华 《电子与封装》 2023年第11期87-92,共6页
为了提高乘法器性能,采用基4 Booth编码算法设计Booth编码器,使用华莱士树压缩结构设计16 bit有符号数乘法器;针对部分积生成的复杂过程提出一种新的部分积生成器,同时进行部分积的产生与选择,提高了部分积生成效率;针对压缩过程中的资... 为了提高乘法器性能,采用基4 Booth编码算法设计Booth编码器,使用华莱士树压缩结构设计16 bit有符号数乘法器;针对部分积生成的复杂过程提出一种新的部分积生成器,同时进行部分积的产生与选择,提高了部分积生成效率;针对压缩过程中的资源浪费,提出一种部分积提前压缩器,将某几位部分积在进入压缩树之前进行合并,减少了压缩单元的使用。基于28 nm工艺对乘法器进行逻辑综合,关键路径延时为0.77 ns,总面积为937.3μm2,功耗为935.71μW,能够较好地提升乘法器的面积利用率和运算性能。 展开更多
关键词 乘法 BOOTH编码 部分积 压缩器
下载PDF
一种千万门FPGA芯片中DSP硬核的设计 被引量:4
12
作者 李正杰 张英 《微电子学》 CAS CSCD 北大核心 2018年第4期485-490,共6页
提出了一种千万门FPGA芯片中DSP硬核的设计。基于SMIC 65nm CMOS工艺,以全定制技术设计实现了一个高性能的DSP硬核。DSP硬核主要包括输入输出逻辑、乘法器、XYZ选择器和模式控制单元、加法器等部分。为了提高DSP硬核的速度、面积和功耗... 提出了一种千万门FPGA芯片中DSP硬核的设计。基于SMIC 65nm CMOS工艺,以全定制技术设计实现了一个高性能的DSP硬核。DSP硬核主要包括输入输出逻辑、乘法器、XYZ选择器和模式控制单元、加法器等部分。为了提高DSP硬核的速度、面积和功耗等性能指标,采用了多种技术。通过2阶Booth编码设计,减小了50%的部分积数量;通过符号位扩展优化算法,大大减少了部分积符号扩展位,相应减少了逻辑资源和功耗;通过多种压缩器,减小了部分积加法路径上的延时,提高了乘法运算速度;通过超前进位加法器,提高了加法器运算速度。对DSP硬核进行仿真验证,并对千万门FPGA芯片进行测试。结果表明,该DSP硬核的功能和性能指标符合设计要求。 展开更多
关键词 FPGA DSP BOOTH编码 压缩器 超前进位
下载PDF
一种基于改进基4 Booth算法和Wallace树结构的乘法器设计 被引量:4
13
作者 吴美琪 赵宏亮 +2 位作者 刘兴辉 康大为 李威 《电子设计工程》 2019年第16期145-150,共6页
以实现25×18位带符号快速数字乘法器为目标,采用改进的基4Booth算法以3位编码产生部分积,优化最低位产生电路,使用统一的操作扩展各部分积符号位,相比于传统方法提高了阵列规则性、节省了芯片面积;用传输门构成基本压缩器,并在此... 以实现25×18位带符号快速数字乘法器为目标,采用改进的基4Booth算法以3位编码产生部分积,优化最低位产生电路,使用统一的操作扩展各部分积符号位,相比于传统方法提高了阵列规则性、节省了芯片面积;用传输门构成基本压缩器,并在此基础上优化实现高阶压缩器,进而组成一个Wallace树结构,同时将9组部分积压缩为2组,使电路仅需3级压缩、关键路径延迟时间为8个异或门延迟,有效地提高了压缩效率和降低了关键路径延迟时间。采用GF28nmCMOS工艺,以全定制流程设计,版图面积为0.0112mm^2,仿真环境标准电压1.0V、温度25℃、最高工作时钟频率1.0GHz,系统的功耗频率比为3.52mW/GHz,关键路径延时为636ps,组合逻辑路径旁路寄存器的绝对延时为1.67ns。 展开更多
关键词 乘法 改进的基4Booth算法 部分积阵列 WALLACE树 压缩器
下载PDF
音频处理器在调频发射机的应用 被引量:3
14
作者 刘大庆 韩海霞 《内蒙古科技与经济》 2005年第9期137-138,共2页
关键词 音频处理 调频发射机 广播 压缩器 电位
下载PDF
32×32高性能乘法器的全定制设计 被引量:3
15
作者 王仁平 何明华 +1 位作者 魏榕山 陈群超 《福州大学学报(自然科学版)》 CAS CSCD 北大核心 2012年第5期602-608,共7页
编写Verilog程序对32×32高性能乘法器的结构算法进行验证.为提高乘法器的性能,采用CSA和4-2压缩器相结合的改进Wallace树结构进行部分积压缩;采用速度快、面积小的传输门逻辑设计Booth2编码电路和压缩电路;运用欧拉路径法设计优化... 编写Verilog程序对32×32高性能乘法器的结构算法进行验证.为提高乘法器的性能,采用CSA和4-2压缩器相结合的改进Wallace树结构进行部分积压缩;采用速度快、面积小的传输门逻辑设计Booth2编码电路和压缩电路;运用欧拉路径法设计优化部分积产生电路;采用基4 Kogge-Stone树算法基于启发式欧拉路径法设计优化64位超前进位加法器.该乘法器全定制设计采用SMIC0.18μm 1P4M CMOS工艺,版图面积0.179 41mm2,在大量测试码中最坏情况完成一次乘法运算时间为3.252 ns. 展开更多
关键词 高性能乘法 压缩器 传输门逻辑 欧拉路径法
原文传递
一种可嵌入MCU的8位高速乘法器的设计 被引量:2
16
作者 朱建卫 居水荣 《微电子学》 CAS CSCD 北大核心 2010年第6期832-835,共4页
介绍了一种可嵌入微控制器的8位乘法器的设计。采用基4 Booth算法产生部分积,用一种改进的压缩阵列结构压缩部分积;同时,采用一种减少符号扩展的技术,优化压缩结构的面积,最终对压缩的数据采用超前进位加法器求和电路得到乘积。整个设... 介绍了一种可嵌入微控制器的8位乘法器的设计。采用基4 Booth算法产生部分积,用一种改进的压缩阵列结构压缩部分积;同时,采用一种减少符号扩展的技术,优化压缩结构的面积,最终对压缩的数据采用超前进位加法器求和电路得到乘积。整个设计采用Verilog HDL进行结构级描述,基于SMIC 0.18μm标准单元库,由Synopsys的DC进行逻辑综合。结果显示,设计的乘法器电路时间延迟为5.31 ns,系统时钟频率达188 MHz。 展开更多
关键词 乘法 改进Booth算法 压缩器
下载PDF
自动跟踪电影画面的中文字幕机 被引量:2
17
作者 谢长华 《影视技术》 2005年第7期34-35,共2页
关键词 电影画面 中文 自动跟踪 字幕机 音频信号 录像带 手动控制 视频画面 还音系统 信号抑制 技术条件 资料影片 录像机 压缩器 对白 效果声 音乐声 立体声 压缩 原版 放映 声道 可调
下载PDF
对于具有一定宽度的光束通过展宽器的色散误差的评价 被引量:2
18
作者 刘永军 柴路 +1 位作者 王清月 张志刚 《物理学报》 SCIE EI CAS CSCD 北大核心 2002年第6期1291-1294,共4页
利用光线追踪法计算了具有一定宽度的光束通过Martinez展宽器时的色散误差 .结果表明 ,通常的无宽度理想光线的展宽器模型有足够的精确度 .但是如果将光束反转后再送入展宽器 ,将得到更加完美的色散误差补偿 .
关键词 宽度 光束 色散误差 评价 飞秒激光放大 展宽路 压缩器 色散补偿
原文传递
基于声表面波的某无线远距识别系统的实现 被引量:2
19
作者 王玉田 赵一鸣 沈国伟 《电子技术应用》 北大核心 2003年第12期50-51,共2页
介绍了一种基于声表面波器件的无线远距识别系统的实现。对声表面波技术及声表面波传感器作了简要的介绍,针对某无线远距识别系统作了详细的分析,并给出了测试结果。
关键词 声表面波 无线远距识别系统 扩展 压缩器 线性调频 声表面波传感
下载PDF
啁啾脉冲放大系统展宽压缩器各阶色散分析 被引量:2
20
作者 刘兰琴 彭翰生 +1 位作者 魏晓峰 朱启华 《强激光与粒子束》 EI CAS CSCD 北大核心 2008年第11期1877-1882,共6页
通过在光程差中增加相位校正项,重新推导了更为完善的压缩器各阶色散解析式。并对压缩器的各阶色散作了光线追迹的模拟计算,得到与解析式完全一致的计算结果,从而验证了解析式的正确性。基于解析式和光线追迹的方法,更加系统完善地对比... 通过在光程差中增加相位校正项,重新推导了更为完善的压缩器各阶色散解析式。并对压缩器的各阶色散作了光线追迹的模拟计算,得到与解析式完全一致的计算结果,从而验证了解析式的正确性。基于解析式和光线追迹的方法,更加系统完善地对比较常用的Offner展宽器的各阶色散进行了研究,分析了入射角、光栅与凹面镜距离对其各阶色散及剩余各阶色散的影响。同时,还对非匹配的展宽压缩系统的剩余色散的影响因素进行了讨论。 展开更多
关键词 啁啾脉冲放大 展宽 压缩器 色散解析式 光线追迹
下载PDF
上一页 1 2 16 下一页 到第
使用帮助 返回顶部