期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
分组密码处理器的可重构分簇式架构 被引量:14
1
作者 孟涛 戴紫彬 《电子与信息学报》 EI CSCD 北大核心 2009年第2期453-456,共4页
该文在研究分组密码算法处理特征的基础上,提出了可重构分簇式分组密码处理器架构。在指令的控制下,数据通路可动态地重构为4个32bit簇,2个64bit簇和一个128bit簇,满足了分组密码算法数据处理所需的灵活性。基于分簇结构,提出了由指令... 该文在研究分组密码算法处理特征的基础上,提出了可重构分簇式分组密码处理器架构。在指令的控制下,数据通路可动态地重构为4个32bit簇,2个64bit簇和一个128bit簇,满足了分组密码算法数据处理所需的灵活性。基于分簇结构,提出了由指令显性地分隔电路结构的低功耗优化技术,采用此技术使得整体功耗降低了36.1%。设计并实现了5级流水线以及运算单元内流水结构,处理AES/DES/IDEA算法的速度分别达到了689.6Mbit/s,400Mbit/s和416.7Mbit/s。 展开更多
关键词 组密码算法 架构 可重构计算 低功耗设计 流水线
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部