期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
分数倍内插成形滤波器设计及实现
被引量:
7
1
作者
彭卫
吴兵
李武建
《现代电子技术》
北大核心
2016年第1期62-64,共3页
提出了一种分数倍内插成形滤波器的实现方法并在FPGA中实现。该分数倍内插成形滤波器实现了输入速率与内插成形滤波后速率之间分数倍转换,能够适应输入速率实时调整,突破了传统整数倍内插成形滤波器对输入速率的限制。实现了输入速率为1...
提出了一种分数倍内插成形滤波器的实现方法并在FPGA中实现。该分数倍内插成形滤波器实现了输入速率与内插成形滤波后速率之间分数倍转换,能够适应输入速率实时调整,突破了传统整数倍内插成形滤波器对输入速率的限制。实现了输入速率为1 KS/s^50 MS/s,步进为1 S/s,输出为100~2 000 MS/s,内插倍数4,分数时延精度为Tclk65 536的滤波器。该分数倍内插成形滤波器硬件资源开销小、接口简洁、灵活性和适用性强,还可根据需要扩展变速率范围。
展开更多
关键词
分数
倍
内插
成形滤波器
内插
滤波器
FPGA
无线通信
下载PDF
职称材料
基于FPGA的2CPFSK全数字中频调制器的设计与实现
2
作者
廖治宇
王鹏
《太赫兹科学与电子信息学报》
2023年第7期916-920,927,共6页
针对飞行器数据链中高码速率要求,需要使用数字技术实现传统模拟调制,以得到更好的调制性能,增加系统作用距离。本文介绍了二进制连续相位频移键控(2CPFSK)调制原理,提出了基于软件无线电架构的2CPFSK正交调制算法。该算法利用2CPFSK相...
针对飞行器数据链中高码速率要求,需要使用数字技术实现传统模拟调制,以得到更好的调制性能,增加系统作用距离。本文介绍了二进制连续相位频移键控(2CPFSK)调制原理,提出了基于软件无线电架构的2CPFSK正交调制算法。该算法利用2CPFSK相位累加特性实现了基带数据的分数倍内插,从而适应宽范围码速率的调制。设计了提高频谱纯度的数字滤波器、基于FPGA+DAC架构的数字调制器硬件平台并实现算法。通过与传统模拟频率调制(FM)比较,该设计提升了1.7 dB调制性能,增加了系统作用距离。
展开更多
关键词
二进制连续相位调制
数字中频调制
分数
倍
内插
高斯成型滤波
下载PDF
职称材料
基于分数倍内插的多相滤波器的设计与改进
3
作者
魏汇赞
翟恒峰
+1 位作者
王铭伟
杨自豪
《电子测试》
2021年第22期68-69,80,共3页
在许多实际信号处理问题中,数字重采样频率往往与原有信号采样频率非常接近。这类重采样问题可以用P/(P+1)倍或(P+1)/P倍的分数倍采样来实现,其中P为一个较大的正整数。本文针对这类分数倍内插问题,提出了一种基于多相滤波器的实现结构...
在许多实际信号处理问题中,数字重采样频率往往与原有信号采样频率非常接近。这类重采样问题可以用P/(P+1)倍或(P+1)/P倍的分数倍采样来实现,其中P为一个较大的正整数。本文针对这类分数倍内插问题,提出了一种基于多相滤波器的实现结构,并给出了P/(P+1)倍和(P+1)/P倍的分数倍重采样的具体实现算法。针对P很大时资源消耗较大的问题,本文提出了一种改进实现结构,这种改进的实现结构用动态可配置的两个多项滤波器替代原有的多项滤波器结构中的多个分相滤波器。结果表明本文提出的实现结构在P较大的情况下,可以大大降低系统资源消耗而重采样性能不会有任何下降。
展开更多
关键词
分数
倍
内插
多相滤波器
重采样
下载PDF
职称材料
题名
分数倍内插成形滤波器设计及实现
被引量:
7
1
作者
彭卫
吴兵
李武建
机构
中国电子科技集团公司第三十八研究所
出处
《现代电子技术》
北大核心
2016年第1期62-64,共3页
文摘
提出了一种分数倍内插成形滤波器的实现方法并在FPGA中实现。该分数倍内插成形滤波器实现了输入速率与内插成形滤波后速率之间分数倍转换,能够适应输入速率实时调整,突破了传统整数倍内插成形滤波器对输入速率的限制。实现了输入速率为1 KS/s^50 MS/s,步进为1 S/s,输出为100~2 000 MS/s,内插倍数4,分数时延精度为Tclk65 536的滤波器。该分数倍内插成形滤波器硬件资源开销小、接口简洁、灵活性和适用性强,还可根据需要扩展变速率范围。
关键词
分数
倍
内插
成形滤波器
内插
滤波器
FPGA
无线通信
Keywords
fractional interpolation
shaping filter
interpolation filter
FPGA
wireless communication
分类号
TN911-34 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
基于FPGA的2CPFSK全数字中频调制器的设计与实现
2
作者
廖治宇
王鹏
机构
中国工程物理研究院电子工程研究所
出处
《太赫兹科学与电子信息学报》
2023年第7期916-920,927,共6页
文摘
针对飞行器数据链中高码速率要求,需要使用数字技术实现传统模拟调制,以得到更好的调制性能,增加系统作用距离。本文介绍了二进制连续相位频移键控(2CPFSK)调制原理,提出了基于软件无线电架构的2CPFSK正交调制算法。该算法利用2CPFSK相位累加特性实现了基带数据的分数倍内插,从而适应宽范围码速率的调制。设计了提高频谱纯度的数字滤波器、基于FPGA+DAC架构的数字调制器硬件平台并实现算法。通过与传统模拟频率调制(FM)比较,该设计提升了1.7 dB调制性能,增加了系统作用距离。
关键词
二进制连续相位调制
数字中频调制
分数
倍
内插
高斯成型滤波
Keywords
2 Continuous Phase Frequency Shift Keying
digital intermediate frequency modulation
fractional interpolation
Gaussian shaping filter
分类号
TN791.1 [电子电信—电路与系统]
下载PDF
职称材料
题名
基于分数倍内插的多相滤波器的设计与改进
3
作者
魏汇赞
翟恒峰
王铭伟
杨自豪
机构
上海航天电子技术研究所
出处
《电子测试》
2021年第22期68-69,80,共3页
文摘
在许多实际信号处理问题中,数字重采样频率往往与原有信号采样频率非常接近。这类重采样问题可以用P/(P+1)倍或(P+1)/P倍的分数倍采样来实现,其中P为一个较大的正整数。本文针对这类分数倍内插问题,提出了一种基于多相滤波器的实现结构,并给出了P/(P+1)倍和(P+1)/P倍的分数倍重采样的具体实现算法。针对P很大时资源消耗较大的问题,本文提出了一种改进实现结构,这种改进的实现结构用动态可配置的两个多项滤波器替代原有的多项滤波器结构中的多个分相滤波器。结果表明本文提出的实现结构在P较大的情况下,可以大大降低系统资源消耗而重采样性能不会有任何下降。
关键词
分数
倍
内插
多相滤波器
重采样
Keywords
fractional interpolation
polyphase filter
resampling
分类号
TN713 [电子电信—电路与系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
分数倍内插成形滤波器设计及实现
彭卫
吴兵
李武建
《现代电子技术》
北大核心
2016
7
下载PDF
职称材料
2
基于FPGA的2CPFSK全数字中频调制器的设计与实现
廖治宇
王鹏
《太赫兹科学与电子信息学报》
2023
0
下载PDF
职称材料
3
基于分数倍内插的多相滤波器的设计与改进
魏汇赞
翟恒峰
王铭伟
杨自豪
《电子测试》
2021
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部