期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
FPGA可编程逻辑单元时序功能的设计实现 被引量:8
1
作者 潘光华 来金梅 +3 位作者 陈利光 王元 王键 童家榕 《电子学报》 EI CAS CSCD 北大核心 2008年第8期1480-1484,共5页
本文主要研究高性能FPGA可编程逻辑单元中分布式RAM和移位寄存器两种时序功能的设计实现方法.运用静态Latch实现分布式RAM的写入同步,以降低对时序控制电路的要求;为克服电荷共享问题,提出通过隔断存储单元之间通路的方法实现移位寄存器... 本文主要研究高性能FPGA可编程逻辑单元中分布式RAM和移位寄存器两种时序功能的设计实现方法.运用静态Latch实现分布式RAM的写入同步,以降低对时序控制电路的要求;为克服电荷共享问题,提出通过隔断存储单元之间通路的方法实现移位寄存器.以含两个四输入LUT(Look Up Table)的多功能可编程逻辑单元为例,详细说明电路的设计思路以及实现方法.研究表明,本文提出的方法可以简化对时序控制电路的设计要求,克服电荷共享问题,减少芯片面积. 展开更多
关键词 FPGA可编程逻辑单元 分布式ram 移位寄存器
下载PDF
基于VHDL语言的可移植通用存储器IP核的实现
2
作者 宋克俭 柳丽 《中国集成电路》 2009年第7期28-31,共4页
通用存储器是数字系统中重要的模块,本文介绍了一种利用VHDL硬件描述语言实现可移植通用存储器IP核的思路与方法,实验研究表明,该方法具有可移植性强、扩展性及灵活性好的特点,有效地改善了数字系统设计的效率。
关键词 VHDL ram存储器 分布式ram 块状ram IP核 FPGA
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部