期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于修正ANT逻辑高速树形32 BitCarry Lookahead加法器
被引量:
1
1
作者
吴艳
罗岚
《电子器件》
EI
CAS
2006年第2期553-556,560,共5页
一种用修正全NMOS管逻辑(ANT)实现的树形结构高速32bitcarryLookahead加法器,使用两相时钟动态CMOS逻辑、修正不反向ANT逻辑和二进制树形结构实现。该加法器运用0.25μm工艺,文中给出了修正ANT逻辑中所有晶体管的宽长尺寸和仿真结果,最...
一种用修正全NMOS管逻辑(ANT)实现的树形结构高速32bitcarryLookahead加法器,使用两相时钟动态CMOS逻辑、修正不反向ANT逻辑和二进制树形结构实现。该加法器运用0.25μm工艺,文中给出了修正ANT逻辑中所有晶体管的宽长尺寸和仿真结果,最高工作频率为2GHz,计算结果在3.5个时钟周期后有效。
展开更多
关键词
树形
32位carry
look
ahead
adder(CLA)
全
nmos
管
逻辑
(
ant
)
下载PDF
职称材料
题名
基于修正ANT逻辑高速树形32 BitCarry Lookahead加法器
被引量:
1
1
作者
吴艳
罗岚
机构
东南大学国家专用集成电路系统工程技术研究中心
出处
《电子器件》
EI
CAS
2006年第2期553-556,560,共5页
文摘
一种用修正全NMOS管逻辑(ANT)实现的树形结构高速32bitcarryLookahead加法器,使用两相时钟动态CMOS逻辑、修正不反向ANT逻辑和二进制树形结构实现。该加法器运用0.25μm工艺,文中给出了修正ANT逻辑中所有晶体管的宽长尺寸和仿真结果,最高工作频率为2GHz,计算结果在3.5个时钟周期后有效。
关键词
树形
32位carry
look
ahead
adder(CLA)
全
nmos
管
逻辑
(
ant
)
Keywords
tree-structured, 32 bit carry look ahead adder(CLA), all-N-transistor(
ant
)
分类号
TP331.1 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于修正ANT逻辑高速树形32 BitCarry Lookahead加法器
吴艳
罗岚
《电子器件》
EI
CAS
2006
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部