期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于低阈值技术的低电压低功耗三值TTL电路设计
1
作者 朱晓雷 沈继忠 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2002年第6期655-658,共4页
根据TTL电路阈值电压和PN结压降的关系,提出TTL电路低阈值设置及中间电平生成方法,使三值TTL电路可工作于3V电源电压,并从开关级设计了适合于3V电源工作的三值TTL电路.经计算机模拟表明,该电路不仅具有正确的逻辑功能,且比采用传统的5V... 根据TTL电路阈值电压和PN结压降的关系,提出TTL电路低阈值设置及中间电平生成方法,使三值TTL电路可工作于3V电源电压,并从开关级设计了适合于3V电源工作的三值TTL电路.经计算机模拟表明,该电路不仅具有正确的逻辑功能,且比采用传统的5V电源的对应电路结构简单,速度更快,而功耗则节省50%以上. 展开更多
关键词 阈值技术 电路设计 功耗电路 三值TTL电路 开关级设计 数字集成电路 阈值电压
下载PDF
一种采用低阈值技术实现的高速模数转换器
2
作者 曾涛 郭亮 +4 位作者 侯江 廖望 陈雪 王国强 黄晓宗 《微电子学》 CAS 北大核心 2022年第2期206-210,共5页
在0.35μm标准CMOS工艺下实现了一款采用低阈值技术的高速流水线模数转换器。该转换器包括采样保持电路、流水线ADC核、时钟电路和基准电路。相比于传统电路,该模数转换器中采样保持电路的放大器采用了低阈值设计技术。其优势在于,在特... 在0.35μm标准CMOS工艺下实现了一款采用低阈值技术的高速流水线模数转换器。该转换器包括采样保持电路、流水线ADC核、时钟电路和基准电路。相比于传统电路,该模数转换器中采样保持电路的放大器采用了低阈值设计技术。其优势在于,在特定工艺下,通过低阈值器件补偿放大器可实现高增益带宽,提高了模数转换器的速度。同时,设计了一种全新的保护电路,可有效保证电路的正常工作。采用一种独特的偏置电路设计技术,不仅能够优化跨导放大器的增益和带宽,还可以调节MOS器件工作状态。转换器采用4 bit+8×1.5 bit+3 bit的十级流水线架构,实现了14位精度的模数转换功能。在5 V电源100 MHz时钟下,仿真结果表明,SINAD为74.76 dB,SFDR为87.63 dBc,面积为5 mm×5 mm。 展开更多
关键词 流水线ADC 阈值技术 保护电路 偏置电路
下载PDF
一种采用低阈值技术实现的高速采样保持电路 被引量:1
3
作者 郭亮 曾涛 +4 位作者 黄飞淋 雷郎成 苏晨 刘凡 刘伦才 《微电子学》 CAS 北大核心 2021年第2期168-172,共5页
提出了一种采用低阈值技术实现的高速采样保持电路。采样保持电路采用电容翻转式架构,利用栅压自举开关技术提高了采样开关的线性度,通过下极板采样技术减小了电荷注入效应。提出的放大器与传统的套筒式共源共栅极放大器在电路结构上相... 提出了一种采用低阈值技术实现的高速采样保持电路。采样保持电路采用电容翻转式架构,利用栅压自举开关技术提高了采样开关的线性度,通过下极板采样技术减小了电荷注入效应。提出的放大器与传统的套筒式共源共栅极放大器在电路结构上相同。不同点在于,该放大器采用了低阈值设计技术。优势在于,在特定工艺下通过低阈值器件补偿可实现高增益带宽放大器,提高了采样保持电路的采样速率。该电路采用0.18μm CMOS工艺设计并流片,采样时钟频率达到了125 MHz。仿真结果表明,SINAD为90.91 dB,SFDR为91.45 dBc,芯片尺寸为0.8 mm×0.5 mm。 展开更多
关键词 采样保持电路 放大器 阈值技术
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部