期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
一种多核处理器中断控制器的设计 被引量:1
1
作者 张海金 张洵颖 肖建青 《微电子学与计算机》 CSCD 北大核心 2016年第7期69-73,共5页
为适应多核处理器对中断处理的需求,基于Open PIC协议设计实现了一种多核处理器的中断控制器,并使用VHDL语言对其进行了硬件描述.该中断控制器作为APB从机,能够根据中断的目标、优先级的配置情况以及处理器核的中断处理情况实现中断在... 为适应多核处理器对中断处理的需求,基于Open PIC协议设计实现了一种多核处理器的中断控制器,并使用VHDL语言对其进行了硬件描述.该中断控制器作为APB从机,能够根据中断的目标、优先级的配置情况以及处理器核的中断处理情况实现中断在多个处理器核间的自由分配.本文将中断仲裁、选择和分配进行流水化处理,从而实现中断的快速准确分配. 展开更多
关键词 中断仲裁 中断选择 中断分配 流水
下载PDF
基于DPRAM的智能主站数据交换接口设计 被引量:1
2
作者 宋清昆 曹彪 周艳阳 《微计算机信息》 2011年第4期21-23,共3页
本文在分析和参考了目前profibus总线技术发展趋势和其DP主站开发现状的基础上,给出以西门子协议芯片ASPC2和ARM芯片S3C44B0作为基础来开发PROFIBUS-DP智能主站的方案。指出DPRAM在DP主站数据交换接口设计中的优势,并着重分析了DPRAM ID... 本文在分析和参考了目前profibus总线技术发展趋势和其DP主站开发现状的基础上,给出以西门子协议芯片ASPC2和ARM芯片S3C44B0作为基础来开发PROFIBUS-DP智能主站的方案。指出DPRAM在DP主站数据交换接口设计中的优势,并着重分析了DPRAM IDT70261L55PF的工作原理和仲裁机制,采用中断仲裁方式解决DPRAM争用问题,保证了数据交换的实时性,高速性。在此基础上给出了实现DP主站高速数据交换的硬件接口设计电路并辅以说明。 展开更多
关键词 PROFIBUS-DP智能主站 协议芯片ASPC2 双口RAM 中断仲裁 数据交换
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部