期刊文献+
共找到135篇文章
< 1 2 7 >
每页显示 20 50 100
适用于探空火箭的图像采集与压缩系统 被引量:5
1
作者 李大伟 刘成 +1 位作者 郑建华 刘一腾 《国防科技大学学报》 EI CAS CSCD 北大核心 2017年第2期71-77,共7页
针对探空火箭遥测带宽低、图像监控通路多、系统小型化等设计难点,提出一种基于ADV212的图像采集与压缩系统设计方案。采用可以同时支持无损和高压缩比有损压缩的JPEG2000图像压缩标准,提出适用于箭上图像采集特点的通道切换和中断处理... 针对探空火箭遥测带宽低、图像监控通路多、系统小型化等设计难点,提出一种基于ADV212的图像采集与压缩系统设计方案。采用可以同时支持无损和高压缩比有损压缩的JPEG2000图像压缩标准,提出适用于箭上图像采集特点的通道切换和中断处理策略,并以"乒乓"操作的流水线作业方式实现多路图像通道数据吞吐,通过两个实时发送通道和一个缓存发送通道向火箭遥测链路发送图像数据。提出一种具有动态帧频和压缩比的图像压缩方案,解决了探空火箭遥测带宽有限这一问题。本设计以Virtex-4系列现场可编程门阵列作为系统控制核心,采用ADV7182和ADV212分别完成图像的采集和压缩,分别采用静态随机存取存储器和同步动态随机存储器实现图像的实时传输和缓存传输。通过比较图像间的峰值信噪比值,试验并分析了适用于电荷耦合元件图像的压缩滤波器和小波变换级数,得到了较为满意的图像质量。设计较好地满足了本次空间环境垂直探测探空火箭的图像采集任务。 展开更多
关键词 ADV212 JPEG2000 探空火箭 图像压缩 乒乓操作 通道切换
下载PDF
基于乒乓操作的异步FIFO设计及VHDL实现 被引量:37
2
作者 王智 罗新民 《电子工程师》 2005年第6期13-16,共4页
目前的PLD(可编程逻辑器件)例如FPGA(现场可编程门阵列)凭借其灵活、方便、资源丰富的优势在很多领域得到了广泛应用。随着其片内存储资源的增加,把FIFO(先进先出)器件集成到PLD中是一种方便地代替专用FIFO芯片的实现方法。根据异步FIF... 目前的PLD(可编程逻辑器件)例如FPGA(现场可编程门阵列)凭借其灵活、方便、资源丰富的优势在很多领域得到了广泛应用。随着其片内存储资源的增加,把FIFO(先进先出)器件集成到PLD中是一种方便地代替专用FIFO芯片的实现方法。根据异步FIFO的设计方法,引入乒乓操作的设计技巧,给出了一种用FPGA实现异步FIFO的设计方案。 展开更多
关键词 乒乓操作 异步FIFO VHDL FPGA
下载PDF
一种基于VHDL的乒乓操作控制法的研究 被引量:11
3
作者 林辉 苏振强 《电子测量技术》 2008年第9期170-173,共4页
本文将乒乓操作的控制方法应用于双通道频率/数字的数据采集中,介绍了这种逻辑结构的设计。重点论述了在VHDL中,如何通过脉冲信号边沿(上升沿或下降沿)的脉冲化,信号延迟分析和初始值保持等方法来实现这种由双沿信号产生的逻辑控制信号... 本文将乒乓操作的控制方法应用于双通道频率/数字的数据采集中,介绍了这种逻辑结构的设计。重点论述了在VHDL中,如何通过脉冲信号边沿(上升沿或下降沿)的脉冲化,信号延迟分析和初始值保持等方法来实现这种由双沿信号产生的逻辑控制信号的方法。这样就解决了在VHDL一个PROCESS过程语句中不能实现双沿判断的缺点。这种控制方法延时小,整个过程的动作衔接紧密,自动化程度较高。同时,可以通过提高采集时钟CLK的频率来进一步减小延时。本方法在QUARTERSⅱ5.1软件中通过时序仿真,并下载到cycloneⅱ芯片中验证,完全能满足设计的要求。 展开更多
关键词 VHDL 乒乓操作 初始值保持 双沿
下载PDF
基于FPGA的高速采样缓存系统的设计与实现 被引量:16
4
作者 郑争兵 《计算机应用》 CSCD 北大核心 2012年第11期3259-3261,共3页
为了提高高速数据采集系统的实时性,提出一种基于FPGA+DSP的嵌入式通用硬件结构。在该结构中,利用FPGA设计一种新型的高速采样缓存器作为高速A/D和高性能DSP之间数据通道,实现高速数据流的分流和降速。高速采样缓存器采用QuartusⅡ9.0... 为了提高高速数据采集系统的实时性,提出一种基于FPGA+DSP的嵌入式通用硬件结构。在该结构中,利用FPGA设计一种新型的高速采样缓存器作为高速A/D和高性能DSP之间数据通道,实现高速数据流的分流和降速。高速采样缓存器采用QuartusⅡ9.0软件提供的软核双时钟FIFO构成乒乓操作结构,在DSP的外部存储器接口(EMIFA)接口的控制下,完成高速A/D的数据流的写入和读出。测试结果表明:在读写时钟相差较大的情况下,高速采样缓存器可以节省读取A/D采样数据时间,为DSP提供充足的信号处理时间,提高了整个系统的实时性能。 展开更多
关键词 双时钟先进先出 现场可编程门阵列 高速采样 乒乓操作 外部存储器接口
下载PDF
基于FPGA双RAM乒乓操作的数据存储系统的研究 被引量:14
5
作者 钱黄生 夏忠珍 《科技信息》 2010年第21期J0089-J0089,J0096,共2页
本文阐述了在对实时性要求较高,而对数据存储深度要求不高的数据采集系统中,用FPGA构建双RAM来乒乓存储数据的方法,重点介绍了乒乓操作的控制方法。本方法在XILINX9.1软件中通过时序仿真,并且通过XC2VP20验证了本方法完全能够满足设计... 本文阐述了在对实时性要求较高,而对数据存储深度要求不高的数据采集系统中,用FPGA构建双RAM来乒乓存储数据的方法,重点介绍了乒乓操作的控制方法。本方法在XILINX9.1软件中通过时序仿真,并且通过XC2VP20验证了本方法完全能够满足设计的要求。 展开更多
关键词 FPGA RAM 乒乓操作
下载PDF
高速图像采集系统的研究及FPGA实现 被引量:14
6
作者 何振琦 李光明 +1 位作者 张慧琳 李颀 《计算机应用》 CSCD 北大核心 2010年第11期3094-3096,共3页
针对图像采集速度慢和图像品质低等问题,设计并实现了一种基于NiosⅡ双核的高速图像采集系统。该系统利用现场可编程门阵列(FPGA)对图像传感器进行控制,并通过乒乓操作原理对图像进行采集。然后采用面积换速度的原则进行图像处理,在图... 针对图像采集速度慢和图像品质低等问题,设计并实现了一种基于NiosⅡ双核的高速图像采集系统。该系统利用现场可编程门阵列(FPGA)对图像传感器进行控制,并通过乒乓操作原理对图像进行采集。然后采用面积换速度的原则进行图像处理,在图像处理过程中采用BP网络图像压缩的算法保存并传输给上位机。对采集数据进行仿真表明:与传统图像采集方法相比较,该系统的图像采集速度和图像采集质量都得到了极大的提高。 展开更多
关键词 面积换速度 乒乓操作 BP神经网络 现场可编程门阵列
下载PDF
单片SDRAM的数据读写乒乓操作设计 被引量:14
7
作者 项力领 刘智 +1 位作者 杨阳 胡智慧 《长春理工大学学报(自然科学版)》 2013年第5期140-143,共4页
针对数字视频图像采集及其显示系统中高速实时的数据需要缓存的问题,提出一种基于FPGA的SDRAM控制器设计。在研究SDRAM的逻辑结构的基础上,利用Verilog语言实现了SDRAM的初始化以及读写操作,同时提出一种仅使用一块SDRAM进行数据写入和... 针对数字视频图像采集及其显示系统中高速实时的数据需要缓存的问题,提出一种基于FPGA的SDRAM控制器设计。在研究SDRAM的逻辑结构的基础上,利用Verilog语言实现了SDRAM的初始化以及读写操作,同时提出一种仅使用一块SDRAM进行数据写入和读出的乒乓操作的方法,并且使用FIFO实现了异步时钟数据的交换。实验仿真波形图表明该设计能很好的实现SDRAM控制器的数据缓存以及数据读写的乒乓操作。 展开更多
关键词 FPGA SDRAM控制器 分时复用 乒乓操作 FIFO
下载PDF
振动信号多通道同步整周期数据采集卡设计 被引量:14
8
作者 杨世锡 梁文军 于保华 《振动.测试与诊断》 EI CSCD 北大核心 2013年第1期23-28,162-163,共6页
对汽轮发电机组转子的振动信号进行整周期采集有利于提高频谱分析的精度、提高设备状态监测的水平。研究了整周期采集技术,提出了一种基于现场可编程门阵列(field programmable gate array,简称FPGA)的转子振动信号多通道同步整周期数... 对汽轮发电机组转子的振动信号进行整周期采集有利于提高频谱分析的精度、提高设备状态监测的水平。研究了整周期采集技术,提出了一种基于现场可编程门阵列(field programmable gate array,简称FPGA)的转子振动信号多通道同步整周期数据采集卡的设计方案。该方案采用FPGA技术设计了基于键相倍频法的整周期采集控制算法,对两片高速A/D转换芯片进行整周期采集控制,采用乒乓操作的方式将A/D转换数据保存在双口RAM中,以PC104总线协议与主机进行通信。测试结果表明,该采集卡可以准确实现多通道信号的同步整周期采集及键相信号频率测量,且具有体积小、集成度高、采集频率广泛和频率测量精度高等特点,可以广泛应用于转子振动信号的数据采集领域。 展开更多
关键词 自动控制技术 振动信号 数据采集卡 整周期 PC104总线 乒乓操作
下载PDF
基于DSP和FPGA的视频图像处理系统设计 被引量:13
9
作者 杨露 苏秀琴 +1 位作者 向静波 石磊 《微计算机信息》 北大核心 2008年第21期288-289,282,共3页
介绍了基于TMS320C6416和EP1C4F400C8的实时视频图像处理系统的设计原理。系统以DSP为图像处理核心,以FPGA为数据采集和传输的逻辑控制单元,利用乒乓操作实现数据的缓冲和处理。详细地讨论了视频数据采集部分的结构和FPGA的控制逻辑,以... 介绍了基于TMS320C6416和EP1C4F400C8的实时视频图像处理系统的设计原理。系统以DSP为图像处理核心,以FPGA为数据采集和传输的逻辑控制单元,利用乒乓操作实现数据的缓冲和处理。详细地讨论了视频数据采集部分的结构和FPGA的控制逻辑,以及DSP响应中断后数据的转移和处理。实验表明,此系统实时性和稳定性均达到了设计要求,具有很大实用价值。 展开更多
关键词 视频输入处理器 乒乓操作 数字信号处理器 现场可编程门阵列
下载PDF
STM32H743系列水声数据采集存储系统设计与实现 被引量:13
10
作者 孙巍 孙芹东 +2 位作者 马士全 吕勇 邹佳运 《电子测量技术》 北大核心 2021年第16期98-102,共5页
为了实现小型水下工作平台对水声换能器长时间采集存储,设计了一种以STM32H743系列为核心控制器的小型化、低功耗、大容量采集存储系统。程序设计主要采用STM32CubeMX完成整体框架搭建和外设控制器配置,并在HAL库基础上完成应用控制逻... 为了实现小型水下工作平台对水声换能器长时间采集存储,设计了一种以STM32H743系列为核心控制器的小型化、低功耗、大容量采集存储系统。程序设计主要采用STM32CubeMX完成整体框架搭建和外设控制器配置,并在HAL库基础上完成应用控制逻辑设计。特别在存储类型外设控制上添加了必要的异常处理和信息反馈,不仅提高系统可靠性,还为应用平台提供了多种应急处理方案。经测试,系统工作性能稳定,整体功耗可控制在1.5 W以内。经数据上传和分析,以太网上传速度可达到3 MB/s,上传功能稳定,数据存储正常。目前该系统已小批量生产,并应用于小型水下工作平台。 展开更多
关键词 采集存储系统 STM32H743 程序设计 数据缓存 乒乓操作 异常处理 以太网 SD卡
下载PDF
基于DDR3-SDRAM的图像采集与显示系统 被引量:12
11
作者 陈一波 杨玉华 +3 位作者 王红亮 邸丽霞 彭晴晴 王朝杰 《电子器件》 CAS 北大核心 2017年第3期702-707,共6页
为了改善运动目标拖影现象和满足高分辨率实时图像显示的要求,设计了一种基于DDR3-SDRAM的图像采集系统。系统以FPGA为控制核心,前端采用500万级摄像头OV5640完成图像采集,利用单颗粒DDR3-SDRAM通过分区缓存以及乒乓操作实现数据高效缓... 为了改善运动目标拖影现象和满足高分辨率实时图像显示的要求,设计了一种基于DDR3-SDRAM的图像采集系统。系统以FPGA为控制核心,前端采用500万级摄像头OV5640完成图像采集,利用单颗粒DDR3-SDRAM通过分区缓存以及乒乓操作实现数据高效缓存。实验结果表明单颗粒DDR3-SDRAM通过合理分区以及乒乓操作可以有效提高缓存效率,极大程度上改善了缓存速率不足导致的运动目标拖影现象,实现了高分辨率实时图像显示的要求。 展开更多
关键词 DDR3-SDRAM 图像采集 DVI接口 乒乓操作
下载PDF
3D显示器视频转换系统设计及其FPGA实现 被引量:12
12
作者 方勇 吕国强 +1 位作者 彭良清 洪占勇 《液晶与显示》 CAS CSCD 北大核心 2007年第1期94-98,共5页
针对SXGA(1280×1024)格式高速视频信号的传输特性,结合FPGA技术设计了适用于43cm(17in)自由立体液晶显示器的3D视频信号转换系统。以FPGA芯片作为显示控制器,采用乒乓操作的设计思想协调两组SDRAM完成不同3D模式下对视频信号的实... 针对SXGA(1280×1024)格式高速视频信号的传输特性,结合FPGA技术设计了适用于43cm(17in)自由立体液晶显示器的3D视频信号转换系统。以FPGA芯片作为显示控制器,采用乒乓操作的设计思想协调两组SDRAM完成不同3D模式下对视频信号的实时读写控制,从而实现多制式的立体显示。该设计方案具有不降低显示刷新率、电路结构简单、设计灵活性高的特点,只要通过适当修改代码即可应用于更大尺寸的立体显示器。对系统硬件组成及工作原理进行了分析,并着重介绍了基于乒乓操作的SDRAM控制器的设计与实现。 展开更多
关键词 自由立体显示 FPGA SDRAM 乒乓操作 VHDL
下载PDF
基于FPGA的SDRAM乒乓读写操作设计 被引量:12
13
作者 杨会建 田成军 +2 位作者 杨志娟 廖醒宇 杨阳 《长春理工大学学报(自然科学版)》 2015年第2期67-71,75,共6页
针对视频图像采集系统中需要实时显示的数据存储效率问题,提出了一种基于FPGA的SDRAM乒乓读写操作设计。在研究SDRAM的基本原理和影响性能的主要参数的基础上,利用Verilog语言实现了SDRAM的初始化及自刷新。对SDRAM数据存储设计了一种... 针对视频图像采集系统中需要实时显示的数据存储效率问题,提出了一种基于FPGA的SDRAM乒乓读写操作设计。在研究SDRAM的基本原理和影响性能的主要参数的基础上,利用Verilog语言实现了SDRAM的初始化及自刷新。对SDRAM数据存储设计了一种乒乓读写操作控制方案,支持Bank切换存储,充分利用读写时差,提高了数据吞吐量。且对该控制方案中的多时钟域下的数据流交换设计了FIFO控制方案。用Modelsim仿真工具对Bank切换、SDRAM初始化、自刷新及乒乓读写进行了时序仿真。仿真波形表明该设计方案能很好的实现Bank切换及SDRAM的乒乓读写操作。 展开更多
关键词 SDRAM 乒乓操作 FPGA 多时钟域 时序仿真
下载PDF
基于FPGA的运动控制卡的设计和实现 被引量:8
14
作者 李木国 彭平良 《计算机工程与设计》 CSCD 北大核心 2008年第3期666-668,共3页
基于FPGA的运动控制卡采用脉冲加方向的闭环控制方式,具有结构简单,集成度高、实时性好等优点。从硬件的构成、设计和算法实现等方面入手,阐述了运动控制卡的设计和开发。用硬件描述语言VHDL(very high speed integrated circuitHDL)和... 基于FPGA的运动控制卡采用脉冲加方向的闭环控制方式,具有结构简单,集成度高、实时性好等优点。从硬件的构成、设计和算法实现等方面入手,阐述了运动控制卡的设计和开发。用硬件描述语言VHDL(very high speed integrated circuitHDL)和原理图结合的方式对FPGA编程实现系统的主要硬件逻辑和算法,从而提高了系统的灵活性和移植性。在硬件算法上,采用乒乓操作处理高速的分频倍数数据流,提高了系统的实时性和控制精度;并且提出了一种基于加二计数器的分频算法,实现任意分频倍数的分频。利用嵌入式调试工具SignalTap对运动控制卡进行硬件调试和仿真,给出了相应的误差分析。 展开更多
关键词 运动控制卡 伺服电机 分频 现场可编程门阵列 外设部件互连标准总线 实时 乒乓操作
下载PDF
基于FPGA的高精度弹载压力数据采集系统 被引量:10
15
作者 范君健 吴国东 +1 位作者 王志军 张冲 《兵器装备工程学报》 CAS 2017年第9期102-107,共6页
以FPGA为核心,设计了一种由传感器、信号调理电路、数据采集控制以及存储器组成的小型弹载数据采集系统;采用8515C-50型压力传感器和AD7606芯片采集压力数据,而后通过FPGA进行数据处理与存储,并且提供上位机接口便于数据导出;对主要模... 以FPGA为核心,设计了一种由传感器、信号调理电路、数据采集控制以及存储器组成的小型弹载数据采集系统;采用8515C-50型压力传感器和AD7606芯片采集压力数据,而后通过FPGA进行数据处理与存储,并且提供上位机接口便于数据导出;对主要模块进行测试与仿真,结果表明:采集精度与速度满足设计要求,FPGA各模块设计功能完整,验证了该方案的可行性;为新型智能弹药的测控系统设计奠定了技术基础,具有重要的工程实用价值。 展开更多
关键词 数据采集 FPGA 乒乓操作 弹载测试 表面压力
下载PDF
基于FPGA的数字摄像机输出视频DVI显示 被引量:9
16
作者 李飞 刘晶红 +2 位作者 李刚 王宣 宋玉龙 《激光与红外》 CAS CSCD 北大核心 2011年第11期1258-1262,共5页
从硬件电路设计和EDA设计两个方面,介绍了一种基于FPGA的Camera Link接口数字摄像机输出视频DVI显示的实现方法。从系统的硬件电路入手,介绍了硬件电路的系统设计原理和各组成部分;重点介绍了FPGA内部各模块的划分、实现,包括Camera Lin... 从硬件电路设计和EDA设计两个方面,介绍了一种基于FPGA的Camera Link接口数字摄像机输出视频DVI显示的实现方法。从系统的硬件电路入手,介绍了硬件电路的系统设计原理和各组成部分;重点介绍了FPGA内部各模块的划分、实现,包括Camera Link接口模块、前端FIFO控制模块、SDRAM控制模块、乒乓操作控制模块、后端FIFO控制模块、DVI视频显示控制模块。实验证明,该系统能很好的实现Camera Link接口数字摄像机输出视频DVI显示,并且成本低、应用范围广。 展开更多
关键词 FPGA 乒乓操作 SDRAM DVI CAMERA LINK
下载PDF
一种高速数据存储方法的设计与验证 被引量:9
17
作者 赵越 余红英 王一奇 《数据采集与处理》 CSCD 北大核心 2021年第2期384-390,共7页
针对传统FLASH存储过程中存在的数据不连续、传输速度慢的问题,设计了一种双FIFO乒乓操作读写和四流水线FLASH写入结合的存储方法,提高了数据存储速率。通过对芯片操作时间的精确分析,提高了资源利用率。系统用FPGA作为主控芯片,通过例... 针对传统FLASH存储过程中存在的数据不连续、传输速度慢的问题,设计了一种双FIFO乒乓操作读写和四流水线FLASH写入结合的存储方法,提高了数据存储速率。通过对芯片操作时间的精确分析,提高了资源利用率。系统用FPGA作为主控芯片,通过例化IP核创建了两个FIFO,用作数据的乒乓读写,并用两块NAND FLASH芯片的四个片选构成四流水线操作。通过Modelsim仿真工作过程、FPGA生成伪随机码的数据写-读实验和读出数据的相关性检测试验验证了该流水操作的可行性、存储速率和存储连续性。结合红外相机实物采集并存储数据,然后通过上位机读取,得到了正确、连续的红外图像。通过扩展缓存和FLASH片数,可以在保证连续性的同时提高存储的速率,即该系统具有存储速率高、适应性强的特点。 展开更多
关键词 FPGA MODELSIM 高速存储 NAND FLASH FIFO 乒乓操作 四流水线 伪随机码
下载PDF
基于FPGA的图像采集模块设计 被引量:5
18
作者 孙成志 解梅 傅海东 《单片机与嵌入式系统应用》 2008年第11期51-53,56,共4页
介绍一种通用的高速前端图像采集模块。该模块主要由视频解码芯片SAA7113H和FPGA组成,图像数据通过模拟摄像机获取图像,经过SAA7113H转换成数字图像信号后,由FPGA对图像采集进行控制。在图像采集的过程中,采用状态机的方式对FPGA内部的2... 介绍一种通用的高速前端图像采集模块。该模块主要由视频解码芯片SAA7113H和FPGA组成,图像数据通过模拟摄像机获取图像,经过SAA7113H转换成数字图像信号后,由FPGA对图像采集进行控制。在图像采集的过程中,采用状态机的方式对FPGA内部的2个RAM块进行乒乓操作来采集图像数据。编写FPGA程序,并进行相关仿真及实际调试操作。结果证明,该采集模块具有很好的可行性及稳定性。此模块不需要外部存储器,能够运用在各种图像处理系统的前端。 展开更多
关键词 FPGA SAA7113H 状态机 乒乓操作 同步 图像采集
下载PDF
基于LZO算法的嵌入式高速无线数据采集系统 被引量:7
19
作者 李玉爽 刘东明 朱爱玲 《电子测量技术》 2011年第7期67-70,共4页
针对油田现场应用中对高速无线数据采集系统的需求,构建了基于ARM的嵌入式无线数据采集硬件平台,采用了STM32系列ARM作为系统的控制核心,并在该平台上实现了LZO数据压缩算法。LZO算法具有高压缩率低、RAM占用率的特点,有效的降低了系统... 针对油田现场应用中对高速无线数据采集系统的需求,构建了基于ARM的嵌入式无线数据采集硬件平台,采用了STM32系列ARM作为系统的控制核心,并在该平台上实现了LZO数据压缩算法。LZO算法具有高压缩率低、RAM占用率的特点,有效的降低了系统的数据传输量。同时在数据流处理方面,充分利用STM32系列ARM的内部资源,根据"乒乓操作"的原理,实现了数据的高速并行处理,有效的提高了数据传输速率。最终在1 Mbps带宽的无线通道上实现了1.5~3 Mbps的实时数据传输率。 展开更多
关键词 ARM LZO 数据压缩 乒乓操作
下载PDF
基于FPGA的视频采集及实时显示系统设计 被引量:8
20
作者 李光春 苏沛东 +2 位作者 杜世通 柯杰 刘世昌 《计算机测量与控制》 2015年第11期3810-3812,3815,共4页
针对现有的目标识别及跟踪系统项目,为了便于其调试以及后期对目标的位置信息进行监控,对图像采集及实时显示方面进行了研究,设计了基于FPGA的视频采集及显示系统;首先进行硬件选型并搭建硬件平台,对各模块进行分析,编写驱动程序,设计SD... 针对现有的目标识别及跟踪系统项目,为了便于其调试以及后期对目标的位置信息进行监控,对图像采集及实时显示方面进行了研究,设计了基于FPGA的视频采集及显示系统;首先进行硬件选型并搭建硬件平台,对各模块进行分析,编写驱动程序,设计SDRAM控制器,改进了现有的乒乓操作,并使用FIFO完成跨时钟数据的交互,保证了数据流的连续性;实验结果表明使用该乒乓操作后,消除了两帧图像切换时由于时钟不同步带来的图像交错,能够稳定的完成视频采集及实时显示的功能;实践表明该系统能够满足采集存储的速度,达到实时采集并显示的目的,具有运行稳定、可扩展性好等特点。 展开更多
关键词 图像采集 VGA显示 SDRAM控制器 乒乓操作
下载PDF
上一页 1 2 7 下一页 到第
使用帮助 返回顶部