期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
基于特高频传感器的局部放电信号并行采集系统设计 被引量:2
1
作者 代少升 刘仁光 刘凯 《传感技术学报》 CAS CSCD 北大核心 2021年第8期1014-1020,共7页
针对传统局部放电信号采集系统采样率低、采样率不可灵活配置导致局部放电脉冲信号时域波形特征提取误差较大的问题,设计了一种用于特高频传感器的局部放电信号并行采集系统。系统以Xilinx 7系列FPGA为主控芯片、四片最高采样率为250 MH... 针对传统局部放电信号采集系统采样率低、采样率不可灵活配置导致局部放电脉冲信号时域波形特征提取误差较大的问题,设计了一种用于特高频传感器的局部放电信号并行采集系统。系统以Xilinx 7系列FPGA为主控芯片、四片最高采样率为250 MHz的ADC芯片通过分时交替并行采样技术实现最高1 GHz的采样率。系统在特高频传感器的基础上,主要分析并校正了由分时交替并行采样技术引入的偏置失配误差、增益失配误差和时延失配误差。仿真及实验结果表明,该系统能够采集到高精度的局部放电信号包络,并且在100 MHz带宽范围内无杂散动态范围(SFDR)提高到35 dB。 展开更多
关键词 分时交替并行采样 特高频传感器 局部放电 偏置失配 增益失配 时延失配
下载PDF
一种超高速数据采集与分析系统设计 被引量:1
2
作者 吕书勇 《煤炭技术》 CAS 北大核心 2011年第6期76-78,共3页
介绍了一种采样速率可达到3GSPS的超高速数据采集与分析系统,在分析信号采样理论和相关技术的基础上,给出了系统硬件电路设计方案,并重点对各主要部分电路设计进行了详细阐述。软件实现方面,完成了高速数据的串并转换模块以及FFT谱分析... 介绍了一种采样速率可达到3GSPS的超高速数据采集与分析系统,在分析信号采样理论和相关技术的基础上,给出了系统硬件电路设计方案,并重点对各主要部分电路设计进行了详细阐述。软件实现方面,完成了高速数据的串并转换模块以及FFT谱分析功能模块的设计。由于采用了ADC+FPGA+DSP的架构,使得该系统具有较强的通用性。 展开更多
关键词 超高速数据采集 带通采样 并行交替采样 FFT谱分析
下载PDF
高速TIADC系统误差校准技术研究 被引量:1
3
作者 安珊 杨波 王春阳 《仪器仪表用户》 2018年第1期20-22,共3页
通道失配误差会导致采样信号非均匀,严重影响时间交替并行采样的系统性能。针对该问题,提出了一种基于分数延时滤波器的自适应校准方法。利用分数延时滤波器实现时间失配误差的校准,在此基础上引入Farrow结构,当误差值改变时也不用重新... 通道失配误差会导致采样信号非均匀,严重影响时间交替并行采样的系统性能。针对该问题,提出了一种基于分数延时滤波器的自适应校准方法。利用分数延时滤波器实现时间失配误差的校准,在此基础上引入Farrow结构,当误差值改变时也不用重新设计滤波器系数。仿真结果表明,该方法可对失配误差进行准确估计,校准后的系统误差频谱明显减少,性能得到大幅提升。 展开更多
关键词 时间交替并行采样 通道失配误差 分数延时滤波器 自适应校准
下载PDF
时间交替模数转换器采样时间失配校正方法的研究 被引量:1
4
作者 陈多瑜 李琼 饶俊慧 《玉林师范学院学报》 2013年第5期28-31,55,共5页
时间交替模数转换器(TIADC)是近几年来实现高速数据采集的重要方法,由于能最大限度提高实时采样速率并便于硬件实现,已经普遍用于商业应用中.本文对时间交替模数转换器的采样时间失配误差产生原因及影响进行分析,并对一种双通道的基于... 时间交替模数转换器(TIADC)是近几年来实现高速数据采集的重要方法,由于能最大限度提高实时采样速率并便于硬件实现,已经普遍用于商业应用中.本文对时间交替模数转换器的采样时间失配误差产生原因及影响进行分析,并对一种双通道的基于相位误差估计的梯度的采样时间失配误差的校正方法进行研究和说明,可以看到该自适应算法是鲁棒的,在不同的奈奎斯特区域中都能收敛于最优值. 展开更多
关键词 时间交替并行采样 时间失配误差估计 信号校正
下载PDF
用于中红外痕量气体检测的光电信号高速采集系统设计 被引量:10
5
作者 吕默 陈晨 王一丁 《激光杂志》 北大核心 2016年第2期26-29,共4页
在中红外波段,大多数气体分子吸收光谱的线宽都很窄,因此红外光电探测器输出信号为窄脉冲信号。对此脉冲信号的处理要求前置放大器必须兼具精度与速度,而对放大器输出信号的采集也需要在保证带宽的情况下尽量提高数字化的精度。本文中... 在中红外波段,大多数气体分子吸收光谱的线宽都很窄,因此红外光电探测器输出信号为窄脉冲信号。对此脉冲信号的处理要求前置放大器必须兼具精度与速度,而对放大器输出信号的采集也需要在保证带宽的情况下尽量提高数字化的精度。本文中设计了高速并行采样电路,利用两片双通道高速ADC实现了1GSPS的采样速度与12bit的垂直分辨率。信号链的最后一环是FPGA数据处理电路,我们应用CORDIC算法对采集系统的时间误差进行了校正。本文最后给出了光电信号高速采集电路的设计与测试结果,在输入参考信号频率为100MHz时,采集系统整体信噪比达到60d B,无杂散动态范围达到70d B。 展开更多
关键词 痕量气体检测 时间交替并行采样系统 Farrow滤波器 CORDIC算法
下载PDF
TIADC高速数据捕获和时间失配补偿的FPGA实现 被引量:6
6
作者 张尚良 邹月娴 《数据采集与处理》 CSCD 北大核心 2011年第5期601-608,共8页
时间交错并行采样模拟数字转换器(TIADC)模拟前端特有的多通道分时交替采样结构不可避免地引入了通道失配问题,并且给其后端多通道高速数据的捕获、缓存和处理带来了很大的设计挑战。本文针对上述技术难题,利用FPGA和SoPC技术特点,着重... 时间交错并行采样模拟数字转换器(TIADC)模拟前端特有的多通道分时交替采样结构不可避免地引入了通道失配问题,并且给其后端多通道高速数据的捕获、缓存和处理带来了很大的设计挑战。本文针对上述技术难题,利用FPGA和SoPC技术特点,着重开展模块化TIADC通用数字后端系统设计技术研究。分别实现了对TIADC系统模拟前端多通道分时交替高速输出数据的实时捕获、多通道拉格朗日时间失配实时数字后补偿、数据的存储及传输等功能。分析表明,本文提出的数字后端系统设计方案具有良好的通用性,其模块化特性易于拓展并适用于不同的TIADC系统架构。测试结果表明本文实现的4*80MS/s12bit TIADC数字后端系统工作稳定,采用6阶拉格朗日插值滤波器使系统获得了平均25dB的SFDR性能提高。 展开更多
关键词 时间交替并行采样 时间失配 数字后补偿 TIADC数字后端系统
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部