期刊文献+
共找到15篇文章
< 1 >
每页显示 20 50 100
软核处理器Nios系统中断实现机制
1
作者 殷伟凤 李国胜 《浙江万里学院学报》 2004年第2期20-22,40,共4页
文章介绍了Nios系统的中断实现机制,并给出了实现中断处理的实例.
关键词 NIOS 可编程单片系统(sopc) 中断 中断服务程序(ISR)
下载PDF
近地表电磁探测多频数字驱动信号产生技术 被引量:4
2
作者 周逢道 王金玉 +2 位作者 唐红忠 张赫 周继瑜 《吉林大学学报(工学版)》 EI CAS CSCD 北大核心 2013年第3期682-687,共6页
针对近地表频率域电磁探测对发射信号的要求,以单极性倍频正弦脉宽调制技术(Si-nusoidal pulse width modulation,SPWM)为基础,利用现场可编程门阵列(Field-programma-ble gate array,FPGA)作为硬件平台,构建了基于嵌入式NiosII软核的... 针对近地表频率域电磁探测对发射信号的要求,以单极性倍频正弦脉宽调制技术(Si-nusoidal pulse width modulation,SPWM)为基础,利用现场可编程门阵列(Field-programma-ble gate array,FPGA)作为硬件平台,构建了基于嵌入式NiosII软核的片上系统SOPC(Sys-tem-on-a-programmable-chip);采用硬件描述语言(Verilog)实现多频SPWM的数字算法,产生频率间隔小、谐波失真(THD)低的多频数字驱动信号,克服了伪随机法频率间隔固定、系统结构复杂、位流法过分依赖负载线圈、算法复杂的缺点。最后,通过理论仿真和试验验证了本文方法的优越性。 展开更多
关键词 勘查技术 多频信号 单极性倍频正弦脉宽调制技术 可编程片上系统 谐波失真
下载PDF
基于SoPC的前端RapidIO接口设计 被引量:3
3
作者 施春辉 柴小丽 +1 位作者 宋慰军 章乐 《计算机工程》 CAS CSCD 北大核心 2011年第20期239-241,245,共4页
针对现代高性能嵌入式系统高速RapidIO信号接入的应用需求,提出一种基于可编程片上系统(SoPC)的前端RapidIO接口设计方案,以VirtexII Pro现场可编程门阵列芯片为核心,利用RapidIO IP核等库资源及硬件编程实现RapidIO接口、低压差分信号... 针对现代高性能嵌入式系统高速RapidIO信号接入的应用需求,提出一种基于可编程片上系统(SoPC)的前端RapidIO接口设计方案,以VirtexII Pro现场可编程门阵列芯片为核心,利用RapidIO IP核等库资源及硬件编程实现RapidIO接口、低压差分信号图像接口、RS422控制接口间的信息转发逻辑。该方案能够提高信息采集和输出的时效性。 展开更多
关键词 嵌入式系统 可编程片上系统 RAPIDIO协议 低压差分信号
下载PDF
基于SOPC的三相信号发生器设计 被引量:2
4
作者 朱其新 李辉 +1 位作者 杨辉 胡寿松 《自动化与仪表》 北大核心 2010年第4期16-19,共4页
产品的品质分析和检验中广泛使用相移信号,对信号源数字化、可靠性、精度和波形带宽等要求越来越高。采用SOPC和直接数字合成技术,在EP2C8T144C8上实现最高频率为100MHz正弦波、方波、三角波和锯齿波信号,方波占空比可调,并利用SOPC设计... 产品的品质分析和检验中广泛使用相移信号,对信号源数字化、可靠性、精度和波形带宽等要求越来越高。采用SOPC和直接数字合成技术,在EP2C8T144C8上实现最高频率为100MHz正弦波、方波、三角波和锯齿波信号,方波占空比可调,并利用SOPC设计的NiosⅡ嵌入式处理器控制波形频率及相位差,通过DAC0832控制12位高速DAC902的参考电压实现波形幅度的改变,最小步进0.01V,波形经放大滤波后输出。测试结果显示该系统具有较高的精度,实现了三路任意相位差的相移信号输出并可程控;使信号源在频率范围上拓展到10MHz以上;信号产生及控制等主要电路在一片FPGA内部完成,缩减复杂的外部电路,可靠性强;系统还具有易于修改和升级等特点。 展开更多
关键词 sopc 三相 信号发生器 相移 高精度
下载PDF
基于SOPC的脉冲信号参数测量系统设计 被引量:2
5
作者 李海生 张凡 《电子技术应用》 2020年第7期84-87,共4页
为提高测量系统的精度、集成度和设计灵活性,设计了基于可编程片上系统(SOPC)的脉冲信号参数测量系统。系统通过采用等精度测频法实现对频率的测量,利用等效脉冲计数法完成对占空比和上升时间的精确测量,所设计的测量系统在硬件和软件... 为提高测量系统的精度、集成度和设计灵活性,设计了基于可编程片上系统(SOPC)的脉冲信号参数测量系统。系统通过采用等精度测频法实现对频率的测量,利用等效脉冲计数法完成对占空比和上升时间的精确测量,所设计的测量系统在硬件和软件上都可进行编程。经过测试和验证,设计的系统可实现对脉冲信号频率、占空比、幅值和上升时间的测量,测量结果具有较高的精度,其中时间测量精度可达1 ns。 展开更多
关键词 脉冲信号 参数测量 频率 可编程片上系统 上升时间
下载PDF
以SOPC为基的激光测距系统的设计与实现 被引量:2
6
作者 任全会 马蕾 《现代制造工程》 CSCD 北大核心 2012年第10期125-128,72,共5页
介绍了一种以可编程片上系统(SOPC)技术为基的高精度激光测距系统的实现方法,以SOPC作为激光测距系统的信号处理和控制的核心,该系统能够在一次测量中对同一方向上多个目标进行高精度测距。系统设计方法是基于一种系统级电路,通过Quartu... 介绍了一种以可编程片上系统(SOPC)技术为基的高精度激光测距系统的实现方法,以SOPC作为激光测距系统的信号处理和控制的核心,该系统能够在一次测量中对同一方向上多个目标进行高精度测距。系统设计方法是基于一种系统级电路,通过QuartusⅡ开发工具和SOPC Builder子系统实现对此系统的定制。通过系统内部32位定时器实现多个回波的捕获。与传统的测距系统相比具有可同时完成多目标测量、高速数据采集、实时数据传输、集成度高、可靠性强,以及测量误差小的优点,是一种应用很好的激光测距系统。 展开更多
关键词 可编程片上系统 激光测距 信号处理
下载PDF
片上系统(SOC)设计流程及其集成开发环境 被引量:1
7
作者 林学龙 叶斌 龚幼民 《上海应用技术学院学报(自然科学版)》 2004年第3期218-222,共5页
从板级电子系统设计与芯片级电子系统设计之间区别入手,说明片上系统(SOC)引入导致嵌入式系统设计方法的变革。提出基于可编程片上系统(SOPC)的嵌入式系统设计流程及其所涉及的主要设计问题。在此设计流程的基础上,提出基于SOPC嵌入式... 从板级电子系统设计与芯片级电子系统设计之间区别入手,说明片上系统(SOC)引入导致嵌入式系统设计方法的变革。提出基于可编程片上系统(SOPC)的嵌入式系统设计流程及其所涉及的主要设计问题。在此设计流程的基础上,提出基于SOPC嵌入式系统的集成开发环境(IDE)架构。 展开更多
关键词 片上系统 可编程片上系统 电子设计自动化 集成开发环境
下载PDF
基于Nios Ⅱ处理器的B码解调设计 被引量:1
8
作者 李羚梅 吴志勇 崔明 《计算机工程》 CAS CSCD 北大核心 2010年第9期263-265,共3页
针对国内试验靶场对时统终端硬件结构的复杂性,从工程实施的角度改进原有时统终端码解调设计和控制方案。在严格遵循国军标中时统终端性能指标的前提下,对系统的设计进行硬件结构的简化和控制器的改进。实现时统终端基于FPGA中NiosⅡ嵌... 针对国内试验靶场对时统终端硬件结构的复杂性,从工程实施的角度改进原有时统终端码解调设计和控制方案。在严格遵循国军标中时统终端性能指标的前提下,对系统的设计进行硬件结构的简化和控制器的改进。实现时统终端基于FPGA中NiosⅡ嵌入式处理器软核的集成化设计,完成IRIG-B(DC和AC)码解调。 展开更多
关键词 可编程片上系统 NiosⅡ嵌入式处理器 时统 IRIG-B码
下载PDF
基于SOPC的SCSI应用系统设计方法的研究 被引量:1
9
作者 高昆 徐海峥 潘龙法 《小型微型计算机系统》 CSCD 北大核心 2005年第9期1582-1586,共5页
在分析了SCSI应用系统结构和常规设计方法的基础上,提出了一种基于可编程片上系统和处理器软核技术的SCSI应用系统的设计方案.其中应用系统控制核心选用了基于NIOS软核的微处理器,将SCSI控制单元的外部主机处理器,DMA数据通道控制和数... 在分析了SCSI应用系统结构和常规设计方法的基础上,提出了一种基于可编程片上系统和处理器软核技术的SCSI应用系统的设计方案.其中应用系统控制核心选用了基于NIOS软核的微处理器,将SCSI控制单元的外部主机处理器,DMA数据通道控制和数据缓存控制逻辑等集成在1片FPGA上实现,在能充分利用逻辑器件资源的同时,使得设计更紧凑、灵活、高速和可靠. 展开更多
关键词 可编程片上系统 SCSI NIOS FPGA
下载PDF
基于SoPC的嵌入式Linux设备驱动程序的实现
10
作者 殷伟凤 《浙江万里学院学报》 2007年第5期1-5,共5页
SoPC是一个片上可编程系统,其外设一般都需要定制,因此在SoPC嵌入式系统中最重要的任务就是编写设备驱动程序.文章给出了基于SoPC平台的μClinux设备驱动程序的设计方法.详细说明了驱动程序与内核的接口、驱动程序与系统引导的接口和驱... SoPC是一个片上可编程系统,其外设一般都需要定制,因此在SoPC嵌入式系统中最重要的任务就是编写设备驱动程序.文章给出了基于SoPC平台的μClinux设备驱动程序的设计方法.详细说明了驱动程序与内核的接口、驱动程序与系统引导的接口和驱动程序与设备的接口,设计并实现了一个字符设备驱动程序的编写实例. 展开更多
关键词 片上可编程系统(sopc) 设备驱动程序 嵌入式系统 NIOS处理器
下载PDF
基于NIOS的SCSI应用系统设计 被引量:1
11
作者 兰林俊 赵丰波 《微型电脑应用》 2008年第7期38-40,68,共3页
介绍一种基于可编程片上系统和处理器软核技术的SCSI应用系统的设计方案,其应用系统控制核心选用了基于NIOS软核的微处理器,将SCSI控制单元的外部主机处理器,DMA数据通道控制和数据缓存控制逻辑等集成在1片FPGA上实现,在能充分利用逻辑... 介绍一种基于可编程片上系统和处理器软核技术的SCSI应用系统的设计方案,其应用系统控制核心选用了基于NIOS软核的微处理器,将SCSI控制单元的外部主机处理器,DMA数据通道控制和数据缓存控制逻辑等集成在1片FPGA上实现,在能充分利用逻辑器件资源的同时,使得设计更紧凑、灵活、高速和可靠。 展开更多
关键词 可编程片上系统 SCSI NIOS FPGA
下载PDF
基于SOPC的舵机控制器研究
12
作者 朱清智 胡应占 申一歌 《电机技术》 2009年第2期26-28,共3页
研究一种开放式全数字舵机控制器。控制器采用了全数字三闭环控制,实现了舵机位置伺服控制功能,其中位置环采用PID参数模糊自整定的算法,电流环、速度环作为内环采用PI调节的算法,并对采用PID参数模糊自整定的算法和传统PID算法所得的... 研究一种开放式全数字舵机控制器。控制器采用了全数字三闭环控制,实现了舵机位置伺服控制功能,其中位置环采用PID参数模糊自整定的算法,电流环、速度环作为内环采用PI调节的算法,并对采用PID参数模糊自整定的算法和传统PID算法所得的结果进行了对比分析。实验结果表明,系统有较好的鲁棒性和动、静态性能,可达到位置跟踪效果。 展开更多
关键词 可编程片上系统 电动舵机 参数 模糊 自整定
下载PDF
基于龙芯LA132软核处理器的宇航级SoPC设计
13
作者 刘珍妮 安军社 胡婉如 《电讯技术》 北大核心 2024年第5期772-777,共6页
针对现有星载计算机主控系统灵活性差和在空间辐射环境中存在单粒子翻转等问题,设计了一种灵活性强、可靠性高、自主可控的宇航级片上可编程系统(System-on-Programmable-Chip,SoPC)。该系统将龙芯LA132软核处理器应用于航天领域,降低... 针对现有星载计算机主控系统灵活性差和在空间辐射环境中存在单粒子翻转等问题,设计了一种灵活性强、可靠性高、自主可控的宇航级片上可编程系统(System-on-Programmable-Chip,SoPC)。该系统将龙芯LA132软核处理器应用于航天领域,降低了星载计算机主控系统的体积。为系统存储单元设计实现了一种基于矩阵算法的RS(8,4)码,可在无延迟的情况下实现错误检测与纠正功能,增强了系统的可靠性。测试结果表明,该SoPC系统在Xilinx KCU105硬件平台上可实现单周期内对两个错误符号的检测与纠正,满足宇航级安全性与可靠性的需求,为星载计算机主控系统的小型化提供了一种新的解决方案。 展开更多
关键词 星载计算机 片上可编程系统(sopc) 软核处理器 错误检测与纠正(EDAC)
下载PDF
基于内嵌Cortex-M3内核FPGA的等精度频率计设计 被引量:3
14
作者 王立华 周松江 +1 位作者 高世皓 张恒 《实验室研究与探索》 CAS 北大核心 2017年第7期139-143,181,共6页
为了提高频率计的测量精度和系统性能,解决在传统的频率计中无法实现高低频率等精度测量的情况,采用京微雅格公司的M7系列FPGA,设计了一种基于SOPC技术的等精度多功能频率计。该频率计以内嵌Cortex-M3内核的FPGA芯片为控制核心,通过对F... 为了提高频率计的测量精度和系统性能,解决在传统的频率计中无法实现高低频率等精度测量的情况,采用京微雅格公司的M7系列FPGA,设计了一种基于SOPC技术的等精度多功能频率计。该频率计以内嵌Cortex-M3内核的FPGA芯片为控制核心,通过对FPGA模块和Cortex-M3内核部分的设计,并借助AHB接口的FIFO实现FPGA与Cortex-M3内核之间的数据通信,完成了1Hz^50MHz范围内等精度频率计的设计。通过Model Sim软件仿真和硬件实测表明,该频率计可以完成等精度频率和占空比的测量功能,具有精度高、实时性好等特点。 展开更多
关键词 频率计 等精度 可编程片上系统 现场可编程门阵列 高性能总线 CORTEX-M3
下载PDF
基于嵌入式系统结构的印鉴鉴别系统 被引量:3
15
作者 刘铁根 何瑾 +1 位作者 邓集杰 朱均超 《光学学报》 EI CAS CSCD 北大核心 2009年第11期3043-3049,共7页
为了弥补市场上现有印鉴鉴别系统体积大、移动性能差、安全性较低、价格比较昂贵等缺陷,研究了基于高速数字信号处理器(DSP)和现场可编程门阵列(FPGA)的嵌入式印鉴鉴别系统。系统在印鉴识别算法上,基于平滑卷积的方法计算印鉴的中心位... 为了弥补市场上现有印鉴鉴别系统体积大、移动性能差、安全性较低、价格比较昂贵等缺陷,研究了基于高速数字信号处理器(DSP)和现场可编程门阵列(FPGA)的嵌入式印鉴鉴别系统。系统在印鉴识别算法上,基于平滑卷积的方法计算印鉴的中心位置和半径。采用径向投影法,对一维特征数据计算,得到待验印鉴(SS)与预留印鉴(MS)之间的偏转角度。把印鉴质量指标作为MS与SS对应边缘Hausdorff距离测度的控制参数,用神经网络方法综合分析、判别印鉴真伪。在硬件实现方面,片上可编程(SOPC)系统结合DSP作为检测系统核心。SOPC系统包括控制器、图像预处理器等。DSP作为系统的主处理器,用于进行图像的特征检测与识别。系统具有以太网、RS232、USB等通用接口。实验表明,该系统可以有效识别印鉴,并具有体积小、成本低、系统功能可灵活升级等特点。 展开更多
关键词 嵌入式系统 印鉴鉴别 HAUSDORFF距离 数字信号处理器 片上可编程
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部