期刊文献+
共找到26篇文章
< 1 2 >
每页显示 20 50 100
三维IP核测试封装扫描链多目标优化设计 被引量:12
1
作者 朱爱军 李智 许川佩 《电子测量与仪器学报》 CSCD 2014年第4期373-380,共8页
SoC(system on chip)中的测试封装(test wrapper)设计是个NP hard问题,针对该问题提出了一种采用MOFA(multiobjective firefly algorithm)的三维测试封装扫描链设计方法,使得封装扫描链均衡化以及使用TSV(through silicon vias)资源最少... SoC(system on chip)中的测试封装(test wrapper)设计是个NP hard问题,针对该问题提出了一种采用MOFA(multiobjective firefly algorithm)的三维测试封装扫描链设计方法,使得封装扫描链均衡化以及使用TSV(through silicon vias)资源最少,从而达到IP核测试时间最小化和TSV费用最少的目的。本算法基于群体智能,通过实施个体位置更新操作进行寻优,从而实现三维测试封装扫描链的多目标优化设计。以ITC'02 Test benchmarks中的典型IP核为实验对象,实验结果表明本算法相比NSGAII(nondominated sorting genetic algorithm II),能够获得更好的Pateto最优解集。 展开更多
关键词 多目标优化 封装扫描链 SOC测试
下载PDF
基于扫描链平衡的3D SoC测试优化方法 被引量:11
2
作者 王伟 李欣 +3 位作者 陈田 刘军 方芳 吴玺 《电子测量与仪器学报》 CSCD 2012年第7期586-590,共5页
三维芯片由于其高性能和低功耗越来越受到人们的欢迎。SoC技术是把一个完整的系统集成到单个(或少数几个)芯片上,从而实现整个系统功能复杂的集成电路。以细粒度划分的3D SoC实现了真正意义上的3D芯核。它降低了单个芯核内的局部和全局... 三维芯片由于其高性能和低功耗越来越受到人们的欢迎。SoC技术是把一个完整的系统集成到单个(或少数几个)芯片上,从而实现整个系统功能复杂的集成电路。以细粒度划分的3D SoC实现了真正意义上的3D芯核。它降低了单个芯核内的局部和全局互连线的长度,在功耗和性能方面会有很大的改进。但是随着划分层数的不同,测试开销也会发生变化。本文通过扫描链平衡提出考虑测试时间和测试存储的测试开销函数,以便找到最优的划分层数。在ITC’02基准SoC集上的实验结果表明,通过扫描链平衡技术后得到的测试开销比普通测试开销最高降低了19.9%。 展开更多
关键词 划分层数 扫描链平衡 测试开销
下载PDF
嵌入式模拟器中的JTAG应用 被引量:2
3
作者 郑德春 姚庆栋 +1 位作者 刘鹏 余巧燕 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2006年第1期20-24,共5页
为了减少扫描链中扫描时间和关键路径时延,提出了一种嵌入式模拟器.在JTAG接口协议的基础上,增加指令和扫描链,同时通过测试访问端(TAP)控制把串行输入转换成并行输出,并行访问数字信号处理器的寄存器文件和片上存储器单元,实现嵌入式... 为了减少扫描链中扫描时间和关键路径时延,提出了一种嵌入式模拟器.在JTAG接口协议的基础上,增加指令和扫描链,同时通过测试访问端(TAP)控制把串行输入转换成并行输出,并行访问数字信号处理器的寄存器文件和片上存储器单元,实现嵌入式模拟器.实验结果表明,该模拟器可以实时仿真和调试16位数字信号处理器,并实现单步、断点和跟踪等调试功能.该模拟器减少了扫描时间和扫描链对关键路径的影响,加快了芯片的测试速度和开发进程. 展开更多
关键词 JTAG接口 数字信号处理器 扫描链 测试访问端 嵌入式模拟器
下载PDF
基于Biogeography的SoC测试Wrapper扫描链设计算法 被引量:6
4
作者 朱爱军 李智 +2 位作者 许川佩 胡聪 牛军浩 《仪器仪表学报》 EI CAS CSCD 北大核心 2012年第12期2774-2780,共7页
基于IP(intellectual property)核的系统级芯片的测试已成为SoC(system on chip)发展中的瓶颈,提出了一种采用BBO(biogeography based optimization)算法的Wrapper扫描链设计方法,使得Wrapper扫描链均衡化,从而达到IP核测试时间最小化... 基于IP(intellectual property)核的系统级芯片的测试已成为SoC(system on chip)发展中的瓶颈,提出了一种采用BBO(biogeography based optimization)算法的Wrapper扫描链设计方法,使得Wrapper扫描链均衡化,从而达到IP核测试时间最小化的目的。本算法基于群体智能,通过实施迁徙操作和变异操作,实现Wrapper扫描链均衡化设计。本文以ITC'02 Test bench-marks中的典型IP核为实验对象,实验结果表明本算法相比BFD(best fit decrease)等算法,能够进一步缩短Wrapper扫描链,从而缩短IP核测试时间。 展开更多
关键词 生物地理学 wrapper扫描链 SOC测试
下载PDF
面向自主芯片频率扫描实速测试的扫描链分析
5
作者 张锦 刘政辉 +1 位作者 扈啸 胡春媚 《电子测量与仪器学报》 CSCD 北大核心 2024年第3期122-132,共11页
随着芯片工艺的不断升级,芯片设计的频率不断提高,时延故障是引起高速芯片失效的重要因素。在硅后验证阶段,由于缺乏一种对芯片全局路径延时测量的手段,传统构建延时测量电路的方式仅能得到特定关键路径的延时变化情况,在芯片失效时无... 随着芯片工艺的不断升级,芯片设计的频率不断提高,时延故障是引起高速芯片失效的重要因素。在硅后验证阶段,由于缺乏一种对芯片全局路径延时测量的手段,传统构建延时测量电路的方式仅能得到特定关键路径的延时变化情况,在芯片失效时无法进行全面的路径延时分析。本文提出一种基于扫描链的频率扫描实速测试方法对芯片内部大量时序路径的延时进行测量并获取时序裕量。针对生成测试向量时间长,依赖专业测试设备的问题,在自研硬件平台上通过自生成多频率测试向量以及改进数据校验算法成功实现了频率扫描实速测试,对芯片测量的路径延时误差在8 ps左右。通过对不同芯片在不同温度下的实验验证了该方法对路径延时表征的有效性,为今后通过延时参数对高速芯片进行环境适应性分析、寿命预测等研究提供了一种快捷有效的方法。 展开更多
关键词 实速测试 扫描链 芯片测试 测试向量 路径延时
下载PDF
一种“基准量+裕量”拆分重组的扫描链平衡算法 被引量:3
6
作者 邓立宝 张保权 +1 位作者 边小龙 彭喜元 《仪器仪表学报》 EI CAS CSCD 北大核心 2015年第10期2363-2371,共9页
SOC技术的迅速发展,使得芯片测试技术面临重大的挑战,为了降低测试成本、减小测试时间,IP核扫描链平衡设计尤为重要。提出基于"基准量+裕量"拆分重组的扫描链平衡算法,选取一基准块作为标尺的基本单位,并对各内扫描链长度进... SOC技术的迅速发展,使得芯片测试技术面临重大的挑战,为了降低测试成本、减小测试时间,IP核扫描链平衡设计尤为重要。提出基于"基准量+裕量"拆分重组的扫描链平衡算法,选取一基准块作为标尺的基本单位,并对各内扫描链长度进行测量,拆分内扫描链的基准量和裕量,再通过"近似封装、重组"两阶段优化确定IP核的封装结果。主要思想可分为4步:首先结合内扫描链的长度(记为L),计算出合适的扫描链基准块(记为L_Block),作为标尺基本单位;其次利用基准块衡量各内扫描链长度L,得到基准量(记为L'),并计算L'与L的裕量(记为ΔL),再依据基准量的大小对L'及ΔL进行归类,此过程称为"拆分";然后将L'按自大至小的顺序分配至当前最短的封装扫描链中,确定扫描链基本封装结构,此过程称为"近似封装";最后将ΔL按照分配灵活度及平衡度升序的顺序与L'重组内扫描链,负裕量重组至当前最长封装扫描链中,正裕量重组至当前最短封装扫描链中,此过程称为"重组",最终得到封装结果。该方法通过对ITC’02 SOC标准测试集进行实验,得到更平衡的分配结果。 展开更多
关键词 扫描链平衡 SOC测试封装 基准量 裕量 拆分重组
下载PDF
JTAG测试中扫描链的配置问题研究 被引量:2
7
作者 张磊 于晓辉 刘冲 《电光与控制》 北大核心 2010年第6期85-88,共4页
分析了常见扫描链路配置中面临的问题,提出了一种扫描链配置方案。结合工程测试中出现的实际问题,给出了有关扫描链路配置的一些建议和注意事项。
关键词 集成电路 边界扫描 扫描链 测试
下载PDF
考虑测试功耗的扫描链划分新方法 被引量:1
8
作者 王冠军 赵莹 王茂励 《微电子学与计算机》 CSCD 北大核心 2010年第1期144-146,150,共4页
提出考虑测试功耗的扫描链划分新方法.首先为基于扫描设计电路的峰值测试功耗和平均功耗建模,得出测试功耗主要由内部节点的翻转引起的结论,因此考虑多条扫描链情况,从输入测试集中寻找相容测试单元,利用扫描单元的兼容性,并考虑布局信... 提出考虑测试功耗的扫描链划分新方法.首先为基于扫描设计电路的峰值测试功耗和平均功耗建模,得出测试功耗主要由内部节点的翻转引起的结论,因此考虑多条扫描链情况,从输入测试集中寻找相容测试单元,利用扫描单元的兼容性,并考虑布局信息,将其分配到不同的扫描链中共享测试输入向量,多扫描链的划分应用图论方法.在ISCAS89平台上的实验结果表明,有效降低了峰值测试功耗和平均测试功耗. 展开更多
关键词 基于扫描设计 扫描链 测试功耗 兼容扫描单元
下载PDF
单链扫描可测性设计中存储元件的排序 被引量:1
9
作者 叶波 郑增钰 《计算机学报》 EI CSCD 北大核心 1995年第8期598-603,共6页
本文提出了扫描设计中存储元件在扫描链中的最优排序方法.采用文迭测试体制和区间法能快速求出最优解.对于确定的测试向量集,用该方法构造的扫描链能使电路总的测试时间最少.
关键词 扫描设计 存储元件 时序电路 测试
下载PDF
扫描设计中扫描链的优化
10
作者 叶波 郑增钰 《计算机辅助设计与图形学学报》 EI CSCD 1996年第4期282-287,共6页
提出了扫描法可测性设计中扫描链的优化方法。采用交迭测试体制和区间法能快速求出最优解。对于确定的测试向量集,用该方法构造的扫描链能使电路总的测试时间最少。
关键词 扫描设计 扫描链 可测性 集成电路
下载PDF
弹性分组环专用集成电路的可测性设计
11
作者 张凡 李济世 +2 位作者 陈虹 金德鹏 曾烈光 《微电子学》 CAS CSCD 北大核心 2006年第2期197-200,共4页
根据弹性分组环专用集成电路的具体情况,提出了相应的可测性设计(Design for Test-ability,DFT)方案,综合运用了三种DFT技术:扫描链、边界扫描测试和存储器内建自测试。介绍了三种技术的选取理由和原理,对其具体实现过程和结果进行了详... 根据弹性分组环专用集成电路的具体情况,提出了相应的可测性设计(Design for Test-ability,DFT)方案,综合运用了三种DFT技术:扫描链、边界扫描测试和存储器内建自测试。介绍了三种技术的选取理由和原理,对其具体实现过程和结果进行了详细分析。DFT电路的实现大大降低了专用集成电路的测试难度,提高了故障覆盖率。 展开更多
关键词 弹性分组环 专用集成电路 可测性设计 扫描链 边界扫描测试 存储器内建自测试
下载PDF
集成电路可测试性前端设计环境构建
12
作者 鄢斌 谷会涛 赫芳 《信息安全与通信保密》 2012年第12期82-84,共3页
针对高复杂度芯片的生产制造缺陷难以进行充分测试的难题,文中将Mentor公司的4款可测性设计软件集成到芯片前端设计开发流程中,构建相应的设计开发环境。基于此开发环境设计AES算法硬件单元的过程表明,可测试性设计工具能相互配合,很好... 针对高复杂度芯片的生产制造缺陷难以进行充分测试的难题,文中将Mentor公司的4款可测性设计软件集成到芯片前端设计开发流程中,构建相应的设计开发环境。基于此开发环境设计AES算法硬件单元的过程表明,可测试性设计工具能相互配合,很好地支持复杂电路,辅助设计人员正确生成存储器内建自测试电路、边界扫描电路、内部扫描链等多种测试电路,提高了电路的可测试性。 展开更多
关键词 可测性设计 扫描链 内建自测试 边界扫描
原文传递
一种可应用于并发在线测试的扫描单元设计
13
作者 俞洋 彭喜元 +1 位作者 王帅 王继业 《电子学报》 EI CAS CSCD 北大核心 2013年第9期1869-1872,共4页
航天等领域对集成电路可靠性要求较高,要求其具有在线测试功能,以便及时发现故障,减少损失.结合现有扫描设计方法,设计了一种改进的扫描单元结构.将该扫描单元应用于时序电路后,能够在电路工作的同时进行测试;通过灵活的时钟选择机制,... 航天等领域对集成电路可靠性要求较高,要求其具有在线测试功能,以便及时发现故障,减少损失.结合现有扫描设计方法,设计了一种改进的扫描单元结构.将该扫描单元应用于时序电路后,能够在电路工作的同时进行测试;通过灵活的时钟选择机制,方便地控制电路进行非并发和并发测试.仿真实验表明,应用本文提出的扫描单元,时序电路能够在增加一定硬件冗余的条件下实现在线测试,时间开销较小,有较高的可靠性和一定的容错能力,实用性强. 展开更多
关键词 扫描链 扫描单元 在线测试 测试向量 冗余
下载PDF
一种基于扫描链阻塞技术的低费用测试方法
14
作者 刘鹏 张云 +2 位作者 尤志强 邝继顺 彭程 《计算机工程》 CAS CSCD 北大核心 2011年第14期254-255,258,共3页
为进一步降低测试功耗及测试应用时间,提出一种基于扫描链阻塞技术且针对非相容测试向量的压缩方法。该方法考虑前后2个测试向量之间不相容的扫描子链,后一个测试向量可以由扫描输入移入若干位以及前一个测试向量的前若干位组合而成。... 为进一步降低测试功耗及测试应用时间,提出一种基于扫描链阻塞技术且针对非相容测试向量的压缩方法。该方法考虑前后2个测试向量之间不相容的扫描子链,后一个测试向量可以由扫描输入移入若干位以及前一个测试向量的前若干位组合而成。实验结果表明,该方法能够有效减少测试应用时间,提升效率。 展开更多
关键词 可测性设计 扫描链阻塞 低费用测试 确定性测试
下载PDF
基于扫描链修改的低功耗测试方案
15
作者 张培明 商进 李晓龙 《黑龙江工程学院学报》 CAS 2017年第2期45-48,共4页
芯片测试过程中存在的高功耗问题是制约芯片测试发展的难题,针对此问题,提出一种新的低功耗测试方法。该方法通过插入异或门,将扫描链中的部分D触发器用T触发器代替,同时采用遗传算法对测试结构进行修改和测试向量重排序,为了保证故障... 芯片测试过程中存在的高功耗问题是制约芯片测试发展的难题,针对此问题,提出一种新的低功耗测试方法。该方法通过插入异或门,将扫描链中的部分D触发器用T触发器代替,同时采用遗传算法对测试结构进行修改和测试向量重排序,为了保证故障覆盖率和故障仿真的正确性,对测试数据进行转换,从而降低由于节点电压跳变所导致的电平翻转次数,达到降低测试功耗的目的。根据部分ISCSAS 89基准电路的实验结果表明:该方法符合预期目标,平均功耗相对于未采用该方法前降低51.26%。 展开更多
关键词 扫描链 测试向量重排序 遗传算法 低功耗测试
下载PDF
一种基于数据总线的测试结构(英文)
16
作者 王澍 毛武晋 陆生礼 《电子器件》 CAS 2003年第1期46-51,共6页
复用数据总线作为测试传输机构的测试结构可以大大减小可测性设计的面积开销。因此 ,提出了一种针对该结构的测试包设计新方法 :通过对测试包中与测试传输机构相连的测试包单元和相连的测试包单元分别设计 ,使前者设计成可寻址的测试数... 复用数据总线作为测试传输机构的测试结构可以大大减小可测性设计的面积开销。因此 ,提出了一种针对该结构的测试包设计新方法 :通过对测试包中与测试传输机构相连的测试包单元和相连的测试包单元分别设计 ,使前者设计成可寻址的测试数据缓冲器 ,从而构建了一种复用数据总线作为测试传输机构的新测试结构。由此让该结构具备了硬件开销小 ,测试过程控制简单 。 展开更多
关键词 嵌入式芯核 测试传输机构 测试包 扫描链 测试矢量
下载PDF
基于线性生成图编码SoC测试向量方法
17
作者 黄贵林 张正金 +2 位作者 江家宝 吴其林 王洪海 《景德镇学院学报》 2022年第3期32-36,共5页
为解决芯片集成度提高带来的自动测试设备(ATE)存储容量和带宽之间的矛盾,提出一种利用循环扫描链的测试数据压缩解压算法。移动循环扫描链中的测试向量,前后测试向量之间因此产生间接相容的关系,编码间接相容测试向量,实现测试数据压... 为解决芯片集成度提高带来的自动测试设备(ATE)存储容量和带宽之间的矛盾,提出一种利用循环扫描链的测试数据压缩解压算法。移动循环扫描链中的测试向量,前后测试向量之间因此产生间接相容的关系,编码间接相容测试向量,实现测试数据压缩的目的。根据线性生成图,测试向量以最小幅度循环右移快速产生后续测试向量,有效降低测试应用时间。与同类经典方案相比,该方案的平均压缩率效果最好,编码算法简单,测试向量解码电路简单。 展开更多
关键词 循环扫描链 测试向量 编码
下载PDF
一种基于选择触发的低功耗扫描链结构
18
作者 欧阳一鸣 刘娟 +1 位作者 梁华国 陈田 《计算机工程与应用》 CSCD 北大核心 2010年第1期57-60,共4页
利用一个和扫描链等长的扫描移位寄存器,对传统扫描链进行改造,提出了一种新型的选择触发的扫描链结构。它有效地降低了传统扫描链扫描移位过程中的动态功耗,并提高了扫描时钟频率,同时它所需要的测试数据为原始测试向量集的差分向量序... 利用一个和扫描链等长的扫描移位寄存器,对传统扫描链进行改造,提出了一种新型的选择触发的扫描链结构。它有效地降低了传统扫描链扫描移位过程中的动态功耗,并提高了扫描时钟频率,同时它所需要的测试数据为原始测试向量集的差分向量序列集合,编码压缩差分序列中连续"0"的测试数据后,在解压测试时不需要分离的CSR(Cyclical Scan Register,循环扫描移位寄存器)。在ISCAS’89基准电路上进行的实验表明,该方法与传统的串行扫描技术相比,能有效地降低扫描移位过程中的平均功耗。 展开更多
关键词 扫描链 测试功耗 选择触发 差分向量
下载PDF
一种基于锁存器实现时序收敛的方法
19
作者 张阳 万培元 +1 位作者 潘照华 林平分 《中国集成电路》 2013年第6期51-55,共5页
扫描链测试,作为一种简单、高效的可测性设计方法,已经广泛应用于集成电路设计中。该方法可以有效地检测出电路制造过程中的缺陷和故障,从而降低芯片的测试成本。但是随着扫描链的插入,芯片物理设计中的时序收敛变得更加复杂,尤其是在... 扫描链测试,作为一种简单、高效的可测性设计方法,已经广泛应用于集成电路设计中。该方法可以有效地检测出电路制造过程中的缺陷和故障,从而降低芯片的测试成本。但是随着扫描链的插入,芯片物理设计中的时序收敛变得更加复杂,尤其是在扫描链测试的移位模式下,由于时钟偏移的存在,保持时间可能存在大量的时序违例。针对这种情况,本文首先介绍了扫描链测试的基本原理,分析了插入扫描链之后出现保持时间违例的原因,提出了一种基于锁存器的修复时序违例的方法,并详细阐述了对于不同边沿触发的触发器组如何选择相应的锁存器实现时序收敛。最后,将该方法应用于一款电力通信芯片的物理设计,快速、高效地实现了时序的收敛。 展开更多
关键词 可测性设计 扫描链测试 时序收敛 时钟偏移 锁存器
下载PDF
一种三维SoCs绑定前的测试时间优化方法 被引量:12
20
作者 欧阳一鸣 刘蓓 梁华国 《电子测量与仪器学报》 CSCD 2011年第2期164-169,共6页
提出了一种在引脚和功耗限制下3D SoCs的绑定前测试方法。对IP核细粒度划分,将每个IP核的触发器数均衡分布到各层芯片上,利用TSV进行互连,设计出一种新颖的三维结构的测试外壳扫描链,同时在功耗和引脚限制下对IP核进行测试调度。实验结... 提出了一种在引脚和功耗限制下3D SoCs的绑定前测试方法。对IP核细粒度划分,将每个IP核的触发器数均衡分布到各层芯片上,利用TSV进行互连,设计出一种新颖的三维结构的测试外壳扫描链,同时在功耗和引脚限制下对IP核进行测试调度。实验结果表明,该方法使得芯片的测试时间获得大幅度降低的同时对功耗的需求很小。 展开更多
关键词 三维片上系统 三维扫描链设计 测试调度 测试时间
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部