期刊导航
期刊开放获取
cqvip
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
循环码纠错电路及其可重构分析
被引量:
1
1
作者
李冰
魏同立
《固体电子学研究与进展》
CAS
CSCD
北大核心
2003年第4期434-440,共7页
数据在通讯传输和存储的过程中 ,采用纠错码技术可以保证数据的正确性。文中以 BCH[7,4 ,3]码为例 ,研究了循环纠错码的构造原理和电路结构 ,提出纠错码电路可以建立在纠错码基核单元的基础上 ,重构纠错码电路来实现有限系统资源的动态...
数据在通讯传输和存储的过程中 ,采用纠错码技术可以保证数据的正确性。文中以 BCH[7,4 ,3]码为例 ,研究了循环纠错码的构造原理和电路结构 ,提出纠错码电路可以建立在纠错码基核单元的基础上 ,重构纠错码电路来实现有限系统资源的动态再利用。纠错码重构电路的研究可建立在嵌套式 GA理论模型上 ,采用迭代矩阵变换和有限状态机方式实现。
展开更多
关键词
循环码纠错电路
可重构电路
嵌套式GA
数据处理
纠错码技术
构造原理
电路结构
迭代矩阵变换
下载PDF
职称材料
题名
循环码纠错电路及其可重构分析
被引量:
1
1
作者
李冰
魏同立
机构
东南大学电子工程系
东南大学微电子中心
出处
《固体电子学研究与进展》
CAS
CSCD
北大核心
2003年第4期434-440,共7页
基金
复旦大学专用集成电路与系统国家重点实验室开放课题资助项目(850 60 0 3 0 1)
文摘
数据在通讯传输和存储的过程中 ,采用纠错码技术可以保证数据的正确性。文中以 BCH[7,4 ,3]码为例 ,研究了循环纠错码的构造原理和电路结构 ,提出纠错码电路可以建立在纠错码基核单元的基础上 ,重构纠错码电路来实现有限系统资源的动态再利用。纠错码重构电路的研究可建立在嵌套式 GA理论模型上 ,采用迭代矩阵变换和有限状态机方式实现。
关键词
循环码纠错电路
可重构电路
嵌套式GA
数据处理
纠错码技术
构造原理
电路结构
迭代矩阵变换
Keywords
c
y
c
li
c
error-
c
orre
c
ting
c
ode
reconfigurable
c
ircuit
nesting
GA
data
pro
c
essing
分类号
TN402 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
循环码纠错电路及其可重构分析
李冰
魏同立
《固体电子学研究与进展》
CAS
CSCD
北大核心
2003
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部