期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
二维FFT在TMS320系列DSP中的实现 被引量:5
1
作者 董晖 姜秋喜 毕大平 《雷达与对抗》 2002年第1期34-38,共5页
分析了二维FFT的快速算法 ,提出了在TMS32 0C6 70 1评估板上的高速实现方法 ,通过实验验证了该方法 。
关键词 数字信号处理器 二维FFT 直接存储器访问 TMS320系列
下载PDF
采用自适应码流分配的高性能3D-SPIHT实时视频压缩算法 被引量:2
2
作者 徐晟 胡波 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2006年第1期82-86,共5页
通过分析和比较基于树状结构的并行3D-SPIHT压缩算法以及标准算法中嵌入式码流的分布特点,给出了“自适应码流分配”改进方法,弥补了并行算法在码流分配单元中的不足,并利用DSP测试平台对改进算法进行了验证.仿真结果表明,改进算法重建... 通过分析和比较基于树状结构的并行3D-SPIHT压缩算法以及标准算法中嵌入式码流的分布特点,给出了“自适应码流分配”改进方法,弥补了并行算法在码流分配单元中的不足,并利用DSP测试平台对改进算法进行了验证.仿真结果表明,改进算法重建图像的PSNR比原并行算法平均提高约0.4 dB,达到与标准3D-SPI-HT算法相当的视频图像压缩效果,编码速度也达到了大多数实时视频压缩系统的要求. 展开更多
关键词 视频图象压缩 三维层次树集分割算法 并行实现 自适应码流分配 峰值信噪比
原文传递
图分裂问题的数学模型及并行遗传算法
3
作者 黄樟灿 蒋银峰 《武汉汽车工业大学学报》 CAS 1996年第4期74-78,共5页
提出了图分裂问题的实用数学模型及求解模型的并行遗传算法。算法充分利用了遗传算法的内在并行性,使得计算速度大大增加,大量的计算机试验结果表明算法十分有效。
关键词 分裂 遗传算法 并行实现 计算机
下载PDF
单侧Jacobi矩阵求逆算法及其DSP实现
4
作者 阳析 李峥 +4 位作者 房帅 周天 江彬(指导) 郭骎 金石(指导) 《无线通信》 2013年第3期71-76,共6页
链路自适应与先进接收机是宽带无线通信系统的核心技术,其设计与实现均涉及大量的矩阵分解以及矩阵求逆运算,提高矩阵分解和矩阵求逆运算的效率是提高宽带无线通信系统传输效能的基本途径。针对此目的,本文提出一种在经典Jacobi算法上... 链路自适应与先进接收机是宽带无线通信系统的核心技术,其设计与实现均涉及大量的矩阵分解以及矩阵求逆运算,提高矩阵分解和矩阵求逆运算的效率是提高宽带无线通信系统传输效能的基本途径。针对此目的,本文提出一种在经典Jacobi算法上改进的单侧Jacobi算法。由于该算法具有并行的特性,相比于串行(单核)实现在指令执行周期数上可提高至少两倍的运行效率。本文首先重点介绍改进的单侧Jacobi算法和TMS320C6474 DSP的内部架构与特性,然后重点阐述结合TI的实时多任务操作系统内核(DSP/BIOS)并行实现此算法,最后在同样精度的计算结果下比较并行算法与串行算法指令执行周期数,由此验证改进的单侧Jacobi算法在并行实现上的高效性。 展开更多
关键词 单侧Jacobi算法 矩阵求逆 TMS320C6474 DSP/BIOS 并行
下载PDF
混合优化算法求解无线区域网络频谱问题
5
作者 陈娟 唐俊 《计算机工程与应用》 CSCD 北大核心 2016年第5期110-113,共4页
认知无线网络中,已有的频谱分配方案大多集中在比较广义的范围。设计了一种混合优化方案求解无线区域网络的频谱分配问题。给出了无线区域网的拓扑结构和分配模型,设计了求解问题的量子编码、观测算子,构造了一种改进的量子旋转门算子,... 认知无线网络中,已有的频谱分配方案大多集中在比较广义的范围。设计了一种混合优化方案求解无线区域网络的频谱分配问题。给出了无线区域网的拓扑结构和分配模型,设计了求解问题的量子编码、观测算子,构造了一种改进的量子旋转门算子,实现了算法的并行实现机制。仿真结果表明,该算法具有可以获得较优的频谱分配性能。 展开更多
关键词 无线区域网络 频谱分配 量子优化 并行实现
下载PDF
基于FPGA的高速并行DVB-S2标准LDPC译码 被引量:2
6
作者 江桂芳 彭克荣 《空间电子技术》 2013年第1期58-61,95,共5页
最新的CCSDS、DVB-S2等相关卫星标准都采用低密度校验(Low Density Parity Code,LDPC)码,其中DVB-S2中LDPC码由于码字长、码率多,不易于硬件实现。文章针对该码校验矩阵特性,给出一种基于改进最小和算法的高速并行译码器的FPGA实现方案... 最新的CCSDS、DVB-S2等相关卫星标准都采用低密度校验(Low Density Parity Code,LDPC)码,其中DVB-S2中LDPC码由于码字长、码率多,不易于硬件实现。文章针对该码校验矩阵特性,给出一种基于改进最小和算法的高速并行译码器的FPGA实现方案。方案采用180并行,6bit位宽,在20次迭代下,基于Xilinx SC5VSX95T芯片的测试表明:设计方案支持200 MHz的时钟频率。 展开更多
关键词 DVB-S2 LDPC 高速并行结构 改进最小和译码
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部