期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于FPGA的镜像阈值层叠滤波器实现方法 被引量:6
1
作者 赵春晖 王炜薇 崔颖 《电子测量与仪器学报》 CSCD 2009年第11期42-47,共6页
镜像阈值层叠滤波器克服了传统阈值层叠滤波器在频率响应上的局限性,增强了滤波器的频率选择能力。本文采用位串行结构(bit-serial)和半位元组串行结构(nibble-serial)在FPGA上实现镜像阈值层叠滤波器。对于数据宽度为k的图像数据,位串... 镜像阈值层叠滤波器克服了传统阈值层叠滤波器在频率响应上的局限性,增强了滤波器的频率选择能力。本文采用位串行结构(bit-serial)和半位元组串行结构(nibble-serial)在FPGA上实现镜像阈值层叠滤波器。对于数据宽度为k的图像数据,位串行结构通过一个二进制处理单元的k次循环就可实现滤波,并且k是可变的。半位元组串行结构是串行处理和并行处理的折衷形式,通过将数据字长分组来缩短滤波时间。最后给出两种实现结构的系统设计方案及仿真结果,并比较二者在滤波速度与占用面积上的差别。 展开更多
关键词 镜像阈值层叠滤波器 FPGA 位串行结构 半位元组串行结构 图像处理
下载PDF
低功耗可配置CIC滤波器设计
2
作者 高敏 于宗光 +1 位作者 万书芹 邵杰 《电子元件与材料》 CAS 北大核心 2023年第1期96-102,共7页
针对超大规模集成电路的发展以及无线射频芯片中带宽可变的需求,提出一种低功耗可配置级联积分梳状(Cascade Integral Comb, CIC)滤波器结构。该结构采用半字节串行算法优化ASIC电路内部位宽,借助多路复用技术减少运算逻辑和存储逻辑单... 针对超大规模集成电路的发展以及无线射频芯片中带宽可变的需求,提出一种低功耗可配置级联积分梳状(Cascade Integral Comb, CIC)滤波器结构。该结构采用半字节串行算法优化ASIC电路内部位宽,借助多路复用技术减少运算逻辑和存储逻辑单元,并在增益校正部分采用正则有符号数(Canonic Signed Digit, CSD)编码乘法代替全位宽二进制补码乘法,从而实现低功耗目的。信道带宽配置模块选取CIC滤波器采样因子,实现带宽可变功能。通过MATLAB Simulink搭建抽取滤波器模型以验证算法可行性,并采用verilog HDL完成代码设计,仿真结果表明该滤波器可实现2~16倍下采样。基于65 nm COMS标准单元工艺库进行DC综合和ASIC版图设计,与传统CIC滤波器比较,数字电路在功耗方面具有显著优势。 展开更多
关键词 CIC滤波器 半字节串行算法 可配置 增益校正
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部