期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
一款基于多处理器片上系统的动态自适应仲裁器 被引量:4
1
作者 徐懿 李丽 +3 位作者 杜高明 张宇昂 张冰 高明伦 《计算机研究与发展》 EI CSCD 北大核心 2008年第6期1085-1092,共8页
随着深亚微米工艺技术的发展,同一芯片上集成多个处理器得以实现.通信架构是多处理器片上系统的瓶颈,而高效的仲裁器可以解决多个处理器同时访问共享资源引起的冲突和竞争,从而防止系统性能的下降.提出一款算法简单的动态自适应仲裁器.... 随着深亚微米工艺技术的发展,同一芯片上集成多个处理器得以实现.通信架构是多处理器片上系统的瓶颈,而高效的仲裁器可以解决多个处理器同时访问共享资源引起的冲突和竞争,从而防止系统性能的下降.提出一款算法简单的动态自适应仲裁器.它可以自动调节各个处理器占据的总线带宽,避免饥饿现象.基于多处理器仿真平台的实验结果显示它比传统的仲裁器减少了68%的任务完成时间,缩短了78%的总线等待时间,并且能更好地控制各处理器的总线带宽. 展开更多
关键词 多处理器片上系统 动态自适应仲裁器 时分复用 lottery总线 总线带宽
下载PDF
基于交点队列型Crossbar的多层AXI总线设计 被引量:2
2
作者 胡春林 王镇 +2 位作者 王申卓 汪健 徐大诚 《电子技术应用》 北大核心 2017年第3期29-32,共4页
AXI总线内部传统的核间通信结构对处理器核之间的通信存在多方面的限制,已难以满足多核SoC(System on Chip)日益发展的性能需求。提出以交点队列(Crosspiont-Queued,CQ)型Crossbar代替传统的核间通信结构,设计一种多层AXI总线。通过Simu... AXI总线内部传统的核间通信结构对处理器核之间的通信存在多方面的限制,已难以满足多核SoC(System on Chip)日益发展的性能需求。提出以交点队列(Crosspiont-Queued,CQ)型Crossbar代替传统的核间通信结构,设计一种多层AXI总线。通过Simulink工具对交点队列型核间通信结构进行建模与仿真,确定其交点缓存的最佳深度。并结合VCS仿真工具对所设计的RTL代码进行了全方面的仿真,结果表明,所设计的通信架构能够完整地实现读写功能。 展开更多
关键词 AXI总线 多核soc 交点队列 多层总线
下载PDF
一种缩短共享存储访问时延的优化仲裁技术
3
作者 关娜 李康 +1 位作者 马佩军 武颖奇 《计算机应用研究》 CSCD 北大核心 2010年第4期1391-1393,1399,共4页
提出一种提高访问性能的优先级仲裁策略,按照不同类型的内存访问优先级进行分层仲裁,并通过隐藏bank预充电时延提高了内存访问效率。本方法应用于网络处理器(XD-NP)的可配置SDRAM控制器的设计中,并在FPGA平台上进行了验证,结果表明,采... 提出一种提高访问性能的优先级仲裁策略,按照不同类型的内存访问优先级进行分层仲裁,并通过隐藏bank预充电时延提高了内存访问效率。本方法应用于网络处理器(XD-NP)的可配置SDRAM控制器的设计中,并在FPGA平台上进行了验证,结果表明,采用延时隐藏策略的SDRAM控制器性能提升最大可达40%以上,改善明显。 展开更多
关键词 多处理器片上系统 优先级仲裁 内存访问 时延隐藏
下载PDF
层次总线型多核SoC结构系统级模拟 被引量:1
4
作者 翁启源 杨洪斌 吴悦 《计算机工程与设计》 CSCD 北大核心 2009年第23期5355-5357,5368,共4页
随着半导体工艺技术的发展,在SoC中实现多个处理器内核成为可能。提出一种同构的层次总线型多核SoC芯片的结构,建立了这种结构系统级模型。基于模型实现了单程序多数据(SPMD)并行程序,以不同数目处理器核数仿真执行了并行程序,得到了比... 随着半导体工艺技术的发展,在SoC中实现多个处理器内核成为可能。提出一种同构的层次总线型多核SoC芯片的结构,建立了这种结构系统级模型。基于模型实现了单程序多数据(SPMD)并行程序,以不同数目处理器核数仿真执行了并行程序,得到了比较好的性能加速比,充分体现了这种层次总线型多核SoC结构的可行性和性能的优越性。 展开更多
关键词 多核系统芯片(MPsoc) 层次总线 指令集模拟器 仿真验证 单程序多数据
下载PDF
多处理器片上系统数据队列交易级分析 被引量:1
5
作者 黄清泉 洪沙 吴垣甫 《计算机应用》 CSCD 北大核心 2008年第4期1049-1051,1080,共4页
数据队列是一种常见的硬件互联机制。阐述了数据队列在架构多处理器片上系统通信模型中的原理与运用。基于物理层到达的数据包服从泊松分布的事实,从交易的观念出发结合排队理论深入分析了模型的交易过程。使用UML、SystemC和Matlab对... 数据队列是一种常见的硬件互联机制。阐述了数据队列在架构多处理器片上系统通信模型中的原理与运用。基于物理层到达的数据包服从泊松分布的事实,从交易的观念出发结合排队理论深入分析了模型的交易过程。使用UML、SystemC和Matlab对过程中数据流建模并仿真,将系统迟滞的理论计算值与仿真结果对比证明了该方法的有效性。 展开更多
关键词 多处理器片上系统 数据队列 泊松分布 交易级建模 SYSTEMC
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部