期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于正交拉丁方多位纠错算法的数据可靠性存储设计 被引量:1
1
作者 郝学元 周帅文 +2 位作者 朱友康 宁晨旭 徐星亮 《科学技术与工程》 北大核心 2023年第4期1580-1588,共9页
地震勘探过程中采集点多数据量大,面对海量数据的存储与转发,需要配置安全性可靠性更高的存储设备与存储方法,以系统级加固为基础,设计了基于ECC(error correction codes)代理的大数逻辑可解正交拉丁方(OLS)编码方法,为每16个数据添加1... 地震勘探过程中采集点多数据量大,面对海量数据的存储与转发,需要配置安全性可靠性更高的存储设备与存储方法,以系统级加固为基础,设计了基于ECC(error correction codes)代理的大数逻辑可解正交拉丁方(OLS)编码方法,为每16个数据添加16个奇偶校验位,通过构建校验矩阵来纠正多位翻转错位。经过ZYNQ7000 FPGA平台的设计及仿真验证,排除了单事件扰乱、实现了多功能扰乱控制电路中单事件中断的保护、及单双错误的纠正。 展开更多
关键词 存储器 多位纠错 拉丁方码 ECC代理
下载PDF
Multi-bit upset aware hybrid error-correction for cache in embedded processors
2
作者 董佳琪 邱柯妮 +3 位作者 张伟功 王晶 王珍珍 丁丽华 《Journal of Semiconductors》 EI CAS CSCD 2015年第11期48-52,共5页
For the processor working in the radiation environment in space, it tends to suffer from the single event effect on circuits and system failures, due to cosmic rays and high energy particle radiation. Therefore, the r... For the processor working in the radiation environment in space, it tends to suffer from the single event effect on circuits and system failures, due to cosmic rays and high energy particle radiation. Therefore, the reliability of the processor has become an increasingly serious issue. The BCH-based error correction code can correct multibit errors, but it introduces large latency overhead. This paper proposes a hybrid error correction approach that combines BCH and EDAC to correct both multi-bit and single-bit errors for caches with low cost. The proposed technique can correct up to four-bit error, and correct single-bit error in one cycle. Evaluation results show that, the proposed hybrid error-correction scheme can improve the performance of cache accesses up to 20% compared to the pure BCH scheme. 展开更多
关键词 BCH single event upset CACHE multi-bit error correction embedded processor
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部