期刊文献+
共找到43篇文章
< 1 2 3 >
每页显示 20 50 100
PCI总线的中断处理技术 被引量:5
1
作者 胡刚 石亚伟 《计算机自动测量与控制》 CSCD 2001年第6期55-56,66,共3页
介绍了PCI系统中有关中断的运行机制 ,通过实验澄清了在PCI设备的开发中对中断问题的某些错误认识及解决方法 。
关键词 PCI总线 中断控制器 中断处理 CPU 计算机 接口电路
下载PDF
自由调整中断优先级的研究和实现 被引量:1
2
作者 陈燕俐 洪龙 《南京邮电学院学报(自然科学版)》 2005年第6期35-39,共5页
在建立了同时中断优先级和并发中断优先级等概念的基础上,分析了中断响应过程,用中断处理次序概念从本质上描述中断处理中的优先含义,从而实现对系统机中中断源处理的优先级别的自由调整。给出了在PC系列机环境下,改变并发中断优先级,... 在建立了同时中断优先级和并发中断优先级等概念的基础上,分析了中断响应过程,用中断处理次序概念从本质上描述中断处理中的优先含义,从而实现对系统机中中断源处理的优先级别的自由调整。给出了在PC系列机环境下,改变并发中断优先级,实现理想的中断处理顺序调整的具体方法。 展开更多
关键词 中断处理 中断优先级 中断控制器
下载PDF
多路风速测量方法 被引量:4
3
作者 敖振浪 吕玉嫦 陈武框 《气象科技》 北大核心 2009年第1期93-96,共4页
自动站测量风速通常只有1路采集处理电路,为了实现多路风速同时测量,针对多路风速测量的特点,设计了基于中断控制器的硬件电路,利用中断方式进行软件计数的方法实现了8路风速同时测量。分析了系统的单片机运行速度和中断程序代码的相互... 自动站测量风速通常只有1路采集处理电路,为了实现多路风速同时测量,针对多路风速测量的特点,设计了基于中断控制器的硬件电路,利用中断方式进行软件计数的方法实现了8路风速同时测量。分析了系统的单片机运行速度和中断程序代码的相互关系,计算中断例程可容许的最长执行时间。这种方法不仅避免了各路中断计数丢失,而且起到了很好抗干扰作用。在本设计基础上,适当增加硬件和软件优化,可以扩展到同时16路风速测量的能力。给出实际的硬件原理图和部分源代码。该测量方法成功地应用于广东省大气探测技术中心开发的多路风速观测系统,并在全国气象行业推广应用,实验数据结果证明,该测量方法实用可行,应用效果良好。 展开更多
关键词 中断控制器 风速测量 抗干扰
下载PDF
基于光电轴角编码器的测试转台鉴频技术 被引量:3
4
作者 段海滨 王道波 黄向华 《传感器技术》 CSCD 北大核心 2004年第9期71-73,共3页
测试转台是一种半实物地面仿真和试验测试的关键设备。提出了一种基于光电轴角编码器反馈的鉴频技术新方案,并给出了具体的鉴频子程序实现流程,最后,将其应用于某型测试转台。仿真实验结果表明:采用鉴频技术方案的测试转台具有控制精度... 测试转台是一种半实物地面仿真和试验测试的关键设备。提出了一种基于光电轴角编码器反馈的鉴频技术新方案,并给出了具体的鉴频子程序实现流程,最后,将其应用于某型测试转台。仿真实验结果表明:采用鉴频技术方案的测试转台具有控制精度高、稳定性好、易于实现等优点。 展开更多
关键词 测试转台 光电轴角编码器 鉴频 中断控制器 中断服务寄存器
下载PDF
基于PCIE总线的大数据通信传输时延控制系统设计 被引量:1
5
作者 焦冬艳 《计算机测量与控制》 2024年第10期118-124,共7页
在大数据传输中,当网络流量过大或网络拓扑复杂时,可能会出现网络拥塞的情况,导致通信传输时延的增加,为了优化通信网络的数据传输效率,设计基于PCIE总线的大数据通信传输时延控制系统;在PCIE总线核结构下设计大数据收发器、通信转换模... 在大数据传输中,当网络流量过大或网络拓扑复杂时,可能会出现网络拥塞的情况,导致通信传输时延的增加,为了优化通信网络的数据传输效率,设计基于PCIE总线的大数据通信传输时延控制系统;在PCIE总线核结构下设计大数据收发器、通信转换模块与通信中断控制器,搭建时延控制终端,联合大数据通信寄存器与时延状态估计器,实现传输时延控制硬件系统的设计;在通信数据相空间内,计算传输时延量的具体数值水平,完成对大数据通信传输时延的预测;根据大数据通信序列定义条件,得到与通信传输时延状态相关的反馈信息,并以此为基础,确定具体的控制方案,完成基于PCIE总线的大数据通信传输时延控制系统设计;实验结果表明,PCIE总线控制系统的应用可将大数据通信时延控制在0~0.20 ms范围之内,不会因时延过大造成数据信息瞬时响应速率下降的问题,且数据传输丢包率低于10%,符合实际应用需求。 展开更多
关键词 PCIE总线 大数据通信 传输时延控制 通信转换 中断控制器 相空间
下载PDF
基于CPLD的中断控制器IP设计 被引量:2
6
作者 杨政 郝顺义 《现代电子技术》 2002年第6期19-20,23,共3页
由于使用了 EDA工具 ,在设计过程中直接进行时序和逻辑验证 ,避免了系统设计过程中可能发生的错误。论述了基于 CPL D的中断控制器 IP设计。用电路图编辑了整个设计 ,并在 Altera公司 EPM712 8SL C84 - 6上实现了该中断控制器。
关键词 IP CPLD 中断控制器 集成电路
下载PDF
基于FPGA的多串口通信设计与实现 被引量:3
7
作者 李伟 《数字技术与应用》 2015年第2期174-175,177,共3页
串行接口是一种被广泛应用的接口形式,一般采用专用集成电路实现,在串口较多的电路中,将大大增加PCB面积和布线难度,同时,如何处理多串口通信时的中断冲突,也是一个难点。为了解决这些问题,本文结合实际工程需要,基于FPGA平台设计了多... 串行接口是一种被广泛应用的接口形式,一般采用专用集成电路实现,在串口较多的电路中,将大大增加PCB面积和布线难度,同时,如何处理多串口通信时的中断冲突,也是一个难点。为了解决这些问题,本文结合实际工程需要,基于FPGA平台设计了多串口通信处理模块。该模块不仅包含通用的UART芯片功能,而且还针对多串口工作的情况,设计了中断控制器,解决了多个串口的中断冲突问题。该电路结构简单、工作稳定,可运用于低速率的异步通信。 展开更多
关键词 串行接口 专用集成电路 FPGA UART 中断控制 VHDL
下载PDF
钻井参数仪微机化多通道多功能接口 被引量:2
8
作者 邓乐 吴吉波 《江汉石油学院学报》 CSCD 北大核心 1991年第3期72-78,共7页
文章剖析了用单片微机8031及其支持芯片构成的钻井参数仪微机化接口。该接口由模拟量输入转换电路,脉冲量输入接口、增益可程控放大器、A/D转换器、I/O光电隔离器、中断控制器和单片机装置等7个单元组成,并配有相应的测试软件,当大钩载... 文章剖析了用单片微机8031及其支持芯片构成的钻井参数仪微机化接口。该接口由模拟量输入转换电路,脉冲量输入接口、增益可程控放大器、A/D转换器、I/O光电隔离器、中断控制器和单片机装置等7个单元组成,并配有相应的测试软件,当大钩载荷,泵压,泵冲,转盘扭矩,吊钳扭矩,转盘转速,大钧升降运动,钻井液流量、比重、温度、电导率等参数通过传感器转换为模拟电信号或脉冲电信号后,可直接与该接口适配,该接口连接到IBM-PC机上,利用PC机丰富的软件资源和各种外部设备,实现钻井参数仪微机化,从而提高钻井效率。 展开更多
关键词 钻井参数仪 微机 接口设备
下载PDF
基于AHB总线的嵌入式中断控制器设计 被引量:3
9
作者 晏敏 戴荣新 +3 位作者 蔡益军 徐欢 郑乾 程呈 《计算机工程》 CAS CSCD 2014年第6期1-4,共4页
针对嵌入式系统集成度高、专用性强的特点,设计一种基于AHB总线的嵌入式中断控制器。采用AHB总线接口,增强中断控制器的通用性和可移植性,ARM处理器通过AHB总线访问中断寄存器,实现中断检测、响应、处理以及优先级的配置。该设计采用ver... 针对嵌入式系统集成度高、专用性强的特点,设计一种基于AHB总线的嵌入式中断控制器。采用AHB总线接口,增强中断控制器的通用性和可移植性,ARM处理器通过AHB总线访问中断寄存器,实现中断检测、响应、处理以及优先级的配置。该设计采用verilog-HDL语言编写,利用SMIC的0.18μm CMOS工艺进行逻辑电路综合和布局布线。测试结果表明,在正常工作条件下,该中断控制器的功耗为5.36 mW,在50 MHz时钟下完成一次中断操作最多需要0.7μs,可满足实时性和低功耗的要求。 展开更多
关键词 嵌入式系统 AHB总线 中断控制器 优先级 实时性 低功耗
下载PDF
RISC-V AIA中断控制器的设计与评估
10
作者 陈莉丽 师帅 +1 位作者 王承智 蒋艳德 《智能安全》 2023年第4期58-67,共10页
RISC-V高级中断架构AIA是最近推出的一种高性能中断规范。本文调研了该规范的功能目标,设计实现了一个同时支持有线中断和MSI中断的RISC-V AIA中断控制器,并给出了RISC-V AIA中断处理流程,然后分析和评估了RISC-V AIA规范在硬件资源开... RISC-V高级中断架构AIA是最近推出的一种高性能中断规范。本文调研了该规范的功能目标,设计实现了一个同时支持有线中断和MSI中断的RISC-V AIA中断控制器,并给出了RISC-V AIA中断处理流程,然后分析和评估了RISC-V AIA规范在硬件资源开销、中断处理性能、软件使用等几个重要方面的优势。分析结果表明,AIA软硬件设计能够灵活、高性能地支持有线中断设备的中断、PCIe设备的MSI中断以及处理器核间的异步通信中断。本文对多核众核处理器的中断控制器设计和实现具有很高的参考价值。 展开更多
关键词 RISC-V AIA 中断控制器 中断处理流程
下载PDF
基于FPGA的中断控制器设计 被引量:1
11
作者 吴志勇 刘继平 郭元兴 《通信技术》 2018年第11期2765-2769,共5页
中断属于CPU的稀缺资源,在多外设系统中可能存在CPU的中断管脚数量少于外设数量的情况,需要将多路中断信号复用。在FPGA上使用Verilog HDL语言设计了一种中断控制器,可将32路中断信号复用成1路中断信号,减少对CPU中断资源的占用。该中... 中断属于CPU的稀缺资源,在多外设系统中可能存在CPU的中断管脚数量少于外设数量的情况,需要将多路中断信号复用。在FPGA上使用Verilog HDL语言设计了一种中断控制器,可将32路中断信号复用成1路中断信号,减少对CPU中断资源的占用。该中断控制器使用简单,无需CPU对其进行配置,并具备中断信号锁存功能,在CPU进入中断服务程序后或处于中断屏蔽状态时,能够继续接收外设的中断信号,避免了中断信号的丢失。该中断控制器已在实际项目中应用,经验证其工作稳定可靠,达到了预期效果。 展开更多
关键词 FPGA 中断控制器 多外设系统 中断信号复用
下载PDF
Multiple MIPS 4Kc cores based interrupt controller design and its implementation on HDTV SoC platform 被引量:2
12
作者 陈颖琪 Lin Guixu Wang Feng Hu Jianling Tan Zhiming 《High Technology Letters》 EI CAS 2007年第3期297-301,共5页
A multiple MIPS 4Kc processor cores based interrupt processing system is introduced. The interrupt controller plays a key role in the high definition television (HDTV) system-on-a-chip (SoC) platform, especially w... A multiple MIPS 4Kc processor cores based interrupt processing system is introduced. The interrupt controller plays a key role in the high definition television (HDTV) system-on-a-chip (SoC) platform, especially when it is a multiple processor system. Based on a general introduction to the whole HDTV SoC platform, a layered interrupt controller and its implementation are discussed in detail. The proposed scheme was implemented in our FPGA verification board. The results indicate that our scheme is reliable and efficient. Meanwhile, as a functional intellectual property (IP), the interrupt controller has reusability and expandability with the layered structure. 展开更多
关键词 HDTV SoC interrupt controller MIPS processor core
下载PDF
AADL在中断控制系统建模中的应用
13
作者 任飞 谯婷婷 +1 位作者 刘俊波 邵杨锋 《计算机科学》 CSCD 北大核心 2013年第5期51-53,66,共4页
随着中断控制在嵌入式实时系统中的不断广泛应用,中断控制的可靠性是系统设计中面临的重要问题。虽然基于体系结构分析与设计语言(AADL)的形式化方法为这一问题的解决提供了思路,但AADL自身缺少有效的元素和方法来描述和建模中断。为此... 随着中断控制在嵌入式实时系统中的不断广泛应用,中断控制的可靠性是系统设计中面临的重要问题。虽然基于体系结构分析与设计语言(AADL)的形式化方法为这一问题的解决提供了思路,但AADL自身缺少有效的元素和方法来描述和建模中断。为此,提出一种结合AADL与中断控制器的中断控制系统设计方法,并运用GSPN可靠性计算模型对可靠性进行分析,从而为AADL在航电系统中的应用提供了思路。 展开更多
关键词 AADL 中断控制系统 中断控制器 GSPN
下载PDF
曙光一号CD92多处理机中断控制器的设计与实现
14
作者 刘金水 《计算机学报》 EI CSCD 北大核心 1994年第12期890-895,共6页
CD92多处理机中断控制器是曙光一号共享存储多处理机系统实现全对称多处理技术的关键部件.本大讨论了全对称多处理对硬件系统设计的要求,介绍了CD92多处理中断控制器的构成原理、设计和实现技术.
关键词 多处理机 中断控制器 设计
下载PDF
有限状态机在中断控制器设计中的应用
15
作者 王中 爨莹 《电脑开发与应用》 2007年第9期10-11,23,共3页
80386EX的中断控制器82C59A不论设置为边缘触发方式还是电平触发方式,均要求维持中断输入信号的高电平至第一个INTA#的下降沿结束,否则将产生误中断输出。由于系统内部及外部中断源中断方式不同,不能完全满足对电平持续时间的要求。为... 80386EX的中断控制器82C59A不论设置为边缘触发方式还是电平触发方式,均要求维持中断输入信号的高电平至第一个INTA#的下降沿结束,否则将产生误中断输出。由于系统内部及外部中断源中断方式不同,不能完全满足对电平持续时间的要求。为避免产生误中断,应用Mealy型有限状态机基本原理,提出通过在CPU和中断控制器两者之间加入Mealy型有限状态机,将中断输入信号和时序信号结合起来,输出满足中断控制器对高电平时序要求的中断信号,从而从根本上解决因时序引起的误中断输出问题。使用CPLD实现了这个设计,通过模拟仿真及实际应用,进一步论证了方案的合理性和可行性。实践证明这种设计方案可以很好的解决因时序产生的中断误输出问题,提高了中断响应的效率,在高速运算及精密控制方面有明显的优势。 展开更多
关键词 有限状态机 中断控制器 中断时序 复杂可编程逻辑器件
下载PDF
基于FPGA硬件中断控制器的设计
16
作者 祖荫柏 《电脑编程技巧与维护》 2010年第20期105-107,共3页
嵌入系统由于具有高集成度、高专用性的特点被广泛地用于工业控制中。由于复杂的工业控制中断源的多样性、频繁性,常常导致系统的响应能力差,不能及时处理中断,提出了不再使用通用的中断控制器芯片,而是设计了基于FPGA硬件中断控制器,... 嵌入系统由于具有高集成度、高专用性的特点被广泛地用于工业控制中。由于复杂的工业控制中断源的多样性、频繁性,常常导致系统的响应能力差,不能及时处理中断,提出了不再使用通用的中断控制器芯片,而是设计了基于FPGA硬件中断控制器,适应于该嵌入系统需要的中断控制器。 展开更多
关键词 中断控制器 硬件 现场可编程门阵列 中断响应
下载PDF
PC/ATX中断控制系统使用性能的探究
17
作者 陈晓风 《福建师范大学学报(自然科学版)》 CAS CSCD 2002年第1期22-23,45,共3页
通过使用不同的中断请求线进行中断或中断嵌套服务的操作实验 ,结果表明 :IRQ2仍可作为独立有效的中断请求线使用 ;空闲的 IRQ1 0、IRQ1 2和 IRQ1 5都是外部中断源可选用的有效中断请求线 .本实验结果为合理、有效地应用
关键词 PC/ATX系统 中断控制器 中断服务 中断嵌套服务 中断请求线 中断控制系统
下载PDF
DSP中断控制器的实现 被引量:1
18
作者 邱小凤 范启富 《电脑知识与技术》 2005年第3期76-79,共4页
程序控制器是通用DSP中的核心,其主要功能控制指令的获取和程序的流程。而中断控制器作为此模块中的子模块,其性能的优劣直接影响到程序的效率和DSP的整体性能,本文以32位通用DSP为例,详细阐述中断控制器的硬件优化与实现。
关键词 程序控制器 DSP 中断控制器 数字信号处理器
下载PDF
某小型无人机飞控系统的中断控制器设计 被引量:1
19
作者 王威 罗秋凤 +1 位作者 王海涛 朱永凯 《计算机测量与控制》 CSCD 2008年第12期1832-1835,共4页
为了提高无人机飞行控制系统对外部事件快速响应及实时处理的能力,中断是一种非常有效的实现手段;文章针对以TI公司DSP芯片TMS320LF2407A为核心的某小型无人机机载计算机系统,提出并实现了基于复杂可编程逻辑单元(CPLD),对无人机飞控系... 为了提高无人机飞行控制系统对外部事件快速响应及实时处理的能力,中断是一种非常有效的实现手段;文章针对以TI公司DSP芯片TMS320LF2407A为核心的某小型无人机机载计算机系统,提出并实现了基于复杂可编程逻辑单元(CPLD),对无人机飞控系统外部中断端口进行扩展和管理的设计方案,详细给出了中断控制系统的硬件接口设计、程序设计及仿真结果;该设计已成功应用于某小型无人机飞控系统中,提高了无人机飞控系统对外部中断事件的管理和实时处理能力。 展开更多
关键词 无人机 DSP 中断控制器 CPLD
下载PDF
一种应用于嵌入式系统中断控制IP核的研究 被引量:1
20
作者 许鹏 《信息技术》 2006年第11期121-123,126,共4页
探讨了C*Core嵌入式系统的中断处理机制,研究了一种应用于该系统的中断控制器IP核———INTC。INTC具有中断响应快,中断处理方案多样的优点,适用于中断延迟要求较高的实时嵌入式系统。
关键词 中断控制器 C*Core 嵌入式系统
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部