期刊文献+
共找到8篇文章
< 1 >
每页显示 20 50 100
斜率累积直线插补原理及其应用 被引量:4
1
作者 谭伟明 胡赤兵 +1 位作者 侯启真 田保仓 《甘肃工业大学学报》 1997年第1期41-44,共4页
取一段直线的较长坐标为基本坐标,斜率值为累积值,而后按基本坐标进给单位的个数进行斜率累积,则累积的结果便是另一个坐标进给单位的个数.本方法适用于斜率值k<1的直线的插补,在k<0.25条件下效果最佳.
关键词 齿向修形 直线插补 斜率累积 齿轮 数控加工
下载PDF
一种NMOS型折叠和内插电路及其SPICE分析 被引量:1
2
作者 谭开洲 《微电子学》 CAS CSCD 北大核心 1998年第2期107-113,共7页
将折叠和内插技术应用于高速A/D转换器中。以3μm器件参数、5V工作电压,分析了一种NMOS型折叠和内插电路在全温区范围内的功能,以及NMOS管衬底偏置效应和误差的影响。结果表明,在通常的工艺条件下,折叠电路可处理2... 将折叠和内插技术应用于高速A/D转换器中。以3μm器件参数、5V工作电压,分析了一种NMOS型折叠和内插电路在全温区范围内的功能,以及NMOS管衬底偏置效应和误差的影响。结果表明,在通常的工艺条件下,折叠电路可处理2.4V1MHz的满幅度输入信号,数字采样速度大于1MS/s,包含第一级内插电阻的折叠电路功耗为14mW。 展开更多
关键词 A/D转换器 信号折叠 内插电路 IC NMOS型
下载PDF
一种适用于折叠插值型ADC的新型编码器
3
作者 刘振 贾嵩 +2 位作者 王源 吉利久 张兴 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2009年第4期594-598,共5页
提出了一种新的适用于折叠插值型ADC的高速低功耗的编码器。该编码器使用异或-或算法完成码制转换,并且利用新的串并联多米诺电路来实现。另外,还提出了一种新的宽范围的误差校正和位同步方法应用于此编码器中。仿真结果表明,此种新型... 提出了一种新的适用于折叠插值型ADC的高速低功耗的编码器。该编码器使用异或-或算法完成码制转换,并且利用新的串并联多米诺电路来实现。另外,还提出了一种新的宽范围的误差校正和位同步方法应用于此编码器中。仿真结果表明,此种新型编码器的功耗延迟积比常用的ROM编码器降低了约56%,而且更适用于较高位数的折叠插值型ADC中。 展开更多
关键词 折叠插值 异或-或 串并联 多米诺电路 位同步
下载PDF
折叠内插A/D转换器中分布式T/H电路的建模分析 被引量:1
4
作者 姚炳昆 林俪 +3 位作者 李宁 叶凡 徐俊 任俊彦 《微电子学》 CAS CSCD 北大核心 2007年第2期194-198,203,共6页
分析了折叠内插A/D转换器中前置放大器和分布式采样保持电路的失真和对系统动态性能的影响,利用Hspice和Matlab进行了电路行为级的建模,分别对带宽受限、输入失调电压、时钟抖动和偏移等进行了仿真。最后,对数据进行了分析综合。所述结... 分析了折叠内插A/D转换器中前置放大器和分布式采样保持电路的失真和对系统动态性能的影响,利用Hspice和Matlab进行了电路行为级的建模,分别对带宽受限、输入失调电压、时钟抖动和偏移等进行了仿真。最后,对数据进行了分析综合。所述结论可用来估计折叠内插A/D转换器中的失真,作为设计参考。 展开更多
关键词 A/D转换器 电路建模 折叠内插 分布式采样保持电路
下载PDF
A 2 GS/s 8-bit folding and interpolating ADC in 90 nm CMOS
5
作者 贺文伟 孟桥 +1 位作者 张翼 唐凯 《Journal of Semiconductors》 EI CAS CSCD 2014年第8期140-144,共5页
A single-channel 2 GS/s 8-bit analog-to-digital converter in 90 nm CMOS process technology is pre- sented. It utilizes cascade folding architecture, which incorporates an additional inter-stage sample-and-hold ampli- ... A single-channel 2 GS/s 8-bit analog-to-digital converter in 90 nm CMOS process technology is pre- sented. It utilizes cascade folding architecture, which incorporates an additional inter-stage sample-and-hold ampli- fier between the folding circuits to enhance the quantization time. It also uses the foreground on-chip digital-assisted calibration circuit to improve the linearity of the circuit. The post simulation results demonstrate that it has a dif- ferential nonlinearity 〈 4-0.3 LSB and an integral nonlinearity 〈 ±0.25 LSB at the Nyquist frequency. Moreover, 7.338 effective numbers of bits can be achieved at 2 GSPS. The whole chip area is 0.88 × 0.88 mm2 with the pad. It consumes 210 mW from a 1.2 V single supply. 展开更多
关键词 folding and interpolating SHA COMPARATOR foreground digital calibration circuit
原文传递
高速ADC中折叠电路的改进
6
作者 欧阳忠明 邵志标 +1 位作者 姚剑峰 张国光 《微电子学与计算机》 CSCD 北大核心 2011年第9期131-134,共4页
针对8bit 125Ms/s折叠插值A/D转换器芯片设计,文中提出了一种新的折叠波产生算法,在低压设计中节省了电压设计余度.折叠电路的尾电流源采用低压宽摆幅的共源共栅结构,使差分对的尾电流源更匹配,改善了整个A/D转换器的非线性;折叠电路输... 针对8bit 125Ms/s折叠插值A/D转换器芯片设计,文中提出了一种新的折叠波产生算法,在低压设计中节省了电压设计余度.折叠电路的尾电流源采用低压宽摆幅的共源共栅结构,使差分对的尾电流源更匹配,改善了整个A/D转换器的非线性;折叠电路输出端采用跨阻放大器输出,提高了折叠电路输出端的带宽;采用共模反馈电路,使折叠输出的共模点更稳定,减小了折叠波的过零点失真.整个电路采用2.5V低电压设计,UMC 0.25μm的工艺模型参数,用Hspice对A/D电路进行模拟验证.结果表明,此电路取得了预期结果. 展开更多
关键词 折叠插值A/D转换器 折叠电路 尾电流源 带宽 共模反馈
下载PDF
TAO649D牵引电动机的参数分析
7
作者 胡礼源 《机车电传动》 北大核心 1990年第3期18-27,共10页
本文概要地介绍了TAO649B_2、TAO649C_1、TAO649D三种牵引电动机的主要技术参数,对TAO649D牵引电动机的主要结构参数进行了复算和对比,分析了该型电机在结构设计上的特点。
关键词 牵引电动机 参数 分析
下载PDF
莫尔条纹快速细分在光电轴角编码器中的应用 被引量:8
8
作者 王君立 李大一 刘琳 《微细加工技术》 2005年第4期16-20,共5页
详细介绍了莫尔条纹高插补系数快速细分的原理、硬件设计和软件设计,并将此细分装置应用于光电轴角编码器处理电路中。采用乘法倍频电路可以完成莫尔条纹信号的四倍频,提高了信号的正交性,达到了实验的要求。采用16位CHMOS微控制器8029... 详细介绍了莫尔条纹高插补系数快速细分的原理、硬件设计和软件设计,并将此细分装置应用于光电轴角编码器处理电路中。采用乘法倍频电路可以完成莫尔条纹信号的四倍频,提高了信号的正交性,达到了实验的要求。采用16位CHMOS微控制器80296SA进行软件8 192份细分,可以使光电轴角编码器的分辨率达到0.006″,测角精度σ≤0.4″,且该系统执行一次细分程序所需要的时间小于50μs。 展开更多
关键词 高插补系数快速细分 莫尔条纹 光电轴角编码器 倍频电路
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部