期刊文献+
共找到20篇文章
< 1 >
每页显示 20 50 100
SOI器件中瞬态浮体效应的模拟与分析 被引量:3
1
作者 卜伟海 黄如 +1 位作者 徐文华 张兴 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2001年第9期1147-1153,共7页
针对 SOI器件中的瞬态浮体效应进行了一系列的数值模拟 ,通过改变器件参数 ,比较系统地考察了 SOI器件中瞬态浮体效应 ,同时也研究和分析了瞬态浮体效应对 CMOS/SOI电路 (以环振电路为例 )的影响 ,并提出了抑制器件浮体效应的器件结构... 针对 SOI器件中的瞬态浮体效应进行了一系列的数值模拟 ,通过改变器件参数 ,比较系统地考察了 SOI器件中瞬态浮体效应 ,同时也研究和分析了瞬态浮体效应对 CMOS/SOI电路 (以环振电路为例 )的影响 ,并提出了抑制器件浮体效应的器件结构和参数优化设计 . 展开更多
关键词 SOI器件 浮体效应 环振电路 集成电路
下载PDF
SOI技术的发展思路 被引量:5
2
作者 陈昕 《电子器件》 CAS 2010年第2期193-196,共4页
对SOI技术的发展情况进行了概述。在此基础上,提出了新形势下SOI技术的发展思路。为了充分发挥SOI技术的优势,主要的思路是对影响器件稳定性的因素采取抑制方法、通过新结构和新材料的研究来应对硅基集成电路的固有弱点、通过关键技术... 对SOI技术的发展情况进行了概述。在此基础上,提出了新形势下SOI技术的发展思路。为了充分发挥SOI技术的优势,主要的思路是对影响器件稳定性的因素采取抑制方法、通过新结构和新材料的研究来应对硅基集成电路的固有弱点、通过关键技术攻关来应对SOI技术应用于射频及模拟和M/S电路时的物理模型问题、通过创新来推进SOI技术与新技术领域的融合。 展开更多
关键词 SOI(siliconon Insulator) 浮体效应 自加热效应 阈值漂移 辐射加固
下载PDF
部分耗尽SOIMOSFET中的浮体效应 被引量:3
3
作者 彭力 洪根深 《微电子学》 CAS CSCD 北大核心 2005年第6期597-599,611,共4页
介绍了部分耗尽SOIMOSFET中的浮体效应;简要描述了浮体效应的物理机制、测试结果,以及减小浮体效应的方法;同时,给出了在有体接触的情况下出现kink效应的测试结果。
关键词 SOI MOSFET 浮体效应 KINK效应
下载PDF
Mechanism of floating body effect mitigation via cutting off source injection in a fully-depleted silicon-on-insulator technology 被引量:2
4
作者 黄鹏程 陈书明 陈建军 《Chinese Physics B》 SCIE EI CAS CSCD 2016年第3期283-289,共7页
In this paper, the effect of floating body effect (FBE) on a single event transient generation mechanism in fully depleted (FD) silicon-on-insulator (SOI) technology is investigated using three-dimensional techn... In this paper, the effect of floating body effect (FBE) on a single event transient generation mechanism in fully depleted (FD) silicon-on-insulator (SOI) technology is investigated using three-dimensional technology computer-aided design (3D- TCAD) numerical simulation. The results indicate that the main SET generation mechanism is not carder drift/diffusion but floating body effect (FBE) whether for positive or negative channel metal oxide semiconductor (PMOS or NMOS). Two stacking layout designs mitigating FBE are investigated as well, and the results indicate that the in-line stacking (IS) layout can mitigate FBE completely and is area penalty saving compared with the conventional stacking layout. 展开更多
关键词 floating body effect in-line stacking SILICON-ON-INSULATOR source injection
下载PDF
Body-contact self-bias effect in partially depleted SOI-CMOS and alternatives to suppress floating body effect 被引量:1
5
作者 周建华 高明辉 +1 位作者 彭树根 邹世昌 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2011年第2期33-37,共5页
As SOI-CMOS technology nodes reach the tens ofnanometer regime, body-contacts become more and more ineffective to suppress the floating body effect. In this paper, self-bias effect as the cause for this failure is ana... As SOI-CMOS technology nodes reach the tens ofnanometer regime, body-contacts become more and more ineffective to suppress the floating body effect. In this paper, self-bias effect as the cause for this failure is analyzed and discussed in depth with respect to different structures and conditions. Other alternative approaches to suppressing the floating body effect are also introduced and discussed. 展开更多
关键词 partially depleted SOI-CMOS floating body effect HOT-CARRIERS kink-effect gate oxide tunneling
原文传递
Eliminating the floating-body effects in a novel CMOS-compatible thin-SOI LDMOS
6
作者 蒋永恒 罗小蓉 +6 位作者 李燕妃 王沛 范叶 周坤 王琦 胡夏融 张波 《Journal of Semiconductors》 EI CAS CSCD 2013年第9期53-57,共5页
A novel CMOS-compatible thin film SOI LDMOS with a novel body contact structure is proposed. It has a Si window and a P-body extended to the substrate through the Si window, thus, the P-body touches the P+ region to ... A novel CMOS-compatible thin film SOI LDMOS with a novel body contact structure is proposed. It has a Si window and a P-body extended to the substrate through the Si window, thus, the P-body touches the P+ region to form the body contact. Compared with the conventional floating body SOI LDMOS (FB SOI LDMOS) structure, the new structure increases the off-state BV by 54%, decreases the specific on resistance by 20%, improves the output characteristics significantly, and suppresses the self-heating effect. Furthermore, the advantages of the low leakage current and low output capacitance of SOI devices do not degrade. 展开更多
关键词 thin film SOI LDMOS body contact floating body effect parasitic BJT effect
原文传递
PD SOI MOSFET低频噪声研究进展 被引量:1
7
作者 范雪梅 毕津顺 +1 位作者 刘梦新 杜寰 《微电子学》 CAS CSCD 北大核心 2008年第6期817-822,共6页
随着器件尺寸的不断减小,PD SOI器件的低频噪声特性对电路稳定性的影响越来越大。研究了PD SOI器件低频过冲噪声现象,分析了此类器件在发生浮体效应、栅致浮体效应以及前背栅耦合效应时低频过冲噪声的产生机理及影响因素。最后指出,可... 随着器件尺寸的不断减小,PD SOI器件的低频噪声特性对电路稳定性的影响越来越大。研究了PD SOI器件低频过冲噪声现象,分析了此类器件在发生浮体效应、栅致浮体效应以及前背栅耦合效应时低频过冲噪声的产生机理及影响因素。最后指出,可以通过添加体接触或将PD SOI器件改进为双栅结构,达到有效抑制低频过冲噪声的目的。 展开更多
关键词 PD SOI MOSFET 低频噪声 浮体效应 前背栅耦合效应
下载PDF
SOI器件中浮体效应的研究进展 被引量:2
8
作者 朱鸣 林成鲁 邢昆山 《功能材料与器件学报》 CAS CSCD 2002年第3期297-302,共6页
SOI(SiliconOnInsulator)器件中氧化埋层的隔离作用带来的浮体效应,将显著地影响器件的性能。本文阐述了浮体效应产生的原因以及它对SOI器件和电路的影响,并从体接触和工艺角度两个方面介绍了目前国际上比较优异的抑制浮体效应的几种典... SOI(SiliconOnInsulator)器件中氧化埋层的隔离作用带来的浮体效应,将显著地影响器件的性能。本文阐述了浮体效应产生的原因以及它对SOI器件和电路的影响,并从体接触和工艺角度两个方面介绍了目前国际上比较优异的抑制浮体效应的几种典型器件结构。 展开更多
关键词 SOI器件 浮体效应 研究进展 翘曲效应 寄生双极晶体管效应
原文传递
Impact of back-gate bias on the hysteresis effect in partially depleted SOI MOSFETs
9
作者 罗杰馨 陈静 +4 位作者 周建华 伍青青 柴展 余涛 王曦 《Chinese Physics B》 SCIE EI CAS CSCD 2012年第5期473-478,共6页
The hysteresis effect in the output characteristics,originating from the floating body effect,has been measured in partially depleted(PD) silicon-on-insulator(SOI) MOSFETs at different back-gate biases.I D hystere... The hysteresis effect in the output characteristics,originating from the floating body effect,has been measured in partially depleted(PD) silicon-on-insulator(SOI) MOSFETs at different back-gate biases.I D hysteresis has been developed to clarify the hysteresis characteristics.The fabricated devices show the positive and negative peaks in the I D hysteresis.The experimental results show that the I D hysteresis is sensitive to the back gate bias in 0.13-渭m PD SOI MOSFETs and does not vary monotonously with the back-gate bias.Based on the steady-state Shockley-Read-Hall(SRH) recombination theory,we have successfully interpreted the impact of the back-gate bias on the hysteresis effect in PD SOI MOSFETs. 展开更多
关键词 floating body effect hysteresis effect back gate bias partially depleted (PD) SOl
下载PDF
一个实用的部分耗尽SOI器件体接触仿真模型 被引量:1
10
作者 姜凡 尹雪松 刘忠立 《微电子学》 CAS CSCD 北大核心 2005年第2期138-141,共4页
 文章描述了PDSOI器件的体接触失效过程,介绍了一种PDSOI器件一级近似体接触电阻计算方法;提出了一种实用的体接触电阻及其版图寄生参数的模型化方法。最后,应用体接触模型,设计了一个应用于0.8μmPDSOI128kSRAM的灵敏放大器,给出了仿...  文章描述了PDSOI器件的体接触失效过程,介绍了一种PDSOI器件一级近似体接触电阻计算方法;提出了一种实用的体接触电阻及其版图寄生参数的模型化方法。最后,应用体接触模型,设计了一个应用于0.8μmPDSOI128kSRAM的灵敏放大器,给出了仿真结果。 展开更多
关键词 部分耗尽 绝缘体上硅 体接触 浮体效应
下载PDF
一种新的部分耗尽SOI器件BTS结构 被引量:1
11
作者 李瑞贞 韩郑生 《电子器件》 EI CAS 2005年第4期730-732,共3页
提出了一种新的部分耗尽SOI体接触技术,与其它体接触技术相比,该方法可以有效抑制SOI器件的浮体效应。形成多晶硅栅之前在源区进行大剂量P+杂质注入,然后形成非对称源区浅结结构。然后生长硅化物电极,厚的硅化物穿透源区浅结与下面高浓... 提出了一种新的部分耗尽SOI体接触技术,与其它体接触技术相比,该方法可以有效抑制SOI器件的浮体效应。形成多晶硅栅之前在源区进行大剂量P+杂质注入,然后形成非对称源区浅结结构。然后生长硅化物电极,厚的硅化物穿透源区浅结与下面高浓度的体区形成欧姆接触。二维器件模拟表明该结构可以有效降低强反型区体区电势,从而抑制了浮体效应。 展开更多
关键词 SOI 浮体效应 体接触
下载PDF
新型部分耗尽SOI器件体接触结构
12
作者 宋文斌 毕津顺 韩郑生 《半导体技术》 CAS CSCD 北大核心 2008年第11期968-971,共4页
提出了一种部分耗尽SOI MOSFET体接触结构,该方法利用局部SIMOX技术在晶体管的源、漏下方形成薄氧化层,采用源漏浅结扩散,形成体接触的侧面引出,适当加大了Si膜厚度来减小体引出电阻。利用ISE-TCAD三维器件模拟结果表明,该结构具有较小... 提出了一种部分耗尽SOI MOSFET体接触结构,该方法利用局部SIMOX技术在晶体管的源、漏下方形成薄氧化层,采用源漏浅结扩散,形成体接触的侧面引出,适当加大了Si膜厚度来减小体引出电阻。利用ISE-TCAD三维器件模拟结果表明,该结构具有较小的体引出电阻和体寄生电容、体引出电阻随器件宽度的增加而减小、没有背栅效应。而且,该结构可以在不增加寄生电容为代价的前提下,通过适当的增加Si膜厚度的方法减小体引出电阻,从而更有效地抑制了浮体效应。 展开更多
关键词 绝缘体上硅 浮体效应 体接触 寄生电容 体电阻
下载PDF
亚微米PD CMOS/SOI工艺及H栅单边体引出研究
13
作者 李宁 刘存生 +1 位作者 孙丽玲 薛智民 《微电子学》 CAS CSCD 北大核心 2010年第3期448-453,共6页
研究开发了0.4μm PD CMOS/SOI工艺,试制出采用H栅双边体引出的专用电路。对应用中如何克服PD SOI MOSFET器件的浮体效应进行了研究;探讨在抑制浮体效应的同时减少对芯片面积影响的途径,对H栅双边体引出改为单边体引出进行了实验研究。... 研究开发了0.4μm PD CMOS/SOI工艺,试制出采用H栅双边体引出的专用电路。对应用中如何克服PD SOI MOSFET器件的浮体效应进行了研究;探讨在抑制浮体效应的同时减少对芯片面积影响的途径,对H栅双边体引出改为单边体引出进行了实验研究。对沟道长度为0.4μm、0.5μm、0.6μm、0.8μm的H栅PD SOI MOSFET单边体引出器件进行工艺加工及测试,总结出在现有工艺下适合单边体引出方式的MOSFET器件尺寸,并对引起短沟道PMOSFET漏电的因素进行了分析,提出了改善方法;对提高PD CMOS/SOI集成电路的设计密度和改进制造工艺具有一定的指导意义。 展开更多
关键词 亚微米工艺 H栅 PDCMOS/SOI 浮体效应 单边体引出
下载PDF
PDSOI体源连接环形栅nMOS特性研究
14
作者 毕津顺 海潮和 《固体电子学研究与进展》 CAS CSCD 北大核心 2008年第1期12-15,共4页
提出了一种基于部分耗尽绝缘体上硅的体源连接环形栅nMOS器件,并讨论了相应的工艺技术和工作机理。采用体源连接环形栅器件结构,有效地抑制了浮体环形栅器件中存在的浮体效应和寄生双极晶体管效应,使器件性能得到很大的提高。消除了浮... 提出了一种基于部分耗尽绝缘体上硅的体源连接环形栅nMOS器件,并讨论了相应的工艺技术和工作机理。采用体源连接环形栅器件结构,有效地抑制了浮体环形栅器件中存在的浮体效应和寄生双极晶体管效应,使器件性能得到很大的提高。消除了浮体环形栅器件的反常亚阈值斜率和Kink效应,DIBL从120.7mV/V降低到3.45mV/V,关态击穿电压从4.8V提高到12.1V。最后指出,体源连接环形栅器件非常适合于抗辐照加固等应用领域。 展开更多
关键词 部分耗尽绝缘体上硅 环形栅 浮体效应 体源连接
下载PDF
SOI技术问题和BSIM3SOIv1.3模型参数特点
15
作者 顾爱军 孙锋 《电子与封装》 2007年第11期31-34,38,共5页
SOI器件具有高速、低压、低功耗、抗辐照、耐高温等体硅器件不具备的优点,SOI CMOS技术开始用于深亚微米高速、低功耗、低电压大规模集成电路应用。但SOI技术还面临浮体效应、自加热效应等问题的挑战。作为SOI模型国际标准,BSIM3SOIv1.... SOI器件具有高速、低压、低功耗、抗辐照、耐高温等体硅器件不具备的优点,SOI CMOS技术开始用于深亚微米高速、低功耗、低电压大规模集成电路应用。但SOI技术还面临浮体效应、自加热效应等问题的挑战。作为SOI模型国际标准,BSIM3SOIv1.3提出了新的模型参数解决方案。BSIMPDSPICE器件模型是基于物理意义的模型,是在体硅MOS器件模型工业标准(BSIM3V3)的基础上开发而成,BSIMPD针对SOI固有的浮体效应引起的动态特性,自加热和体接触提出相应的模型参数。 展开更多
关键词 PD SOI 体效应 自加热效应 BSIM3SOI
下载PDF
图形化SOI LDMOS功率器件的性能分析
16
作者 程新红 宋朝瑞 +2 位作者 俞跃辉 赵天麟 李树良 《微处理机》 2005年第4期1-2,共2页
本文提出了一种在沟道下方埋氧层中开硅窗口的图形化SOI LDMOSFET新结构。工艺和性能分析表明,它可抑制SOI结构的浮体效应和自加热效应,具有低的泄漏电流,以及高的电流驱动能力。这种结构具有提高SOI功率器件性能和稳定性的开发潜力。
关键词 图形化SOI LDMOSFET 浮体效应 自加热效应
下载PDF
PSP-SOI模型在RF SOI技术中的应用
17
作者 张昊 范象泉 《集成电路应用》 2016年第12期41-45,共5页
SOI工艺因其独特的器件特性而被物联网时代所追捧。相对精准的器件模型显得愈加重要。这是在SOI器件特性和模型理论的基础上,采用PSP-SOI(PD)模型提取了一套完整的射频模型,并对模型进行了直流、交流、高频小信号以及大信号非线性等方... SOI工艺因其独特的器件特性而被物联网时代所追捧。相对精准的器件模型显得愈加重要。这是在SOI器件特性和模型理论的基础上,采用PSP-SOI(PD)模型提取了一套完整的射频模型,并对模型进行了直流、交流、高频小信号以及大信号非线性等方面的一系列的验证,基本满足各项指标要求。证明了该模型在RF SOI领域的有效性。 展开更多
关键词 PSP-SOI 部分耗尽 浮体效应 大信号 谐波验证
下载PDF
0.5μm SOI CMOS工艺开发与器件建模
18
作者 张书霖 陈磊 +7 位作者 严琼 张伟 刘盛富 苏杰 赖宗声 石艳玲 徐世美 杨飞 《微电子学》 CAS CSCD 北大核心 2011年第4期582-586,共5页
对0.5μmSOI CMOS工艺进行了开发,得到一套完整良好的工艺流程参数。根据流片测试结果,进行SOI CMOS器件的建模;利用BSI MproPlus软件中的BSI MSOI MOS模型,根据MOS管宽长比进行器件分类和建模,得到模型参数。对于部分耗尽SOI器件的固... 对0.5μmSOI CMOS工艺进行了开发,得到一套完整良好的工艺流程参数。根据流片测试结果,进行SOI CMOS器件的建模;利用BSI MproPlus软件中的BSI MSOI MOS模型,根据MOS管宽长比进行器件分类和建模,得到模型参数。对于部分耗尽SOI器件的固有浮体效应和kink效应,采用体接触方法来缓解其负面影响。 展开更多
关键词 绝缘体上硅 CMOS 器件建模 浮体效应
下载PDF
Gate-to-body tunneling current model for silicon-on-insulator MOSFETs
19
作者 伍青青 陈静 +4 位作者 罗杰馨 吕凯 余涛 柴展 王曦 《Chinese Physics B》 SCIE EI CAS CSCD 2013年第10期604-607,共4页
A gate-to-body tunneling current model for silicon-on-insulator (SOl) devices is simulated. As verified by the mea- sured data, the model, considering both gate voltage and drain voltage dependence as well as image ... A gate-to-body tunneling current model for silicon-on-insulator (SOl) devices is simulated. As verified by the mea- sured data, the model, considering both gate voltage and drain voltage dependence as well as image force-induced barrier low effect, provides a better prediction of the tunneling current and gate-induced floating body effect than the BSIMSOI4 model. A delayed gate-induced floating body effect is also predicted by the model. 展开更多
关键词 gate-to-body tunneling gate-induced floating body effect image force-induced barrier low effect silicon-on-insulator
下载PDF
0.5μm SOI CMOS器件和电路 被引量:1
20
作者 刘新宇 孙海峰 +1 位作者 海朝和 吴德馨 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2001年第5期660-663,共4页
研究了 0 .5μm SOI CMOS器件和电路 ,开发出成套的 0 .5μm SOI CMOS工艺 .经过工艺投片 ,获得了性能良好的器件和电路 ,其中当工作电压为 3V时 ,0 .5μm 10 1级环振单级延迟为 42 ps.同时 ,对部分耗尽 SOI器件特性 ,如“浮体”效应、... 研究了 0 .5μm SOI CMOS器件和电路 ,开发出成套的 0 .5μm SOI CMOS工艺 .经过工艺投片 ,获得了性能良好的器件和电路 ,其中当工作电压为 3V时 ,0 .5μm 10 1级环振单级延迟为 42 ps.同时 ,对部分耗尽 SOI器件特性 ,如“浮体”效应、“kink” 展开更多
关键词 “浮体”效应 反常亚阈值特性 SOI CMOS器件
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部