期刊文献+
共找到20篇文章
< 1 >
每页显示 20 50 100
用于射频接收机的三阶多级Σ-Δ调制小数分频频率合成器的实现 被引量:5
1
作者 王皓磊 仲顺安 李国峰 《北京理工大学学报》 EI CAS CSCD 北大核心 2013年第3期307-310,317,共5页
基于TSMC 0.18μm工艺实现了一款适用于射频收发机的全集成小数分频频率合成器.设计中采用了三阶MASH结构Σ-Δ调制器以消除小数杂散,为节省芯片面积使用了环形振荡器,同时在电路设计中充分考虑了各种非理想因素以提高频谱纯净度和降低... 基于TSMC 0.18μm工艺实现了一款适用于射频收发机的全集成小数分频频率合成器.设计中采用了三阶MASH结构Σ-Δ调制器以消除小数杂散,为节省芯片面积使用了环形振荡器,同时在电路设计中充分考虑了各种非理想因素以提高频谱纯净度和降低芯片功耗.仿真结果表明,该频率合成器可以在900MHz~1.4GHz的频率范围内产生间隔为25kHz的输出信号.在1.2GHz输出时,偏离载波频率1MHz处的相位噪声可以达到-106dBc/Hz,锁定时间小于10μs. 展开更多
关键词 小数分频 多级整形Σ-Δ调制器 环形振荡器 双模预分频器
下载PDF
A wideband low power low phase noise dual-modulus prescaler 被引量:2
2
作者 雷雪梅 王志功 王科平 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2011年第2期130-136,共7页
This paper describes a novel divide-by-32/33 dual-modulus prescaler (DMP). Here, a new combination of DFF has been introduced in the DMP. By means of the cooperation and coordination among three types, DFF, SCL, TPS... This paper describes a novel divide-by-32/33 dual-modulus prescaler (DMP). Here, a new combination of DFF has been introduced in the DMP. By means of the cooperation and coordination among three types, DFF, SCL, TPSC, and CMOS static flip-flop, the DMP demonstrates high speed, wideband, and low power consumption with low phase noise. The chip has been fabricated in a 0.18μm CMOS process of SMIC. The measured results show that the DMP's operating frequency is from 0.9 to 3.4 GHz with a maximum power consumption of 2.51 mW under a 1.8 V power supply and the phase noise is -134.78 dBc/Hz at 1 MHz offset from the 3.4 GHz carrier. The core area of the die without PAD is 57 x 30 #m2. Due to its excellent performance, the DMP could be applied to a PLL-based frequency synthesizer for many RF systems, especially for multi-standard radio applications. 展开更多
关键词 dual-modulus prescaler WIDEBAND low power low phase noise frequency synthesizer multi-standard radio
原文传递
高速双模前置分频器的速度优化设计 被引量:1
3
作者 邝小飞 《半导体技术》 CAS CSCD 北大核心 2002年第10期38-42,共5页
给出了一种新的高速动态有比CMOS D触发器的设计。在分析64/65双模前置分频器工作原理的基础上,提出了提高其工作速度的方法,运用单相时钟(TSPC)动态CMOS、伪NMOS等电路技术,设计了多种内部电路结构。经HSPICE模拟,在0.8mmCMOS工艺、... 给出了一种新的高速动态有比CMOS D触发器的设计。在分析64/65双模前置分频器工作原理的基础上,提出了提高其工作速度的方法,运用单相时钟(TSPC)动态CMOS、伪NMOS等电路技术,设计了多种内部电路结构。经HSPICE模拟,在0.8mmCMOS工艺、电源电压为5V的条件下,最高时钟频率达到了1.7GHz,其速度和集成度远远超过静态CMOS电路。 展开更多
关键词 高速双模 前置分频器 速度优化设计 最高时钟频率 CMOS电路设计 锁相环 频率合成器
下载PDF
基于TSPC的4/5双模前置分频器设计 被引量:2
4
作者 陶小妍 张海鹏 +1 位作者 阴亚东 王德君 《半导体技术》 CAS CSCD 北大核心 2014年第1期33-37,共5页
针对无线传感网络对射频电路高速、低功耗方面日益增长的性能要求,设计了一款用于高频锁相环中的高速、低功耗4/5双模前置分频器。在分析真单相时钟(TSPC)电路工作原理的基础上,指出了该电路结构存在的两个主要缺点,并结合器件工艺和物... 针对无线传感网络对射频电路高速、低功耗方面日益增长的性能要求,设计了一款用于高频锁相环中的高速、低功耗4/5双模前置分频器。在分析真单相时钟(TSPC)电路工作原理的基础上,指出了该电路结构存在的两个主要缺点,并结合器件工艺和物理给出了相应的版图优化解决方法。然后,采用SMIC 0.18μm标准CMOS工艺,设计了一款基于这种改进后的真单相时钟电路的集成4/5双模前置分频器。在版图优化设计后利用Cadence Spectre进行了后仿真验证,结果表明,在直流电源电压1.8 V时,该4/5双模前置分频器的最高工作频率可达到3.4 GHz,总功耗仅有0.80 mW。该4/5双模前置分频器的最低输入幅值为0.2 V时,工作频率范围为20 MHz^2.5 GHz,能够满足面向无线传感网络应用的锁相环(PLL)的高速、低功耗性能要求。 展开更多
关键词 高频 低功耗 双模前置分频器 真单相时钟(TSPC) 锁相环(PLL)
下载PDF
1.2V 6GHz 1.19mW 32/33前置分频器的设计 被引量:2
5
作者 葛洪利 徐太龙 +1 位作者 孟坚 吴秀龙 《电子技术(上海)》 2010年第3期76-77,共2页
基于4/5双模SCL分频结构设计了一个高速、低压、低功耗的32/33双模前置分频器。该设计基于TSMC90nm1P9M CMOS工艺,利用Mentor Graphics Eldo工具仿真,结果表明该分频器最高工作频率达6GHz,在电源电压1.2V,输入6GHz情况下,功耗仅1.19mW。
关键词 低功耗 双模前置分频器 源耦合逻辑 CMOS
原文传递
一种超低功耗5.8GHz双模前置分频器设计 被引量:2
6
作者 王菲菲 吴秀龙 +1 位作者 徐太龙 王振兴 《电子技术(上海)》 2010年第1期76-77,共2页
基于目前流行的TSPC高速电路,利用TSMC90nm 1P9M 1.2V CMOS工艺设计了高速、低压、低功耗32/33双模前置分频器,其适用于WLAN IEEE802.11a通信标准。运用Mentor Graphics Eldo对该电路进行仿真,仿真结果显示,工作在5.8GHz时功耗仅0.8mW,... 基于目前流行的TSPC高速电路,利用TSMC90nm 1P9M 1.2V CMOS工艺设计了高速、低压、低功耗32/33双模前置分频器,其适用于WLAN IEEE802.11a通信标准。运用Mentor Graphics Eldo对该电路进行仿真,仿真结果显示,工作在5.8GHz时功耗仅0.8mW,电路最高的工作频率可达到6.25GHz。 展开更多
关键词 双模前置分频器 单相时钟 高速度 低功耗
原文传递
A 4 GHz quadrature output fractional-N frequency synthesizer for an IR-UWB transceiver
7
作者 郭诗塔 黄鲁 +2 位作者 袁海泉 冯立松 刘志明 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2010年第3期74-79,共6页
This paper describes a 4 GHz fractional-N frequency synthesizer for a 3.1 to 5 GHz IR-UWB transceiver. Designed in a 0.18μm mixed-signal & RF 1P6M CMOS process, the operating range of the synthesizer is 3.74 to 4.44... This paper describes a 4 GHz fractional-N frequency synthesizer for a 3.1 to 5 GHz IR-UWB transceiver. Designed in a 0.18μm mixed-signal & RF 1P6M CMOS process, the operating range of the synthesizer is 3.74 to 4.44 GHz. By using an 18-bit third-order ∑-△ modulator, the synthesizer achieves a frequency resolution of 15 Hz when the reference frequency is 20 MHz. The measured amplitude mismatch and phase error between I and Q signals are less than 0.1 dB and 0.8° respectively. The measured phase noise is -116 dBc/Hz at 3 MHz offset for a 4 GHz output. Measured spurious tones are lower than -60 dBc. The settling time is within 80°s. The core circuit conupSigmaes only 38.2 mW from a 1.8 V power supply. 展开更多
关键词 frequency synthesizer dual-modulus prescaler ∑-△ modulator QVCO
原文传递
A 5-GHz programmable frequency divider in 0.18-μm CMOS technology
8
作者 舒海涌 李智群 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2010年第5期85-89,共5页
A 5-GHz CMOS programmable frequency divider whose modulus can be varied from 2403 to 2480 for 2.4-GHz ZigBee applications is presented.The divider based on a dual-modulus prescaler(DMP) and pulse-swallow counter is ... A 5-GHz CMOS programmable frequency divider whose modulus can be varied from 2403 to 2480 for 2.4-GHz ZigBee applications is presented.The divider based on a dual-modulus prescaler(DMP) and pulse-swallow counter is designed to reduce power consumption and chip area.Implemented in the 0.18-μm mixed-signal CMOS process,the divider operates over a wide range of 1-7.4 GHz with an input signal of 7.5 dBm;the programmable divider output phase noise is -125.3 dBc/Hz at an offset of 100 kHz.The core circuit without test buffer consumes 4.3 mA current from a 1.8 V power supply and occupies a chip area of approximately 0.015 mm^2.The experimental results indicate that the programmable divider works well for its application in frequency synthesizers. 展开更多
关键词 frequency divider dual-modulus prescaler pulse-swallow frequency synthesizer
原文传递
WSN射频芯片中6GHz RF CMOS低功耗双模前置分频器的设计 被引量:1
9
作者 陆磊 樊祥宁 《电子器件》 CAS 2009年第2期318-320,共3页
介绍了一种可以应用在无线传感网射频芯片中的超高速、低功耗32/33双模前置分频器的内部结构、电路设计原理以及版图设计。该前置分频器采用0.18μm RF CMOS工艺制作,工作频率范围为1~6 GHz,工作温度范围为-20^+80℃,在1.8 V电压下正常... 介绍了一种可以应用在无线传感网射频芯片中的超高速、低功耗32/33双模前置分频器的内部结构、电路设计原理以及版图设计。该前置分频器采用0.18μm RF CMOS工艺制作,工作频率范围为1~6 GHz,工作温度范围为-20^+80℃,在1.8 V电压下正常工作频率为4.8 GHz,最高工作频率达到6 GHz,电源电流为2.5 mA,满足系统指标要求。 展开更多
关键词 双模前置分频器 高速 低功耗
下载PDF
基于0.18μm CMOS工艺的ZigBee分频器设计
10
作者 蒋雪琴 《现代电子技术》 北大核心 2015年第23期71-75,共5页
为了降低ZigBee分频器的能量消耗,提出一种适用于2.45GHz频率的超低功率COMS分频器,可以用于2.45GHz整数分频锁相环频率合成器中,适用于ZigBee准网络。提出的分频器在吞脉冲分频器的基础上,通过一个简单的数字电路取代吞咽计数器... 为了降低ZigBee分频器的能量消耗,提出一种适用于2.45GHz频率的超低功率COMS分频器,可以用于2.45GHz整数分频锁相环频率合成器中,适用于ZigBee准网络。提出的分频器在吞脉冲分频器的基础上,通过一个简单的数字电路取代吞咽计数器,从而降低了功率消耗和设计复杂性。该分频器的模量可以在481-496之间调整。所有的电路设计都基于0.16μm的TSMCcM0s技术,使用1.8V直流电压供电。仿真结果显示,在2.45GHzISM频段中4b分频器的功耗为420μW,相比之前类似分频器减少了40%。 展开更多
关键词 吞咽分频器 整数分频锁相环 双模量前置分频器 ZIGBEE
下载PDF
一种用于高频频率合成器的低功耗可编程分频器
11
作者 刘文婷 张晓林 夏温博 《遥测遥控》 2010年第4期45-49,共5页
介绍一种应用于高频频率合成器的低功耗可编程分频器。分频器由双模前置分频器及数字可编程分频器构成。提出一种新的相位开关技术,并基于此技术设计了16/17双模前置分频器,模块结构简单,可工作于吉赫兹频段。数字部分采用一种优化算法... 介绍一种应用于高频频率合成器的低功耗可编程分频器。分频器由双模前置分频器及数字可编程分频器构成。提出一种新的相位开关技术,并基于此技术设计了16/17双模前置分频器,模块结构简单,可工作于吉赫兹频段。数字部分采用一种优化算法,使得其输出模式控制信号可直接控制双模前置分频器的分频比,简化了整体电路结构,提高了电路工作速度。设计基于SMIC0.18μm1P6M RF CMOS工艺实现,后仿真结果表明,电路工作频率最高可达3GHz,在1.8V供电电压、1.4GHz工作频率时,双模前置分频器的功耗仅为1.8mW。 展开更多
关键词 频率合成器 可编程分频器 双模前置分频器 相位开关
下载PDF
无线局域网射频前端VCO及高速双模预分频器设计
12
作者 徐勇 赵斐 王志功 《解放军理工大学学报(自然科学版)》 EI 2004年第3期42-45,共4页
论述了一种应用于 80 2 .1 1 a无线局域网射频前端高速频率合成器中两个关键模块的设计 :负阻 LC压控振荡器 ( VCO)与高速双模分频器 ( DMP)的射频全芯片集成。采用 0 .1 8μm CMOS工艺 ,1 .8V电压下进行仿真 ,VCO仿真偏离 4.5 GHz中心... 论述了一种应用于 80 2 .1 1 a无线局域网射频前端高速频率合成器中两个关键模块的设计 :负阻 LC压控振荡器 ( VCO)与高速双模分频器 ( DMP)的射频全芯片集成。采用 0 .1 8μm CMOS工艺 ,1 .8V电压下进行仿真 ,VCO仿真偏离 4.5 GHz中心频率 5 0 0 k Hz时 ,相位噪声为 - 1 1 9d Bc/Hz,VCO调谐范围为1 5 %。除 8/9双模预分频器实现了高速、低抖动、低功耗设计。均方差抖动 9ps,核心部分电源电流消耗 3.9m A。 展开更多
关键词 锁相环 压控振荡器 双模分频器
下载PDF
2.4GHz动态CMOS分频器的设计 被引量:4
13
作者 韩波 唐广 《国外电子元器件》 2006年第1期15-17,共3页
对现阶段的主流高速CMOS分频器进行分析和比较,在此基础上设计一种采用TSPC(truesinglephaseclock)和E-TSPC(extendedTSPC)技术的前置双模分频器电路。该分频器大大提高了工作频率,采用0.6μmCMOS工艺参数进行仿真的结果表明,在5V电源... 对现阶段的主流高速CMOS分频器进行分析和比较,在此基础上设计一种采用TSPC(truesinglephaseclock)和E-TSPC(extendedTSPC)技术的前置双模分频器电路。该分频器大大提高了工作频率,采用0.6μmCMOS工艺参数进行仿真的结果表明,在5V电源电压下,最高频率达到3GHz,功耗仅为8mW。 展开更多
关键词 锁相环 双模前置分频器 源极耦合逻辑 单相时钟 扩展单相时钟
下载PDF
A 900 MHz fractional-N synthesizer for UHF transceiver in 0.18μm CMOS technology
14
作者 毛旭瑞 黄北举 陈弘达 《Journal of Semiconductors》 EI CAS CSCD 2014年第12期94-100,共7页
A 900 MHz fractional-N synthesizer is designed for the UHF transceiver. The VCO with a 4 bits capacitor bank covers 823–1061 MHz that implements 16(2^4)sub-bands. A 7/8 dual-modulus prescaler is implemented with a ... A 900 MHz fractional-N synthesizer is designed for the UHF transceiver. The VCO with a 4 bits capacitor bank covers 823–1061 MHz that implements 16(2^4)sub-bands. A 7/8 dual-modulus prescaler is implemented with a phase-switching circuit and high-speed flip–flops, which are composed of source coupled logic. The proposed synthesizer phase-locked loop is demonstrated with a 50 k Hz band width by a low 12.95 MHz reference clock, and offers a better phase noise and band width tradeoff. To reduce the out-band phase noise, a 4-levels 3-order single-loop sigma–delta modulator is applied. When its relative frequency resolution is settled to 10^-6, the testing results show that the phase noises are –120.6 dBc/Hz at 1 MHz and –95.0 dBc/Hz at 100 k Hz. The chip is2.1 mm^2 in UMC 0.18μm CMOS. The power is 36 m W at a 1.8 V supply. 展开更多
关键词 UHF RFID reader frequency synthesizer VCO 7/8 dual-modulus prescaler △Σ modulator
原文传递
利用MC145152-2设计吞脉冲锁相频率合成器
15
作者 何红松 《零陵学院学报》 2004年第6期71-74,共4页
本文首先介绍专用集成锁相频率合成器芯片MC145152-2的结构特点和应用原理,然后介绍吞脉冲程序分频器原理,最后详细讨论用MC145152-2和MC12017构成吞脉冲锁相频率合成器电路的设计方法。
关键词 PLL频率合成器 双模前置分频器 吞脉冲程序分频器 电路设计
下载PDF
应用于Bluetooth频率合成器的可编程分频器设计
16
作者 程知群 周云芳 +2 位作者 周苏萍 朱雪芳 高俊君 《电子器件》 CAS 2009年第6期1019-1022,共4页
设计了一种应用于Bluetooth整数频率合成器的可编程分频器。电路设计采用SMIC0.18μmCMOS工艺和Cadence Spectre仿真器。整个分频电路由基于SCL(Source-Coupled Logic)结构实现的16/17双模预分频电路和基于标准数字逻辑单元实现的... 设计了一种应用于Bluetooth整数频率合成器的可编程分频器。电路设计采用SMIC0.18μmCMOS工艺和Cadence Spectre仿真器。整个分频电路由基于SCL(Source-Coupled Logic)结构实现的16/17双模预分频电路和基于标准数字逻辑单元实现的可编程计数器组成。频率合成器的信道间隔设为1MHz。通过对可编程计数器进行预置数,分频器覆盖整个ISM信号频段(2400-2478MHz)。 展开更多
关键词 蓝牙 分频器 16/17双模预分频 可编程计数器
下载PDF
一种新型高速低抖动低功耗双模预分频器及其在PLL频率综合器中的应用 被引量:7
17
作者 徐勇 王志功 +1 位作者 李智群 熊明珍 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2005年第1期176-179,共4页
提出了一种零中频两次变频 80 2 11a接收机频率合成方案 ,降低电路功耗的同时 ,提高了电路可靠性 .改进了双模预分频器的结构 ,提出了一种新型集成“或”逻辑的SCL结构D锁存器 .采用 0 18μm数模混合CMOS工艺投片测试表明 ,双模预分... 提出了一种零中频两次变频 80 2 11a接收机频率合成方案 ,降低电路功耗的同时 ,提高了电路可靠性 .改进了双模预分频器的结构 ,提出了一种新型集成“或”逻辑的SCL结构D锁存器 .采用 0 18μm数模混合CMOS工艺投片测试表明 ,双模预分频器在 1 8V电源下功耗仅 5 76mW(1 8V× 3 2mA) ,RMS抖动小于 1% . 展开更多
关键词 双模预分频器 可编程分频器 低功耗 低抖动
下载PDF
基于新型D触发器的双模前置分频器
18
作者 应建华 颜学超 彭颖 《计算机与数字工程》 2005年第3期73-75,共3页
在锁相环频率合成器中 ,双模前置分频器是一个速度瓶颈。分析了双模前置分频器的工作原理 ,提出了提高其工作速度的方法 ,包括给出一种新型高速CMOS动态D触发器的设计以及同步分频器的改进。经CadenceSpectre仿真 ,在0 .8um CMOS工艺 ,... 在锁相环频率合成器中 ,双模前置分频器是一个速度瓶颈。分析了双模前置分频器的工作原理 ,提出了提高其工作速度的方法 ,包括给出一种新型高速CMOS动态D触发器的设计以及同步分频器的改进。经CadenceSpectre仿真 ,在0 .8um CMOS工艺 ,电源电压为 5V的条件下 ,最高频率达到了 2 .0GHZ ,其速度和集成度远远超过静态CMOS电路。 展开更多
关键词 CMOS动态D触发器 双模前置分频器 速度优化 工作频率
下载PDF
应用于WLAN802.11b的分频器设计与仿真
19
作者 王菲菲 鲁世斌 +1 位作者 万丽娟 蒋先伟 《合肥师范学院学报》 2014年第3期25-28,共4页
分频器是电荷泵锁相环频率合成器中非常关键的组成部分,位于其反馈回路中。文中采用传统预分频器结构,基于4/5分频电路的32/33双模分频器,并对其进行低功耗优化设计。采用TSMC 90nm 1P9M CMOS工艺,利用Mentor Graphics Eldo对其进行仿真... 分频器是电荷泵锁相环频率合成器中非常关键的组成部分,位于其反馈回路中。文中采用传统预分频器结构,基于4/5分频电路的32/33双模分频器,并对其进行低功耗优化设计。采用TSMC 90nm 1P9M CMOS工艺,利用Mentor Graphics Eldo对其进行仿真,电路最高工作频率可达到6.8GHz。最后基于此双模前置分频器,设计适用于WLAN802.11b标准的可编程分频器。 展开更多
关键词 双模前置分频器 低功耗 高速度 源耦合逻辑
下载PDF
一种高速14/16双模相位开关预分频器
20
作者 周叶 沈维伦 +1 位作者 黄煜梅 洪志良 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2009年第4期493-498,共6页
分析了无线通信领域频率综合器的关键模块高速预分频器(prescaler)的设计方法,并根据电路要求设计了一个适用于WLAN802.11a/b/g标准的14/16双模相位开关预分频器.该电路采用SMIC0.18μmCMOS工艺实现,总芯片面积470μm×42... 分析了无线通信领域频率综合器的关键模块高速预分频器(prescaler)的设计方法,并根据电路要求设计了一个适用于WLAN802.11a/b/g标准的14/16双模相位开关预分频器.该电路采用SMIC0.18μmCMOS工艺实现,总芯片面积470μm×420μm.测试结果表明在1.8V电源电压下它的正常分频范围高达1.46~6GHz.当输入频率为6GHz时,电路在14和16两种分频模式下相位噪声分别为-117.70dBc/Hz@10kHz和~118.36dBc/Hz@10kHz. 展开更多
关键词 双模相位开关预分频器 频率综合器 锁相环 无线局域网
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部