期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
应用于超宽带收发机的多相时钟生成器的设计 被引量:2
1
作者 刘小峰 刘铛 +1 位作者 李宇根 王志华 《微电子学与计算机》 CSCD 北大核心 2016年第11期87-90,94,共5页
设计了一款用于超宽带(UWB)收发机的多相位基带时钟生成器.该时钟生成器通过分析锁相环(PLL)和延时锁定环(DLL)结构的共性,提出了一种全匹配的压控振荡器/压控延时线(VCO/VCDL)双模可配置结构,使时钟生成器可以分别在PLL/DLL两种模式下... 设计了一款用于超宽带(UWB)收发机的多相位基带时钟生成器.该时钟生成器通过分析锁相环(PLL)和延时锁定环(DLL)结构的共性,提出了一种全匹配的压控振荡器/压控延时线(VCO/VCDL)双模可配置结构,使时钟生成器可以分别在PLL/DLL两种模式下工作,为UWB收发机提供2GHz 10相位的基带时钟信号.该电路基于TSMC 65nm CMOS工艺设计实现,有效面积为0.03mm2.根据测试结果,PLL模式工作时输出相位噪声为-85.04dBc/Hz@1 MHz,参考杂散功率为-46.89dBc.供电电压为1V时,电路总功耗约为2.1mW. 展开更多
关键词 超宽带收发机 多相时钟生成 锁相环 延时锁定环 双模可配置
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部