期刊文献+
共找到46篇文章
< 1 2 3 >
每页显示 20 50 100
高精度数字检相电路设计 被引量:14
1
作者 金宁 汪伟 +1 位作者 张增耀 黄咏梅 《中国计量学院学报》 2002年第1期60-63,共4页
文章提出一种高精度数字检相电路 ,适合应用于相位法激光测距等要求精密测相的场合 .该电路采用脉冲填充法和单片机相结合 ,采取具体措施解决了零点漂移、幅值变化、频率变化等原因引起的测相误差 ,获得了高的相位测量精度和稳定性 。
关键词 数字检相 高精度测相电路
下载PDF
基于FFT的激光测距数字相位计的实现 被引量:15
2
作者 谢蕾 李季 +2 位作者 陈结祥 戚俊 黄正英 《量子电子学报》 CAS CSCD 北大核心 2003年第1期85-88,117,共5页
本文介绍了应用于激光相位式测距中的一种数字相位计的实现方法,该方法是基于DSP器件运用FFT算法完成的。文中阐述了其基本原理和具体实现过程,并给出了测量的试验结果,具有很高的应用价值。
关键词 FFT 激光测距 数字相位计 DSP 相位式测距 数字信号处理器 快速傅里叶变换
下载PDF
基于数字干涉仪的无源测向技术研究 被引量:15
3
作者 何晓明 赵波 《中国电子科学研究院学报》 2008年第5期460-463,共4页
提出了基于数字干涉仪测向技术的无源测向定位系统,简述了其工作原理和工程实现方法,对高精度数字鉴相和宽带数字干涉仪基线配置及解相位模糊等关键技术进行了阐述,并给出了系统性能测试结果及与国外相关系统的情况对比。
关键词 数字干涉仪 数字鉴相 解相位模糊
下载PDF
高精度数字鉴相技术的FPGA实现 被引量:11
4
作者 胡宗恺 饶志宏 《通信技术》 2010年第12期177-179,共3页
数字式干涉仪测向采用的是高精度数字鉴相技术,与传统的模拟鉴相技术相比可以大幅度提高鉴相精度,从而满足高精度干涉仪测向的要求。简要分析了数字干涉仪时域鉴相算法,详细阐述了实现高精度数字鉴相技术的关键环节,包括A/D采样,数字下... 数字式干涉仪测向采用的是高精度数字鉴相技术,与传统的模拟鉴相技术相比可以大幅度提高鉴相精度,从而满足高精度干涉仪测向的要求。简要分析了数字干涉仪时域鉴相算法,详细阐述了实现高精度数字鉴相技术的关键环节,包括A/D采样,数字下变频设计以及基于坐标旋转数字计算(CORDIC)算法的反正切函数的FPGA实现及优化处理。在Virtex5的vc5sx95t芯片上测试结果表明,可以将数字鉴相误差控制在1°以内。 展开更多
关键词 干涉仪测向 数字鉴相 基于坐标旋转数字计算
原文传递
Phase control system for SSRF linac 被引量:5
5
作者 YIN Chongxian YU Luyang LIU Dekang 《Nuclear Science and Techniques》 SCIE CAS CSCD 2008年第3期129-133,共5页
The design of phase control system in Shanghai Synchrotron Radiation Facility (SSRF) linac is presented in this paper. And digital phase detecting algorithm, the key for phase control system, is fully described. The t... The design of phase control system in Shanghai Synchrotron Radiation Facility (SSRF) linac is presented in this paper. And digital phase detecting algorithm, the key for phase control system, is fully described. The testing results for phase control system in 100MeV linac are discussed in detail. 展开更多
关键词 相位控制系统 直线性加速器 数字传感器 原子能
下载PDF
超声波电源中数字鉴相器设计
6
作者 刘宁庄 龙路阳 +1 位作者 杜光辉 段富才 《应用声学》 CSCD 北大核心 2023年第4期730-736,共7页
超声波电源系统中电压电流相位差测量精度影响着换能器振幅稳定性以及系统工作效率。目前基于异或门原理,采用分立数字芯片实现鉴相的方案,存在信号调理电路复杂、线性范围小、精度低等问题。为提高电压电流鉴相精度,该文提出了一种数... 超声波电源系统中电压电流相位差测量精度影响着换能器振幅稳定性以及系统工作效率。目前基于异或门原理,采用分立数字芯片实现鉴相的方案,存在信号调理电路复杂、线性范围小、精度低等问题。为提高电压电流鉴相精度,该文提出了一种数字鉴相器设计。该数字鉴相器采用正交解调原理鉴相,并使用坐标旋转数字算法在FPGA上实现了鉴相器的设计,简化了电路,减少了杂散信号的干扰。经过Modelsim仿真测试表明在30 dB信噪比条件下鉴相误差为0.21°,最后经过实验测试,数字鉴相器鉴相最大误差绝对值为0:256°,提高了测量精度。 展开更多
关键词 超声波电源 正交解调 数字鉴相器 坐标旋转数字算法
下载PDF
高精度中频数字鉴相器在FPGA上的实现 被引量:3
7
作者 刘晓庆 刘波 马新朋 《核技术》 CAS CSCD 北大核心 2012年第5期380-385,共6页
介绍了一种高精度中频数字鉴相器的鉴相原理,以及在设计过程中以数字滤波器为主的参数选择方法,并且将其在FPGA上硬件实现。该鉴相器采用数字I/Q技术,鉴相精度达到0.029°,利用该高精度中频数字鉴相器对3.71875 MHz中频信号进行鉴相... 介绍了一种高精度中频数字鉴相器的鉴相原理,以及在设计过程中以数字滤波器为主的参数选择方法,并且将其在FPGA上硬件实现。该鉴相器采用数字I/Q技术,鉴相精度达到0.029°,利用该高精度中频数字鉴相器对3.71875 MHz中频信号进行鉴相,实际鉴相结果为:绝对相位鉴相结果好于0.05°,均方根值为0.0076°;相对相位鉴相结果好于0.1°,均方根值为0.0287°。 展开更多
关键词 数字鉴相器 数字滤波器 数字I/Q FPGA
原文传递
光盘稳速锁相伺服系统的分析 被引量:3
8
作者 张彤 王学武 《长春理工大学学报(自然科学版)》 1990年第4期11-14,共4页
本文给出稳速锁相饲服系统模型,并对伺服系统的主要参数进行分析,最后给出结论。
关键词 稳速 锁相伺服系统 数字鉴相器
下载PDF
一种新型数字鉴频/鉴相器的设计 被引量:3
9
作者 万天才 《微电子学》 CAS CSCD 1996年第2期84-87,共4页
介绍了一种数字鉴频/鉴相器的逻辑设计、电路设计、版图设计和工艺制作技术,设计的电路工作频率为8MHz,鉴相灵敏度为0.12V/rad,鉴相范围达±2π。该电路具有可靠性好、稳定度高等特点,可广泛应用于数字锁相环电... 介绍了一种数字鉴频/鉴相器的逻辑设计、电路设计、版图设计和工艺制作技术,设计的电路工作频率为8MHz,鉴相灵敏度为0.12V/rad,鉴相范围达±2π。该电路具有可靠性好、稳定度高等特点,可广泛应用于数字锁相环电路中。 展开更多
关键词 集成电路 鉴频 鉴相器 数字 模拟 TTL电路
下载PDF
基于取样混频的宽带低相噪频综研究 被引量:3
10
作者 周叶华 叶宝盛 +1 位作者 胡骥 卢胜军 《通信对抗》 2013年第1期32-35,共4页
提出了一种新型的宽带低相噪频综方案。该方案将取样混频技术和数字鉴相技术相结合,可以有效避免取样锁相环技术的捕获问题。从电路设计、理论分析等方面介绍了该方案。实测结果与仿真结果较为吻合,并且获得了可与目前取样锁相技术相比... 提出了一种新型的宽带低相噪频综方案。该方案将取样混频技术和数字鉴相技术相结合,可以有效避免取样锁相环技术的捕获问题。从电路设计、理论分析等方面介绍了该方案。实测结果与仿真结果较为吻合,并且获得了可与目前取样锁相技术相比拟的低相噪性能,进一步验证了该方案的可行性。 展开更多
关键词 取样混频 数字鉴相 宽带频率合成
下载PDF
一种新型混合信号时钟延时锁定环电路设计 被引量:3
11
作者 朱曼子 刘伯安 《微电子学与计算机》 CSCD 北大核心 2007年第3期154-157,共4页
给出了数字时钟管理器(DCM)中的一种新型时钟延时锁定环电路(Clock Delay Locked Loop)的设计,为高速同步数据采集系统提供可靠的时钟解决方案。该电路设计是基于延时锁定环(DLL)原理上,采用混合信号电路设计方案来实现。设计中的数字... 给出了数字时钟管理器(DCM)中的一种新型时钟延时锁定环电路(Clock Delay Locked Loop)的设计,为高速同步数据采集系统提供可靠的时钟解决方案。该电路设计是基于延时锁定环(DLL)原理上,采用混合信号电路设计方案来实现。设计中的数字电路控制模块,通过对改进后的电荷泵中的附加开关工作时间的精确控制来实现对输入时钟信号所需延时的精确控制,从而得到所需的延时。该电路不会累积相位误差,具有良好的噪声敏感度。电路采用0.18μm的CMOS工艺,工作电压1.5V,可管理的时钟信号最高频率为360MHz,延时范围为1T,延时精度为T/32。 展开更多
关键词 延时锁定环(DLL) 电荷泵 数字鉴相器 压控延时线(VCDL)
下载PDF
高速数字电路相位噪声测试研究 被引量:1
12
作者 蒲璞 崔庆林 蒲林 《微电子学》 CAS CSCD 北大核心 2009年第3期324-327,共4页
对高速数字电路相位噪声测试技术进行了探索。利用直接频谱仪法、鉴相器法、鉴频器法等相位噪声测试方法,通过阻抗匹配等合理的测试设计,开发出测试系统,对高速数字电路相位噪声进行了测试研究,获得了准确的测试数据,有效地表征了电路... 对高速数字电路相位噪声测试技术进行了探索。利用直接频谱仪法、鉴相器法、鉴频器法等相位噪声测试方法,通过阻抗匹配等合理的测试设计,开发出测试系统,对高速数字电路相位噪声进行了测试研究,获得了准确的测试数据,有效地表征了电路实际性能。 展开更多
关键词 数字电路 相位噪声 鉴相器 鉴频器 阻抗匹配
下载PDF
一种新型同步摄影控制系统 被引量:2
13
作者 陆玲明 吴圣雄 柏子平 《光子学报》 EI CAS CSCD 1992年第2期167-171,共5页
本文介绍了一种新型同步摄影控制系统,它应用具有良好瞬态响应的速度控制和具有较为理想特性的鉴频鉴相技术,大大地缩短了频率牵引过程,使系统快速地进入相位锁定区域,实现了高的同步摄影精度、宽的同步摄影频率范围、短的同步时间,使... 本文介绍了一种新型同步摄影控制系统,它应用具有良好瞬态响应的速度控制和具有较为理想特性的鉴频鉴相技术,大大地缩短了频率牵引过程,使系统快速地进入相位锁定区域,实现了高的同步摄影精度、宽的同步摄影频率范围、短的同步时间,使同步摄影控制系统性能有较大的提高。 本文介绍了该系统的设计思想、控制系统电路、系统性能。该系统已成功地应用于靶场中。系统结构简单,工作稳定可靠,有一定的实用价值。 展开更多
关键词 同步摄影 靶场 光电跟踪 测量
下载PDF
基于积分结构的数字正切锁相环改进设计 被引量:1
14
作者 付东兵 徐洋洋 +1 位作者 邱雅倩 姚亚峰 《电视技术》 2019年第1期1-4,34,共5页
针对时延数字正切锁相环存在跟踪盲区、环路建立时间长和非线性等问题,提出一种基于积分结构的改进数字正切锁相环设计。为使鉴相器具有更好的线性特征,采用积分结构代替固定时延单元。通过提取信号幅度中的频率信息并将其用于频率粗调... 针对时延数字正切锁相环存在跟踪盲区、环路建立时间长和非线性等问题,提出一种基于积分结构的改进数字正切锁相环设计。为使鉴相器具有更好的线性特征,采用积分结构代替固定时延单元。通过提取信号幅度中的频率信息并将其用于频率粗调,可较大幅度的减少频率跟踪时间。对积分结构的数字正切锁相环进行了理论描述和分析,并利用System Generator建立设计模型并仿真。结果表明,积分结构的数字正切锁相环不仅能够消除跟踪盲区,提高相位鉴别精度,还能较快进入锁定状态,减少约31%的锁定时间,改进效果明显。 展开更多
关键词 数字正切锁相环 积分结构 线性鉴相器 全数字锁相环
下载PDF
数字检相式互感器校验设备电路设计 被引量:1
15
作者 张松波 宋德风 《哈尔滨电工学院学报》 CSCD 1996年第2期183-188,共6页
本文给出数字检相式互感器校验设备电路设计,包括:补偿隔离C.T.漏磁通的有源随动系统、极性指示电路、电流百分数显示、硬控放大、程控放大、无相位畸变50Hz带通滤波器、自稳零90°相移器和用于检相计数、象限识别的锁... 本文给出数字检相式互感器校验设备电路设计,包括:补偿隔离C.T.漏磁通的有源随动系统、极性指示电路、电流百分数显示、硬控放大、程控放大、无相位畸变50Hz带通滤波器、自稳零90°相移器和用于检相计数、象限识别的锁相倍频器及用于矢量求和的数模乘法器。各单元电路实测结果,均达设计要求,从而实现了整体电路设计。 展开更多
关键词 数字检相 设计 互感器 校验设备 电路
下载PDF
Design of Digital Multi-Radian Phase Detector on J-TEXT
16
作者 李俊 杨州军 +2 位作者 高丽 刘明海 庄革 《Plasma Science and Technology》 SCIE EI CAS CSCD 2014年第10期974-977,共4页
A real time system used to detect phase difference between two sinusoidal signals is proposed in this paper. The system is designed to process the phase signal of the far-infrared (FIR) hydrogen cyanide (HCN) inte... A real time system used to detect phase difference between two sinusoidal signals is proposed in this paper. The system is designed to process the phase signal of the far-infrared (FIR) hydrogen cyanide (HCN) interferometer on J-TEXT. It is based on zero-crossing detection and makes use of the digital circuit. Compared with a traditional zero-crossing phase detector, it doesn't need to sacrifice the time resolution to expand the phase range. The phase difference is divided into two parts, the integer part and the fraction part. In each detecting cycle, they are detected separately. It outputs digital signals that are more stable for transmission. A prototype was built on J-TEXT using discrete components. A practical method is proposed to deal with the counting error caused by the deviation of electronic components in manufacture. Reasonable results were obtained on the prototype. The phase resolution reaches 2π/64 in test, and can still be improved by raising the clock frequency. 展开更多
关键词 phase detector multi-radian digital HCN interferometer
下载PDF
应答着陆系统测角方案设计
17
作者 杨益欢 赵修斌 王伟 《电光与控制》 北大核心 2012年第6期74-78,共5页
从应答着陆系统的基本测角原理入手,设计了系统角度测量的数字电路实现方案。分析了数字下变频和高精度数字鉴相等关键技术。以FPGA为平台,采用CORDIC算法设计数字鉴相器,并在QuartusⅡ环境下进行方案的计算机仿真分析。结果表明,该方... 从应答着陆系统的基本测角原理入手,设计了系统角度测量的数字电路实现方案。分析了数字下变频和高精度数字鉴相等关键技术。以FPGA为平台,采用CORDIC算法设计数字鉴相器,并在QuartusⅡ环境下进行方案的计算机仿真分析。结果表明,该方案是可行、有效的,能满足系统的精度要求,且易于实现。 展开更多
关键词 应答着陆系统 角度测量 数字下变频 数字鉴相器
下载PDF
应用于全数字锁相环的动态器件匹配与低功耗鉴相技术
18
作者 刘鹏飞 李巍 李宁 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2013年第4期526-534,共9页
提出了应用于全数字锁相环的改进的动态器件匹配技术和低功耗鉴相技术.利用低功耗鉴相技术简化了传统的全数字锁相环的鉴相原理,发明出一种新型的数字鉴相器,降低了数字电路实现的复杂性,降低了功耗;同时,本文所述的应用于全数字锁相环... 提出了应用于全数字锁相环的改进的动态器件匹配技术和低功耗鉴相技术.利用低功耗鉴相技术简化了传统的全数字锁相环的鉴相原理,发明出一种新型的数字鉴相器,降低了数字电路实现的复杂性,降低了功耗;同时,本文所述的应用于全数字锁相环的动态器件匹配技术,降低了电容的工艺偏差对锁相环输出调谐曲线的不利影响,优化了锁相环的性能.该全数字锁相环采用TSMC 0.13μm CMOS工艺进行设计,仿真结果表明,本文所述的低功耗鉴相器功能正确,可使全数字锁相环正确地锁定在2.4~5.2GHz,本文所述的基于改进算法的芯片中鉴相器部分具有传统架构鉴相器53.2%的功耗与66.5%的芯片面积.测试结果表明,动态器件匹配技术使振荡器的输出调谐曲线(本文指输出频率与DCO调制字码值的曲线关系)更加接近理想情况. 展开更多
关键词 全数字锁相环 数字鉴相器 低功耗 动态器件匹配 调谐曲线优化
原文传递
数字化干涉仪测角技术
19
作者 丁孝永 童琼 《宇航计测技术》 CSCD 2017年第5期53-56,共4页
数字化干涉仪测角采用的是高精度数字鉴相技术,该技术与传统的模拟鉴相技术相比可以大幅度提高鉴相精度,从而满足高精度干涉仪测角的要求。基于数字干涉仪鉴相算法,通过两路正交本振信号分别与两路待测相信号相乘,使用CIC滤波器除乘积... 数字化干涉仪测角采用的是高精度数字鉴相技术,该技术与传统的模拟鉴相技术相比可以大幅度提高鉴相精度,从而满足高精度干涉仪测角的要求。基于数字干涉仪鉴相算法,通过两路正交本振信号分别与两路待测相信号相乘,使用CIC滤波器除乘积中的高频信号,最后通过CORDIC算法计算出相位差。经过干涉仪测角模拟器上测试结果表明,其数字鉴相误差小于0.2°。 展开更多
关键词 干涉仪测角 数字鉴相 数字接收机
下载PDF
数字检相式互感器校验仪误差分析
20
作者 张松波 权五云 《黑龙江大学工程学报》 1996年第2期14-18,27,共6页
对数字检相式互感器校验仪进行了误差分析,包括取差电阻自身阻值误差和对取差互感器反作用误差、90°移相误差、异或门检相误差、CLK频率误差、平衡彻底世误差、D/A转换误差、传输系数误差、关门误差及噪声等。通过分析,... 对数字检相式互感器校验仪进行了误差分析,包括取差电阻自身阻值误差和对取差互感器反作用误差、90°移相误差、异或门检相误差、CLK频率误差、平衡彻底世误差、D/A转换误差、传输系数误差、关门误差及噪声等。通过分析,认为起主要作用的是CLK频率和异或门检相带来的误差,在最佳CLK频率,两项之和近达±1%FS。最后,整机误差综合后误差略超±1%FS,与实测结果相符。 展开更多
关键词 互感器校验仪 误差分析与综合 数字检相
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部