-
题名基于FPGA的数字逻辑器件开发及优化设计
被引量:7
- 1
-
-
作者
戴泰初
阙沛文
-
机构
上海交通大学电子信息学院
-
出处
《微电子学》
CAS
CSCD
北大核心
2002年第5期397-400,共4页
-
文摘
介绍了基于现场可编程门阵列 ( FPGA)的数字逻辑器件开发及其电子设计自动化方法 ,详细讨论了在 MAX+ plus II环境下有效地提高开发数字逻辑电路效率的优化设计方法。
-
关键词
现场可编程逻辑门阵列
数字逻辑器件
硬件描述语言
电子设计自动化
-
Keywords
FPGA
digital logic device
Hardware description language
Electronic design automation
-
分类号
TN47
[电子电信—微电子学与固体电子学]
TN492
-
-
题名一种用于高速同步数据采集设备的数字锁相环
被引量:3
- 2
-
-
作者
林旭
余锋
-
机构
浙江大学数字技术及仪器研究所
-
出处
《微电子学》
CAS
CSCD
北大核心
2003年第4期348-351,共4页
-
文摘
介绍了一种适用于可编程逻辑器件、为高速同步数据采集设备提供可靠时钟解决方案的全数字锁相环电路。该电路采用路径延时环形数控振荡器,并具备时钟倍频和同步功能,最高工作频率可达100MHz,同步和频率锁定误差不超过1ns。采用标准硬件描述语言设计,可适用于各种可编程逻辑器件,具有简单灵活、可移植性强、易于控制的特点。
-
关键词
锁相环
数控振荡器
数据采集
路径延时
可编程逻辑器件
-
Keywords
Phase locked loop
digital controlled oscillator
Data acquisition
Path delay
Programmable logic device
-
分类号
TN911.8
[电子电信—通信与信息系统]
TN431.2
[电子电信—信息与通信工程]
-
-
题名基于PCI总线的数字下变频模块设计
被引量:4
- 3
-
-
作者
辛勤
周良柱
万建伟
李丽
-
机构
国防科技大学电子技术系
国防科技大学航天技术系
-
出处
《数据采集与处理》
CSCD
2000年第3期367-372,共6页
-
文摘
提出了一种基于 PCI总线的数字下变频模块设计方案 ,它与商业化的 DSP处理板相结合 ,可以构成一个完整的多制式数字接收机。文中首先介绍它的总体结构 ,并分析了其中主要功能模块的工作原理 ,最后着重阐述全局控制器的设计与主控程序的工作流程。
-
关键词
PCI总线
软件无线电
数字下变频模块
数字接收机
-
Keywords
sampling
digital down converter
PCI bus
programmable logic device
software radio
-
分类号
TN85
[电子电信—信息与通信工程]
-
-
题名多制式调制模块的原理与设计
被引量:3
- 4
-
-
作者
辛勤
龚享铱
周良柱
李丽
-
机构
国防科技大学电子科学与工程学院
国防科技大学航天与材料工程学院
-
出处
《国防科技大学学报》
EI
CAS
CSCD
2000年第5期55-59,共5页
-
文摘
分析了多制式调制的原理 ,提出并实现了一种基于PCI总线的多制式调制模块的设计方案。它采用正交调制与数字上变频方法 ,可以生成多种中频调制信号。它的另一个特点是将基带处理单元用PCI总线隔离开来 ,可以结合通用计算机或商用DSP处理模块 ,构成一结构灵活而又具有实时处理能力的多制式调制系统。
-
关键词
通信
正交调制
数字上变频
PCI总线
可编程逻辑器件
多制式
调膜块
-
Keywords
orthogonal modulation, digital up converting, PCI bus, programmable logic device
-
分类号
TN911.3
[电子电信—通信与信息系统]
-
-
题名IIR数字滤波器的FPGA实现
被引量:5
- 5
-
-
作者
朱幼莲
陶为戈
-
机构
江苏技术师范学院电信学院
-
出处
《电气电子教学学报》
2007年第2期52-54,58,共4页
-
文摘
本文介绍了IIR滤波器的FPGA实现方法,给出了IIR数字滤波器的时序控制、延时、补码乘法和累加四个模块的设计方法,并用VHDL和FPGA器件实现了IIR数字滤波。结果表明,这种实现方法扩展性好,灵活性强,速度快,专用资源少,在工程实际中有较好的应用前景。
-
关键词
数字滤波
可编程逻辑器件
硬件描述语言
-
Keywords
digital filter
programmable logic device
VHDL
-
分类号
TN713.7
[电子电信—电路与系统]
TP311.5
[自动化与计算机技术—计算机软件与理论]
-
-
题名基于DSP技术的自适应调制器的设计
被引量:3
- 6
-
-
作者
孟利民
杨扬
仇佩亮
-
机构
浙江工业大学信息工程学院
浙江大学信息与通信工程研究所
-
出处
《浙江工业大学学报》
CAS
2001年第4期323-327,共5页
-
基金
浙江省自然科学基金资助项目 ( 6 990 0 1)
-
文摘
基于数字信号处理 (DSP)技术的自适应调制系统是以当今计算机技术和数字信号处理技术的高度发展为前提的 ,是移动宽带系统的关键技术之一。本文介绍了通过改变符号率及调制电平的方法实现的自适应调制器的设计与实现方案 ,该方案可以采用基于DSP技术的可编程逻辑器件来实现。
-
关键词
自适应调制器
DSP技术
可编程逻辑器件
设计
数字信号处理
移动宽带系统
-
Keywords
adaptive modulation
digital signal processing
programmable logic device
-
分类号
TN761
[电子电信—电路与系统]
-
-
题名一种简易的超宽带纳秒级脉冲发生器设计
被引量:4
- 7
-
-
作者
赵红梅
马琳琳
崔光照
-
机构
郑州轻工业学院电气信息工程学院
-
出处
《现代电子技术》
2012年第19期12-14,共3页
-
基金
河南省教育厅自然科学研究计划项目(2010B140017)
河南省科技攻关计划项目基金资助(11210221010188)
-
文摘
为了得到超宽带纳秒级窄脉冲信号,在对UWB脉冲产生方法分析总结的基础上,提出了一种基于数字逻辑器件的简单脉冲产生电路。对实际制做的电路进行了测试,能够得到重复频率为10 MHz,脉冲宽度约为4ns,幅度约为500mV的窄脉冲。该电路成本低,结构简单,易于制作,工程实用性较强。
-
关键词
超宽带
纳秒级窄脉冲
数字逻辑器件
TTL
-
Keywords
ultra-wideband (UWB) nano-seconds narrow pulse
digital logic device
TTL
-
分类号
TN784-34
[电子电信—电路与系统]
-
-
题名组合逻辑电路的设计方法与设计技巧
被引量:3
- 8
-
-
作者
张洁
孙斌
崔瑞雪
齐建玲
-
机构
北华航天工业学院电子工程系
中国人民解放军
-
出处
《北华航天工业学院学报》
CAS
2014年第4期23-26,共4页
-
基金
河北省教育厅资助科研项目(Z2013156)
廊坊市的科学研究与发展计划项目(2013011002)
北华航天工业学院教学建设与教学改革研究项目(KY-2013-013)
-
文摘
在《数字逻辑与数字系统设计》课程教学中,"组合逻辑电路"处于整个教学体系的中间地位。结合"监视交通信号灯工作状态"逻辑电路,本文详细阐述了组合逻辑电路设计的几种常用方法和相应的设计技巧,对教材和教学大纲中的内容进行了补充,有助于提高学生的学习效率。
-
关键词
组合逻辑电路
设计方法
数字逻辑器件
-
Keywords
combinational logic circuit
design methods
digital logic device
-
分类号
TN702
[电子电信—电路与系统]
-
-
题名基于EDA技术的现代数字系统设计
被引量:3
- 9
-
-
作者
金孟树
-
机构
温州职业技术学院
-
出处
《温州职业技术学院学报》
2002年第1期51-54,共4页
-
文摘
文章介绍了应用EDA技术实现数字系统设计的方法,并以数字钟设计为例,说明了基于可编程逻辑器件的数字系统设计的特点。
-
关键词
现代数字系统
EDA技术
可编程逻辑器件
数字钟
计时电路
显示模块设计
-
Keywords
EDA technique
digital system
Programmable logic device
Top-down
-
分类号
TN79
[电子电信—电路与系统]
-
-
题名线性相位FIR数字滤波器的CPLD实现
被引量:2
- 10
-
-
作者
朱幼莲
-
机构
江苏技术师范学院电信系
-
出处
《工矿自动化》
北大核心
2005年第1期20-22,共3页
-
文摘
介绍了线性相位滤波器的CPLD实现方法 ,给出了串、并结合的加法树CPLD的实现结构 ,并用VHDL语言和FLEX1 0K器件实现了线性相位数字滤波。结果表明 :这种实现方法扩展性好 ,灵活性强 ,速度快。
-
关键词
数字滤波器
可编程逻辑器件
数字信号处理
-
Keywords
digital filter, programmable logic device, digital signal processing
-
分类号
TN431.2
[电子电信—微电子学与固体电子学]
TP311.52
[自动化与计算机技术—计算机软件与理论]
-
-
题名基于FPGA的数字存储示波器
被引量:2
- 11
-
-
作者
周德新
王鹏
范守正
朱鸿林
-
机构
中国民用航空学院机电工程学院
-
出处
《中国民航学院学报》
2004年第2期25-28,共4页
-
基金
中国民航学院科研资助项目(2121106-24).
-
文摘
基于FPGA的数字存储示波器,以可编程逻辑器件ACEX1K30TC144-3和89c51单片机为核心,由通道输入调整、数据采集、数据处理、波形显示和操作面板等功能模块组成。系统中的数据采集及数据处理模块,采用了FPGA内制的RAMIP核,使系统的工作频率基本不受外围器件影响,经maxplusII延时分析,其内核频率可以达到40MHz以上,这对于数据处理速度和实时性要求比较高的应用领域具有重要的意义。
-
关键词
数字存储示波器
单片机
可编程逻辑器件
FPGA
-
Keywords
digital memory oscillograph
chip microcomputer
programmable logic device
FPGA
-
分类号
TN919.5
[电子电信—通信与信息系统]
-
-
题名基于DSP的实时视频处理系统及应用
被引量:1
- 12
-
-
作者
杨东华
李久贤
谢树林
-
机构
东南大学自动控制系
-
出处
《南京理工大学学报(社会科学版)》
2005年第S1期157-160,共4页
-
文摘
该文以高性能浮点数字信号处理器(DSP)———TMS320VC33为核心,结合专用视频解码器、大容量双口RAM和复杂可编程逻辑器件,构建了一个实时视频处理系统,实现了对PAL制复合视频信号的采集、存储和处理,并将此系统应用到电视跟踪系统中,实现了对目标的智能跟踪。
-
关键词
数字信号处理器
双口RAM
可编程逻辑器件
电视跟踪
-
Keywords
digital signal processor
dual-port RAM
programmable logic device
TV track
-
分类号
TN911.73
[电子电信—通信与信息系统]
-
-
题名一种由可编程逻辑器件集成的数字滤波器的设计及应用
被引量:2
- 13
-
-
作者
王海涌
申功勋
-
机构
北京航航空航天大学第五研究室
-
出处
《中国惯性技术学报》
EI
CSCD
2003年第5期52-54,共3页
-
基金
国家自然科学基金(69774029)资助课题
-
文摘
介绍了由可编程逻辑器件集成的数字预滤器(prefilter)的设计原理,该预滤器用于滤除某些输入信道的尖峰或毛刺干扰,提供了其IP软核(Soft Core)的状态机模型、原文件和仿真结果。设计软件中状态变量安排合理,换用其它器件或采用其它开发软件平台也不会造成上电紊乱,占用编程资源很少,模块具有简洁稳定性和可移植性。
-
关键词
数字滤波器
可编程逻辑器件
集成
设计
状态机模型
IP软核
-
Keywords
digital filter
programmable logic device
IP
soft core
state machine
-
分类号
TN713.7
[电子电信—电路与系统]
-
-
题名光学逻辑器件和光学逻辑(Ⅰ)
被引量:1
- 14
-
-
作者
余飞鸿
-
机构
浙江大学现代光学仪器国定重点实验室
-
出处
《半导体光电》
CAS
CSCD
北大核心
1994年第4期315-325,共11页
-
基金
国家自然科学资金青年资金资助
-
文摘
文章综述了数字光计算研究中常常涉及到的光学逻辑器件以及光学逻辑运算。
-
关键词
数字光计算
光学逻辑器件
光学逻辑
-
Keywords
digital Optical Computation, Optical logic device, Optical logic.
-
分类号
TN201
[电子电信—物理电子学]
TP38
[自动化与计算机技术—计算机系统结构]
-
-
题名开关磁阻电机调速系统的设计与实现
被引量:1
- 15
-
-
作者
陈世军
王陈宁
查长礼
-
机构
安庆师范学院物理与电气工程学院
-
出处
《安庆师范学院学报(自然科学版)》
2015年第3期64-67,共4页
-
基金
安庆师范学院校青年基金项目(120001000009)
-
文摘
开关磁阻电机调速系统在硬件上采用数字信号处理器与可编程逻辑器件相结合的控制方式,使电路系统得到了大大的简化,更加稳定可靠;在软件控制策略上,在不同的调速阶段采用不同的控制方法,结合了各自方法的优点。整个系统电机结构简单可靠,可在宽广的速度和功率范围内保持较高的能量回馈,具有一定的市场应用价值。
-
关键词
开关磁阻电机
数字信号处理器
可编程逻辑器件
-
Keywords
switched reluctance motor, digital signal processor, programmable logic device
-
分类号
TP343
[自动化与计算机技术—计算机系统结构]
-
-
题名基于可编程逻辑器和VHDL语言的容错电路设计
被引量:1
- 16
-
-
作者
汪诚
李应红
-
机构
空军工程大学工程学院
-
出处
《系统工程与电子技术》
EI
CSCD
北大核心
2003年第3期277-279,共3页
-
基金
航空基础科学基金资助课题(99F530660)
-
文摘
论述了最新的可编程逻辑技术和硬件描述语言VHDL在数字电路系统的设计和仿真中的应用。这种方法的优点是可以用简单的软件语言代替复杂的电子电路硬件,针对传统的数字电路系统中故障检测电路和容错电路硬件设计较为复杂的问题进行了分析和简化设计。在此基础之上进行了数字系统的三通道/单通道筛选冗余容错电路的设计和仿真。
-
关键词
可编程逻辑器
VHDL语言
电路设计
数字电路
容错
硬件描述语言
-
Keywords
digital circuit
Fault tolerant
Programmable logic device
-
分类号
TN431.2
[电子电信—微电子学与固体电子学]
-
-
题名FIR数字滤波器设计及FPGA实现
- 17
-
-
作者
谭家杰
-
机构
衡阳师范学院物理与电子信息科学系
-
出处
《微处理机》
2013年第6期8-11,共4页
-
基金
湖南省光学重点学科建设项目资助
衡阳师范学院科研启动项目(12B38)
衡阳师范学院产学研用项目(12CXYY05)
-
文摘
为了研究滤波器设计及实现方式,用Visual Basic6.0软件研制出了FIR数字滤波器的设计软件。为了验证软件设计滤波器是否正确,给出了设计实例,并将设计的滤波器与matlab软件设计的滤波器进行了比较,结果表明,两种软件设计的结果相同。设计软件可将滤波器直接导出VHDL文件及系数文件,经QuartusII6.0软件综合后产生的网表文件可直接配置FPGA,实现了FIR数字滤波器的在线设计、在线修改。
-
关键词
有限脉冲响应滤波器
数字滤波器设计
可编程器件
滤波器实现
-
Keywords
FIR
Design of digital filter
Programmable logic device
Implementation of digital filter
-
分类号
TN713.3
[电子电信—电路与系统]
-
-
题名VHDL在DDN网语音系统中的应用
- 18
-
-
作者
杨晓云
-
机构
常州工学院
-
出处
《常州工学院学报》
2001年第2期62-65,73,共5页
-
文摘
提出了一种适用于数字数据网(DDN)的语音传输方法,并研制成一种能与公共电话网(PSTN)互连的语音系统,以及介绍硬件描述语言VHDL在该语音系统硬件设计中的应用。
-
关键词
数字数据网
硬件描述语言
可编程逻辑器件
语音系统
-
Keywords
digital data network
hardware description language
programmable logic device
-
分类号
TN919.25
[电子电信—通信与信息系统]
TN912.3
[电子电信—信息与通信工程]
-
-
题名基于双数字信号处理器的电气控制系统设计
- 19
-
-
作者
胡恒铮
-
机构
无锡技师学院
-
出处
《通信电源技术》
2020年第18期121-123,共3页
-
文摘
在双数字电气信号循环传输情况下,为实现对个别信号参量的定向化控制与管理,设计基于双数字信号处理器的电气控制系统。利用D/A转换电路整合电气化传输电量,联合信号主控模块建立核心控制主机与复杂可编程逻辑器间的物理应用连接,搭建系统的硬件执行环境,并在此基础上建立波形数据产生算法,借助双数字信号监控处置程序控制最基础的上机位软件,搭建系统的软件执行环境,结合相关硬件设备元件,完成基于双数字信号处理器的电气控制系统设计。实验结果表明,与常规继电保护系统相比,新型电气控制系统中SDI指标的平均数值水平更高,符合核心应用主机定向化控制与管理个别信号参量的实际处理需求。
-
关键词
双数字信号
处理器
电气控制
D/A转换电路
可编程逻辑器
-
Keywords
dual digital signal
processor
electrical control
D/A conversion circuit
programmable logic device
-
分类号
TP3
[自动化与计算机技术—计算机科学与技术]
-
-
题名拜尔模式的可编程逻辑器件实现
- 20
-
-
作者
琚新刚
-
机构
河南教育学院电路与系统重点学科组
-
出处
《河南教育学院学报(自然科学版)》
2016年第1期10-12,共3页
-
基金
河南省科技攻关重点项目(142102210422)
-
文摘
在数字视频接口的设计中,当信道条件相同时,远距离传输的性能要求使得高数据率的实现难度剧增,为此,常采用数据压缩算法,减小待传输的数据量,降低数据率.提出在可编程逻辑器件上,设计一个状态机,将拜尔模式应用于数字视频接口中,实现数据压缩,简捷易行.经硬件仿真验证,该方案可以将数据率降低为原来的近1/3.
-
关键词
拜尔模式
数字视频接口
数据压缩
状态机
可编程逻辑器件
-
Keywords
Bayer pattern
digital visual interface
data compression
state machine
programmable logic device
-
分类号
TN6
[电子电信—电路与系统]
-