期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
一种应用于多通道模数转换器的串行输出接口设计 被引量:3
1
作者 穆敏宏 叶凡 任俊彦 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2018年第5期596-604,共9页
本文设计了一款适用于高速多通道模数转换器的串行输出接口,包括扰码、并串转换、DLL与CML等模块,实现了3∶1并转串输出.相比于传统串行扰码发生器的结构,本文提出了一种新的并行扰码发生器设计方法,能缩短关键路径的延时.同时,文中还... 本文设计了一款适用于高速多通道模数转换器的串行输出接口,包括扰码、并串转换、DLL与CML等模块,实现了3∶1并转串输出.相比于传统串行扰码发生器的结构,本文提出了一种新的并行扰码发生器设计方法,能缩短关键路径的延时.同时,文中还对串行输出接口进行了设计优化,降低了温度、电压波动带来的影响,面积、功耗等性能均有提升.串行输出接口采用65nm CMOS工艺设计,数字模块电路(扰码发生器、并串转换电路、DLL)的版图面积为72μm×97μm,CML输出电路的版图面积为85μm×53μm.版图后仿真显示单通道总功耗11.5mW,在不同输入相位下均能实现并行1.33Gb/s×3bits到串行4Gb/s×1bit的并串转换,满足模数转换器对输出接口的要求. 展开更多
关键词 多通道模数转换器 串行输出接口 延迟锁定环 电流模逻辑
下载PDF
基于中频采样率的伪码跟踪环性能分析与仿真 被引量:1
2
作者 李蝉 崔晓伟 +1 位作者 陆明泉 冯振明 《微计算机信息》 北大核心 2008年第7期157-159,共3页
本文对GPS接收机中伪码跟踪过程建立了数学模型,分析了中频采样时钟对码环跟踪性能的影响。通过动态仿真,模拟了FPGA中码跟踪环在多种条件下(多普勒,环境噪声,初始码相位偏移)的同步与跟踪。理论分析和仿真结果表明,中频采样率直接影响... 本文对GPS接收机中伪码跟踪过程建立了数学模型,分析了中频采样时钟对码环跟踪性能的影响。通过动态仿真,模拟了FPGA中码跟踪环在多种条件下(多普勒,环境噪声,初始码相位偏移)的同步与跟踪。理论分析和仿真结果表明,中频采样率直接影响接收机码环的跟踪精度,成为影响码环工作性能的一个重要因素。 展开更多
关键词 GPS接收机 码环跟踪 伪距 数字中频
下载PDF
FPGA芯片内数字时钟管理器的设计与实现 被引量:3
3
作者 李文昌 李平 +2 位作者 杨志明 李威 王鲁豫 《半导体技术》 CAS CSCD 北大核心 2011年第11期848-852,共5页
在FPGA芯片内,数字时钟管理器(DCM)不可或缺,DCM主要完成去时钟偏移、频率综合和相位调整的功能,其分别由延迟锁相环(DLL)、数字频率合成器(DFS)以及数字相移器(DPS)三个模块来实现。对这三个模块的原理及设计进行了详细地阐述,并给出... 在FPGA芯片内,数字时钟管理器(DCM)不可或缺,DCM主要完成去时钟偏移、频率综合和相位调整的功能,其分别由延迟锁相环(DLL)、数字频率合成器(DFS)以及数字相移器(DPS)三个模块来实现。对这三个模块的原理及设计进行了详细地阐述,并给出了仿真结果,该DCM电路通过了0.13μm工艺流片。测试结果表明,在低频模式下,该DCM能工作在24~230 MHz之间;在高频模式下,该DCM能工作在48~450 MHz之间,其输入及输出抖动容忍度在低频模式下能达到300 ps,在高频模式下能达到150 ps。 展开更多
关键词 FPGA芯片 数字时钟管理器 延迟锁相环 数字频率合成器 数字相移器
下载PDF
A 16 b 2 GHz digital-to-analog converter in 0.18 μm CMOS with digital calibration technology
4
作者 杨卫东 臧剑栋 +4 位作者 李铁虎 罗璞 蒲杰 张瑞涛 陈超 《Journal of Semiconductors》 EI CAS CSCD 2015年第10期93-99,共7页
This paper presents a 16-bit 2 GSPS digital-to-analog converter (DAC) in 0.18/zm CMOS technology. This DAC is implemented using time division multiplex access system architecture in the digital domain. The input dat... This paper presents a 16-bit 2 GSPS digital-to-analog converter (DAC) in 0.18/zm CMOS technology. This DAC is implemented using time division multiplex access system architecture in the digital domain. The input data is received with a two-channel LVDS interface. The DLL technology is introduced to meet the timing requirements between phases of the LVDS data and the data sampling clock. A FIFO is designed to absorb the phase difference between the data clock and DAC system clock. A delay controller is integrated to adjust the phase relationship between the high speed digital clock and analog clock, obtaining a sampling rate of 2 GSPS. The current source mismatch at higher bits is calibrated in the digital domain. Test results show that the DAC achieves 74.02 dBC SFDR at analog output of 36 MHz, and DNL less than ±2.1 LSB & INL less than ±4.3 LSB after the chip is calibrated. 展开更多
关键词 digital-to-analog converter (DAC) time-interleaving configuration delay lock loop dll digitalcalibration
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部