期刊文献+
共找到70篇文章
< 1 2 4 >
每页显示 20 50 100
多通道高速串行LVDS信号解串器设计 被引量:17
1
作者 张小军 廖风强 +1 位作者 王录涛 王文平 《电子测量技术》 2013年第4期63-67,83,共6页
由于能够获得更优异的数据传输性能,高速串行传输方式正逐步替代并行传输方式成为主流。采用高速串行LVDS信号形式传输能够减少器件I/O管脚数目,提高芯片集成度,得到了越来越多的芯片厂商的支持。同时,现场可编程门阵列(FPGA)功能越来... 由于能够获得更优异的数据传输性能,高速串行传输方式正逐步替代并行传输方式成为主流。采用高速串行LVDS信号形式传输能够减少器件I/O管脚数目,提高芯片集成度,得到了越来越多的芯片厂商的支持。同时,现场可编程门阵列(FPGA)功能越来越强大,受到了广大电子技术开发人员的青睐,其中SelectIO技术为FPGA实现高速数据传输提供了良好的平台。针对ADC输出的8通道12位高速串行LVDS信号,利用SelectIO专用逻辑资源,提出了基于XILINX Virtex-6FPGA的解串器逻辑电路。实验结果表明,所设计的电路能够完成LVDS串行信号至并行信号的转换,实现多通道高速串行LVDS数据在FPGA内的接收。 展开更多
关键词 高速串行总线 LVDS ISERDES 解串
下载PDF
基于CPLD的数字光端机的设计与实现 被引量:11
2
作者 生安财 孟克 《应用科技》 CAS 2007年第11期43-45,共3页
随着现代安防技术的发展,大范围远程监控的应用越来越多,而远程监控中如何传输成为其主要问题.文中介绍了一种用于光纤传输的,基于CPLD(复杂可编程逻辑器件)的视频、音频等数据的远程传输设备的设计和实现.实验证明,该设计能够较好地完... 随着现代安防技术的发展,大范围远程监控的应用越来越多,而远程监控中如何传输成为其主要问题.文中介绍了一种用于光纤传输的,基于CPLD(复杂可编程逻辑器件)的视频、音频等数据的远程传输设备的设计和实现.实验证明,该设计能够较好地完成远程传输任务,其监控图像清晰、数据准确,可以广泛应用于安防行业. 展开更多
关键词 CPLD 数字光端机 并串转换 串并转换
下载PDF
HD-SDI视频嵌入式图像采集系统设计 被引量:11
3
作者 徐大鹏 孙海江 《计算机测量与控制》 2015年第9期3213-3215,共3页
为了满足光电测量系统中以HD-SDI接口的数字相机的视频图像处理需求,提出了基于HD-SDI接口的嵌入式图像采集系统解决方案;应用FPGA与TI公司的解码芯片将HD-SDI数字视频的串行数据转换成为并行的图像数据以满足DSP等处理器输入需要;利用F... 为了满足光电测量系统中以HD-SDI接口的数字相机的视频图像处理需求,提出了基于HD-SDI接口的嵌入式图像采集系统解决方案;应用FPGA与TI公司的解码芯片将HD-SDI数字视频的串行数据转换成为并行的图像数据以满足DSP等处理器输入需要;利用FPGA外部扩展一定容量的存储单元来缓冲和重组图像数据,并以特定顺序发送给DSP;图像数据通过DSP的EMIF接口以DMA方式存入DSP内存,从而实现对HD-SDI视频的图像数据采集;系统集成HD-SDI数据链路均衡、解码以及数据采集功能,为DSP的后续图像处理提供了可以无缝连接的数据源。 展开更多
关键词 HD-SDI FPGA DSP SMPTE 解串行器
下载PDF
基于LVDS传输电缆均衡器的可靠性分析 被引量:9
4
作者 郭柳柳 甄国涌 刘东海 《电子技术应用》 北大核心 2014年第10期40-42,共3页
针对某地面测试系统在百米距离传输过程中,解串器前级电路电缆均衡器输出信号时有时无、工作不稳定导致解串器时常失锁的现象进行了深入分析。测试中发现传输数据的有效速率影响均衡器的稳定输出,为保证LVDS长距离传输可靠性,提出了相... 针对某地面测试系统在百米距离传输过程中,解串器前级电路电缆均衡器输出信号时有时无、工作不稳定导致解串器时常失锁的现象进行了深入分析。测试中发现传输数据的有效速率影响均衡器的稳定输出,为保证LVDS长距离传输可靠性,提出了相应的解决方法,并对该方法进行了验证。 展开更多
关键词 长距离传输 解串器 均衡器 有效速率 可靠性
下载PDF
采用FPD-Link Ⅲ技术实现数字视频信号远传设计 被引量:5
5
作者 徐晓明 赵清潇 赵宪臣 《电子设计工程》 2016年第22期138-141,共4页
针对高带宽数字视频信号的特点和某些应用场景下信号远传的需求,提出一种基于FPD-Link III传输技术的数字视频信号远传设计。该设计采用型号为DS90ub925的串行器芯片和型号为DS90ub926的解串行器芯片,可以在一对双绞线上实现速率最高2.9... 针对高带宽数字视频信号的特点和某些应用场景下信号远传的需求,提出一种基于FPD-Link III传输技术的数字视频信号远传设计。该设计采用型号为DS90ub925的串行器芯片和型号为DS90ub926的解串行器芯片,可以在一对双绞线上实现速率最高2.975 Gbps的数字视频信号传输。详细介绍了各部分功能,给出了整体功能框图和硬件原理框图。实际工程应用表明:该设计简单可靠,成本低廉,可满足单路数字视频信号远传的要求,具备较高推广价值。 展开更多
关键词 数字视频信号 串行器 解串行器 FPD-Link DS90ub925 DS90ub926
下载PDF
Design of a New Serializer and Deserializer Architecture for On-Chip SerDes Transceivers
6
作者 Nivedita Jaiswal Radheshyam Gamad 《Circuits and Systems》 2015年第3期81-92,共12页
The increasing trends in SoCs and SiPs technologies demand integration of large numbers of buses and metal tracks for interconnections. On-Chip SerDes Transceiver is a promising solution which can reduce the number of... The increasing trends in SoCs and SiPs technologies demand integration of large numbers of buses and metal tracks for interconnections. On-Chip SerDes Transceiver is a promising solution which can reduce the number of interconnects and offers remarkable benefits in context with power consumption, area congestion and crosstalk. This paper reports a design of a new Serializer and Deserializer architecture for basic functional operations of serialization and deserialization used in On-Chip SerDes Transceiver. This architecture employs a design technique which samples input on both edges of clock. The main advantage of this technique which is input is sampled with lower clock (half the original rate) and is distributed for the same functional throughput, which results in power savings in the clock distribution network. This proposed Serializer and Deserializer architecture is designed using UMC 180 nm CMOS technology and simulation is done using Cadence Spectre simulator with a supply voltage of 1.8 V. The present design is compared with the earlier published similar works and improvements are obtained in terms of power consumption and area as shown in Tables 1-3 respectively. This design also helps the designer for solving crosstalk issues. 展开更多
关键词 SERDES TRANSCEIVER Serializer deserializer SoC CADENCE
下载PDF
基于AD9228的超声数据采集电路的设计 被引量:2
7
作者 李粤得 张雷刚 +1 位作者 余胜康 彭虎 《生物医学工程研究》 2008年第4期240-242,共3页
介绍了数字超声成像系统中数据采集电路的设计方案和功能特性。该电路以ADI公司的高速A/D转换芯片AD9228为基础,可以实现最高达65MSPS的模数转换速率,并使用FPGA实现LVDS信号的电平转换,以及串并转换,最后实现数字信号的并行输出。测试... 介绍了数字超声成像系统中数据采集电路的设计方案和功能特性。该电路以ADI公司的高速A/D转换芯片AD9228为基础,可以实现最高达65MSPS的模数转换速率,并使用FPGA实现LVDS信号的电平转换,以及串并转换,最后实现数字信号的并行输出。测试结果表明:该系统的12位数字化输出只在最后1位有抖动,可满足实际设计要求。 展开更多
关键词 超声成像 数据采集 高速A/D转换 LVDS信号 串并转换
下载PDF
基于GS1560的HD-SDI码流解串器的硬件设计 被引量:2
8
作者 彭慧英 《电子质量》 2010年第6期27-31,共5页
文章设计基于GS1560的HD-SDI码流解串器电路,对解串器的原理及PCB设计作了详细描述。
关键词 HD-SDI 解串器 PCB设计
下载PDF
接收器中并行数据与字节时钟同步的电路设计 被引量:1
9
作者 周玲 林福昌 《电子科技》 2006年第5期57-59,共3页
在串并转换接收器中,并行数据在字节时钟的作用下并行输出。如何保证同一时刻输出的并行数据属于同一个字节,即并行数据与字节时钟的同步,是串并转换接受器中的一个关键问题。根据串并转换电路可以使用移位寄存结构,字节时钟可以在串行... 在串并转换接收器中,并行数据在字节时钟的作用下并行输出。如何保证同一时刻输出的并行数据属于同一个字节,即并行数据与字节时钟的同步,是串并转换接受器中的一个关键问题。根据串并转换电路可以使用移位寄存结构,字节时钟可以在串行时钟的基础上使用计数器得到,而计数器又模可变的特点,设计了一种在数据的串并转换中进行并行数据与字节时钟同步的电路,经过理论分析与软件仿真,证明电路性能良好可行。 展开更多
关键词 串并转换 计数分频器 时钟同步 同步确认
下载PDF
高速串行数据接收器专用集成电路的可测性设计
10
作者 来新泉 张劼 《电子质量》 2006年第1期4-7,共4页
本文为了解决高速串行数据接收器专用集成电路的测试难题,提出了针对该高速工作的集成电路的测试方案,并设计了可行的测试电路。通过添加测试引脚、设计专用测试模式,内建自测试等方法有效的解决了该芯片电路的功能测试和电气性能测试。
关键词 串行解串传输系统 解串接收器 可测性设计 内建自测度 测试点
下载PDF
基于MAX9259/MAX9260的CameraLink图像数据光纤传输技术 被引量:11
11
作者 陈洋君 吴志勇 +2 位作者 崔明 张维达 范日召 《中国光学》 EI CAS CSCD 北大核心 2018年第6期1017-1023,共7页
为了提高光电经纬仪上图像传输系统的性能,建立了光纤传输系统,本文针对传统Camera Link光纤传输系统方案中FPGA开发繁琐的问题,结合Camera Link接口协议和串行/解串行技术,设计了一种新的base型Camera Link的光纤传输系统,该系统采用Se... 为了提高光电经纬仪上图像传输系统的性能,建立了光纤传输系统,本文针对传统Camera Link光纤传输系统方案中FPGA开发繁琐的问题,结合Camera Link接口协议和串行/解串行技术,设计了一种新的base型Camera Link的光纤传输系统,该系统采用Ser Des芯片组MAX9259/MAX9260代替编解码芯片,实现数据在Cameralink并行接口与光电转换模块串行接口之间的相互转化,并通过两种实验方案验证了系统的可行性。该方案省去传统方案中时分复用及异步FIFO缓存,降低了光纤传输系统的开发难度,并缩短了研发周期。实验结果表明:系统传输速率达到2. 5 Gb/s,具有传输稳定可靠,传输图像质量好,带宽高,抗电磁干扰能力强等特点,可满足多种像素时钟相机的需求。 展开更多
关键词 CAMERALINK 光纤通讯 数据图像传输 MAX9259/MAX9260串并转换
下载PDF
面向高速PAM4有线收发机的自适应和低复杂度最大似然序列检测器
12
作者 许超龙 赖明澈 +5 位作者 吕方旭 王强 齐星云 罗章 李世杰 张庚 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2024年第3期452-463,共12页
高速串行收发机是中央处理器、网卡和交换机等高性能芯片的关键部件.判决反馈均衡器(decision feedback equalization,DFE)是高速串行收发机的主要判决电路.针对传统DFE在高码间干扰(intersymbol interference,ISI)信道下的高误码率制... 高速串行收发机是中央处理器、网卡和交换机等高性能芯片的关键部件.判决反馈均衡器(decision feedback equalization,DFE)是高速串行收发机的主要判决电路.针对传统DFE在高码间干扰(intersymbol interference,ISI)信道下的高误码率制约串行收发机速率提升的问题,提出一种面向4电平调制(4 pulse amplitude modulation,PAM4)串行收发机的自适应、低复杂度的减状态序列检测器(adaptive reduced-state sequence detector,ARSSD).ARSSD基于最大似然序列检测结构降低检测误码率;结合Viterbi算法和分区算法降低运算复杂度;采用基于迫零算法的ISI参数获取方式实现检测器参数的自适应更新.所提结构最终完成了行为仿真、电路设计以及系统验证.基于模拟前端芯片和现场可编程门阵列电路的实验结果表明,与传统DFE相比,当12~64 Gbps PAM4信号经过−8~−18 dB@16 GHz衰减信道时,32×4路并行ARSSD检测误码率降低2个数量级,与行为仿真结果一致. 展开更多
关键词 4电平调制 串化器/解串器 最大似然序列检测 VITERBI算法 迫零算法 现场可编程门阵列
下载PDF
一种1.25 Gbps CMOS以太网串并/并串转换电路 被引量:5
13
作者 郭亚炜 张占鹏 +2 位作者 章奕民 邱祖江 杨莲兴 《微电子学》 CAS CSCD 北大核心 2003年第1期53-55,59,共4页
 用0.35μmCMOS工艺实现了单芯片1.25Gbps千兆以太网串并/并串转换电路。该电路兼容ANSI的光纤信道物理层标准(FC-0)。与同类电路相比,其核心单元—并串转换电路和串并转换电路—具有结构简单、面积小的优点[1,2],其高速串行数据随机...  用0.35μmCMOS工艺实现了单芯片1.25Gbps千兆以太网串并/并串转换电路。该电路兼容ANSI的光纤信道物理层标准(FC-0)。与同类电路相比,其核心单元—并串转换电路和串并转换电路—具有结构简单、面积小的优点[1,2],其高速串行数据随机抖动只有同类电路的一半。另外,电路中还集成了锁相环环路滤波电容。 展开更多
关键词 CMOS 以太网 串并/并串转换电路 锁相环 光纤通信
下载PDF
基于NiosⅡ的PCI Express接口卡的设计 被引量:5
14
作者 彭晴晴 孟令军 +1 位作者 尹维汉 李鹏飞 《计算机测量与控制》 CSCD 北大核心 2012年第2期523-525,共3页
根据NiosⅡ软核处理器的组成原理,提出了一种基于NiosⅡ的PCI-Express(简称PCIE)接口卡的设计方法,研究了系统对LVDS信号的处理和应用PCIE总线接口通信的过程;详细讨论了系统各功能模块的实现原理,并对各模块进行了实际的分析和测试,测... 根据NiosⅡ软核处理器的组成原理,提出了一种基于NiosⅡ的PCI-Express(简称PCIE)接口卡的设计方法,研究了系统对LVDS信号的处理和应用PCIE总线接口通信的过程;详细讨论了系统各功能模块的实现原理,并对各模块进行了实际的分析和测试,测试结果表明该接口卡性能稳定,可以有效地完成数据传输。 展开更多
关键词 LVDS NiosⅡ 解串 高速通信 PCI-EXPRESS
下载PDF
一种电子流媒体后视镜方案关键技术及实现 被引量:4
15
作者 孙德生 《汽车实用技术》 2020年第18期72-74,83,共4页
文章结合在电子流媒体后视镜开发实践上的经验,分析了物理后视镜的各种弊端,同时也指出了后装流媒体后视镜存在的图像变形严重、失真度高、图像画面延时过大存在安全隐患的问题,详细介绍了前装流媒体后视镜支持宽动态、高帧率、高分辨... 文章结合在电子流媒体后视镜开发实践上的经验,分析了物理后视镜的各种弊端,同时也指出了后装流媒体后视镜存在的图像变形严重、失真度高、图像画面延时过大存在安全隐患的问题,详细介绍了前装流媒体后视镜支持宽动态、高帧率、高分辨率的摄像头设计和具备电子防眩目功能的内后视镜主控板硬件系统设计,详细论述了流媒体后视镜系统开机及后视摄像头图像实时性、电子防眩目功能控制、智能调节后视视频图像显示区域范围、失效模式控制等关键技术,总结了整个前装流媒体后视镜的实际设计思路。 展开更多
关键词 前装 流媒体后视镜 电子防眩目 串行解串器 FPD-LinkⅢ 失效模式及后果分析
下载PDF
一种基于ATE的SerDes物理层测试方法 被引量:4
16
作者 张凯虹 季伟伟 朱江 《电子与封装》 2020年第11期30-33,共4页
串行传输技术特别是串行解串器(SerDes)能提供比并行传输技术更高的带宽,被广泛应用于嵌入式高速传输领域。SerDes物理层的测试需要设备的带宽大于信号速率,测试指标高且测试端口接入会对信号产生影响。大多数厂商采用仪器仪表与评估板... 串行传输技术特别是串行解串器(SerDes)能提供比并行传输技术更高的带宽,被广泛应用于嵌入式高速传输领域。SerDes物理层的测试需要设备的带宽大于信号速率,测试指标高且测试端口接入会对信号产生影响。大多数厂商采用仪器仪表与评估板来评估待测器件(DUT)的方式效率低下,只适用于产品评估阶段。基于自动测试设备(ATE)与可测性设计(DFT)相结合的方式,采用高速串行接口源同步测试技术、测试通路校准与补偿等技术,对SerDes产品的功能、发送和接收端参数进行全面的测试,实现高速接口的快速准确测试,并可适用于其他同类SerDes芯片测试。 展开更多
关键词 串行解串器 自动测试设备 可测性设计 源同步
下载PDF
采用自适应连续时间线性均衡器和判决反馈均衡器算法的一种16 Gbit/s并转串/串转并接口
17
作者 文溢 陈建军 +2 位作者 黄俊 姚啸虎 刘衡竹 《电子与信息学报》 EI CSCD 北大核心 2023年第11期3984-3990,共7页
该文在体硅CMOS工艺下设计了一种16 Gbit/s并转串/串转并接口(SerDes)芯片,该SerDes由4个通道(lanes)和2个锁相环(PLLs)组成。在接收器模拟前端(AFE)采用负阻抗结构连续时间线性均衡器(CTLE),得到22.9 dB高频增益,利用5-tap判决反馈均衡... 该文在体硅CMOS工艺下设计了一种16 Gbit/s并转串/串转并接口(SerDes)芯片,该SerDes由4个通道(lanes)和2个锁相环(PLLs)组成。在接收器模拟前端(AFE)采用负阻抗结构连续时间线性均衡器(CTLE),得到22.9 dB高频增益,利用5-tap判决反馈均衡器(DFE)进一步对信号码间干扰(ISI)做补偿,其中tap1做展开预计算处理,得到充足的时序约束条件。采用最小均方根(LMS)算法自适应控制CTLE和DFE的补偿系数来对抗工艺、电源和温度波动带来的影响。测试结果表明,芯片工作在16 Gbit/s时,总功耗为615 mW。发射器输出信号眼高为143 mV,眼宽43.8 ps(0.7UI),接收器抖动容忍指标在各频点均满足PCIe4.0协议要求,工作温度覆盖–55℃~125℃,电源电压覆盖0.9 V±10%,误码率小于1E-12。 展开更多
关键词 串转并/并转串接口 连续时间线性均衡器 判决反馈均衡器 最小均方根算法
下载PDF
LVDS远程传输中继电路的设计应用 被引量:4
18
作者 马将 任勇锋 +1 位作者 李圣昆 张时华 《通信技术》 2010年第1期26-28,31,共4页
为了解决LVDS信号在远程传输过程中(一般大于100 m时)出现的信号衰减、丢数、误码等问题,延长系统间信号传输的距离,提出了一种基于DS92LV18 LVDS串行/解串器的中继电路的设计。该中继电路通过接收LVDS信号,并对其进行解串后再次串化输... 为了解决LVDS信号在远程传输过程中(一般大于100 m时)出现的信号衰减、丢数、误码等问题,延长系统间信号传输的距离,提出了一种基于DS92LV18 LVDS串行/解串器的中继电路的设计。该中继电路通过接收LVDS信号,并对其进行解串后再次串化输出,实现对信号的加强,从而延长信号传输的距离,并提高信号传输的可靠性。该设计采用FPGA作为中心逻辑控制模块。实际测试结果表明,该电路能很好的解决信号在远程传输过程中出现的上述问题,且该电路体积小巧,连接方便,具有较强的实用性。 展开更多
关键词 远程传输 DS92LV1 8串行/解串器 LVDS
原文传递
BESⅢ谱仪TOF读出电子学高密度信号的长距离传输 被引量:3
19
作者 张恒 刘树彬 安琪 《中国科学技术大学学报》 CAS CSCD 北大核心 2006年第6期630-634,共5页
在北京谱仪改造中,提出了使用并串/串并转换的方式通过光纤传输272路飞行时间计数器电子学信号给触发系统的方案,实现了误码率极小的可靠性长距离传输,并且验证了光纤传输在高密度信号远距离传输中的传输可靠性.该方案解决了高能物理实... 在北京谱仪改造中,提出了使用并串/串并转换的方式通过光纤传输272路飞行时间计数器电子学信号给触发系统的方案,实现了误码率极小的可靠性长距离传输,并且验证了光纤传输在高密度信号远距离传输中的传输可靠性.该方案解决了高能物理实验中,大量高密度高速信号在不同系统间远距离传输过程中保持较好完整性的问题. 展开更多
关键词 高密度信号 并串转换 误码率 光纤通信和自恢复
下载PDF
光纤数字通信系统5B6B编译码的FPGA实现
20
作者 张少锋 杨章顺 +2 位作者 戴琦 齐恒 冉立新 《光通信技术》 CSCD 北大核心 2004年第12期33-35,共3页
介绍了5B6B编译码原理,并在改进的5B6B码的基础上设计了5B6B编译码电路,实现了12条E1电路和1条100M线速以太网数据通道的混合复用。对设计数字光端机具有一定的参考作用。
关键词 5B6B码 串并/并串转换 FPGA
下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部