期刊文献+
共找到54篇文章
< 1 2 3 >
每页显示 20 50 100
数字VLSI电路测试技术-BIST方案 被引量:15
1
作者 高平 成立 +2 位作者 王振宇 祝俊 史宜巧 《半导体技术》 CAS CSCD 北大核心 2003年第9期29-32,共4页
分析了数字VLSI电路的传统测试手段及其存在问题,通过对比的方法,讨论了内建自测试(BIST)技术及其优点,简介了多芯片组件(MCM)内建自测试的目标、设计和测试方案。
关键词 数字VLSI电路 测试技术 bist 内建自测试 多芯片组件 超大规模集成
下载PDF
约束输入精简的多扫描链BIST方案 被引量:15
2
作者 梁华国 刘军 +2 位作者 蒋翠云 欧阳一鸣 易茂祥 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2007年第3期371-375,共5页
运用有约束的输入精简、LFSR编码与折叠计数器技术,实现了对确定性测试集的压缩与生成.其主要优点是将多种测试方法有机地结合在一起,充分地发挥了各种方法在压缩测试数据方面的优势.与国际上同类方法相比,该方案需要的测试数据存储容... 运用有约束的输入精简、LFSR编码与折叠计数器技术,实现了对确定性测试集的压缩与生成.其主要优点是将多种测试方法有机地结合在一起,充分地发挥了各种方法在压缩测试数据方面的优势.与国际上同类方法相比,该方案需要的测试数据存储容量更少,测试应用时间明显缩短,总体性能得到提升;并且能够很好地适应于传统的EDA设计流. 展开更多
关键词 内建自测试 输入精简 线性反馈移位寄存器 折叠计数器 多扫描链 测试数据压缩
下载PDF
一种基于受控LFSR的内建自测试结构及其测试矢量生成 被引量:10
3
作者 胡晨 许舸夫 +1 位作者 张哲 杨军 《电路与系统学报》 CSCD 2002年第3期13-16,共4页
本文提出了一种基于受控线性反馈移位寄存器(LFSR)进行内建自测试的结构及其测试矢量生成方法。使用受控LFSR可以跳过伪随机测试序列中对故障覆盖率没有贡献的测试矢量,从而达到减少测试矢量长度,缩短测试时间的目的。
关键词 线性反馈移位寄存器 内建自测试 矢量跳变 芯片 矢量生成电路
下载PDF
基于二维测试数据压缩的BIST方案 被引量:8
4
作者 周彬 叶以正 李兆麟 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2009年第4期481-486,492,共7页
为了减少测试向量的存储需求,提出一种基于扭环计数器作为测试向量产生器的横向和竖向测试数据压缩的BIST方案.先利用经典的输入精简技术对测试集进行横向压缩,再对横向压缩之后的测试集进行竖向压缩.竖向压缩时利用一种有效的基于测试... 为了减少测试向量的存储需求,提出一种基于扭环计数器作为测试向量产生器的横向和竖向测试数据压缩的BIST方案.先利用经典的输入精简技术对测试集进行横向压缩,再对横向压缩之后的测试集进行竖向压缩.竖向压缩时利用一种有效的基于测试集嵌入技术的种子选择算法,将确定性的测试集压缩成很小的种子集.基于ISCAS89标准电路的实验结果表明,采用文中方案所实现的测试电路与已有方案相比:存储位数平均减少了44%,测试向量的长度平均减少了79%,硬件开销平均减少了41%. 展开更多
关键词 内建自测试 测试数据压缩 输入精简 扭环计数器
下载PDF
并行折叠计数器的BIST方案 被引量:4
5
作者 梁华国 李鑫 +2 位作者 陈田 王伟 易茂祥 《电子学报》 EI CAS CSCD 北大核心 2012年第5期1030-1033,共4页
本文提出了一种新的基于初始状态的并行折叠计数结构,并给出了建议的多扫描链的BIST方案.与国际上同类方法相比,该方案需要更少的测试数据存储容量、更短的测试应用时间,其平均测试应用时间是同类方案的0.265%,并且能很好地适用于传统的... 本文提出了一种新的基于初始状态的并行折叠计数结构,并给出了建议的多扫描链的BIST方案.与国际上同类方法相比,该方案需要更少的测试数据存储容量、更短的测试应用时间,其平均测试应用时间是同类方案的0.265%,并且能很好地适用于传统的EDA设计流程. 展开更多
关键词 内建自测试 线性反馈移位寄存器 并行折叠计数器 多扫描链 测试数据压缩
下载PDF
24位BOOTH乘法器核的一种有效BIST方法 被引量:1
6
作者 方建平 郝跃 +1 位作者 朱小安 史卫东 《微电子学》 CAS CSCD 北大核心 2003年第4期313-316,共4页
 针对24位BOOTH乘法器核的可测性问题,提出了一种有效的BIST(built-inself-test)设计方案。这种方案只需要对乘法器进行少量的改动,缺陷测试覆盖率可以达到95%左右。该方案还可以应用到其他嵌入式核的可测性设计中。
关键词 BOOTH乘法器 bist 可测性设计 缺陷测试覆盖率 嵌入式核
下载PDF
基于伪随机测试的模数混合信号内建自测试法 被引量:3
7
作者 刘伟 雷加 《计算机工程与应用》 CSCD 北大核心 2008年第30期87-89,共3页
利用伪随机序列作为测试激励,通过计算输入输出的互相关函数得到K维特征空间,在特征空间的基础上进行分析,判别电路有无故障,实验证明该方法简单可行,且提高了测试的效率和正确性,适用于模拟及混合信号测试,适用于混合信号电路的内建自... 利用伪随机序列作为测试激励,通过计算输入输出的互相关函数得到K维特征空间,在特征空间的基础上进行分析,判别电路有无故障,实验证明该方法简单可行,且提高了测试的效率和正确性,适用于模拟及混合信号测试,适用于混合信号电路的内建自测试(BIST)。 展开更多
关键词 伪随机测试 互相关函数 混合信号电路 内建自测试
下载PDF
High Level Synthesis for Loop-Based BIST 被引量:1
8
作者 李晓维 张英相 《Journal of Computer Science & Technology》 SCIE EI CSCD 2000年第4期338-345,共8页
Area and test time are two major overheads encountered duringdata path high level synthesis for BIST. This paper presents an approach to behavioral synthesis for loop-based BIST. By taking into account the requirement... Area and test time are two major overheads encountered duringdata path high level synthesis for BIST. This paper presents an approach to behavioral synthesis for loop-based BIST. By taking into account the requirements of theBIST scheme during behavioral synthesis processes, an area optimal BIST solutioncan be obtained. This approach is based on the use of test resources reusabilitythat results in a fewer number of registers being modified to be test registers. Thisis achieved by incorporating self-testability constraints during register assignmentoperations. Experimental results on benchmarks are presented to demonstrate theeffectiveness of the approach. 展开更多
关键词 built-in self-test (bist) at-speed testing high-level synthesis data path
原文传递
阵列乘法器通路时延故障的内建自测试 被引量:2
9
作者 杨德才 陈光 谢永乐 《电子与信息学报》 EI CSCD 北大核心 2009年第1期238-241,共4页
阵列乘法器因高度集成和高速运行,容易受到时延故障的困扰。该文对阵列乘法器的通路时延故障提出了一种用累加器实现的以单跳变序列作为测试序列的内建自测试方案。已有的理论和实践表明采用单跳变测试序列比多跳变序列具有更高的测试... 阵列乘法器因高度集成和高速运行,容易受到时延故障的困扰。该文对阵列乘法器的通路时延故障提出了一种用累加器实现的以单跳变序列作为测试序列的内建自测试方案。已有的理论和实践表明采用单跳变测试序列比多跳变序列具有更高的测试鲁棒性。同时,该文的测试方案在测试通路覆盖率和测试向量数之间做到了兼顾。仿真结果表明这种单跳变测试序列具有高测试通路覆盖率。此外,测试生成通过系统已有累加器的复用可节省硬件成本开销。 展开更多
关键词 阵列乘法器 内建自测试 时延故障测试 通路时延故障 单跳变序列
下载PDF
SoC嵌入式存储器内建自修复方法 被引量:1
10
作者 秦盼 王健 +1 位作者 朱芳 焦贵忠 《计算机工程与科学》 CSCD 北大核心 2019年第10期1749-1754,共6页
嵌入式存储器的内建自测试及修复是提高SoC芯片成品率的有效办法。详细描述了存储器良率的评估方法,提出了一种基于Mentor公司Tessent工具的存储器修复结构。该结构采用了冗余修复及电可编程熔丝eFuse硬修复的方法,具有很好的通用性及... 嵌入式存储器的内建自测试及修复是提高SoC芯片成品率的有效办法。详细描述了存储器良率的评估方法,提出了一种基于Mentor公司Tessent工具的存储器修复结构。该结构采用了冗余修复及电可编程熔丝eFuse硬修复的方法,具有很好的通用性及可行性,已多次应用在实际项目中。 展开更多
关键词 SOC 嵌入式存储器 内建自测试 内建自修复
下载PDF
同步全扫描时序电路的TVAC测试方法
11
作者 靳立运 邝继顺 王伟征 《计算机工程》 CAS CSCD 北大核心 2011年第12期268-269,272,共3页
自反馈测试方法TVAC在时序电路中的应用研究还处于起步阶段。为此,研究其在同步全扫描时序电路测试中的应用,提出2种测试结构,并对ISCAS89电路进行实验。实验结果表明,与加权伪随机方法和循环自测试方法相比,该方法可用较少测试矢量达... 自反馈测试方法TVAC在时序电路中的应用研究还处于起步阶段。为此,研究其在同步全扫描时序电路测试中的应用,提出2种测试结构,并对ISCAS89电路进行实验。实验结果表明,与加权伪随机方法和循环自测试方法相比,该方法可用较少测试矢量达到较高故障覆盖率。 展开更多
关键词 内建自测试 全扫描测试 加权随机测试 循环自测试路径 自反馈测试
下载PDF
AVAILABILITY MODEL FOR SELF TEST AND REPAIR IN FAULT TOLERANT FPGA-BASED SYSTEMS
12
作者 Shampa Chakraverty Anubhav Agarwal +1 位作者 Broteen Kundu Anil Kumar 《Journal of Electronics(China)》 2014年第4期271-283,共13页
Dynamically reconfigurable Field Programmable Gate Array(dr-FPGA) based electronic systems on board mission-critical systems are highly susceptible to radiation induced hazards that may lead to faults in the logic or ... Dynamically reconfigurable Field Programmable Gate Array(dr-FPGA) based electronic systems on board mission-critical systems are highly susceptible to radiation induced hazards that may lead to faults in the logic or in the configuration memory. The aim of our research is to characterize self-test and repair processes in Fault Tolerant(FT) dr-FPGA systems in the presence of environmental faults and explore their interrelationships. We develop a Continuous Time Markov Chain(CTMC) model that captures the high level fail-repair processes on a dr-FPGA with periodic online Built-In Self-Test(BIST) and scrubbing to detect and repair faults with minimum latency. Simulation results reveal that given an average fault interval of 36 s, an optimum self-test interval of 48.3 s drives the system to spend 13% of its time in self-tests, remain in safe working states for 76% of its time and face risky fault-prone states for only 7% of its time. Further, we demonstrate that a well-tuned repair strategy boosts overall system availability, minimizes the occurrence of unsafe states, and accommodates a larger range of fault rates within which the system availability remains stable within 10% of its maximum level. 展开更多
关键词 Dynamically reconfigurable Field Programmable Gate Array (dr-FPGA) built-In self-test bist Fault Tolerance (FT) Single Event Effects (SEEs) Continuous Time Markov Chain (CTMC) ScrubbingCLC number:TN47
下载PDF
内建自测试的测试生成方法研究 被引量:1
13
作者 郭斌 《电子测试》 2010年第1期29-33,共5页
内建自测试(BIST)方法是目前可测试性设计(DFT)中应用前景最好的一种方法,其中测试生成是关系BIST性能好坏的一个重要方面。测试生成的目的在于生成尽可能少的测试向量并用以获得足够高的故障覆盖率,同时使得用于测试的硬件电路面积开... 内建自测试(BIST)方法是目前可测试性设计(DFT)中应用前景最好的一种方法,其中测试生成是关系BIST性能好坏的一个重要方面。测试生成的目的在于生成尽可能少的测试向量并用以获得足够高的故障覆盖率,同时使得用于测试的硬件电路面积开销尽可能低、测试时间尽可能短。内建自测试的测试生成方法有多种,文中即对这些方法进行了简单介绍和对比研究,分析了各自的优缺点,并在此基础上探讨了BIST面临的主要问题及发展方向。 展开更多
关键词 可测性设计 内建自测试 测试生成 线形反馈移位寄存器 重复播种
下载PDF
Exploiting Deterministic TPG for Path Delay Testing
14
作者 李晓维 PaulY.S.Cheung 《Journal of Computer Science & Technology》 SCIE EI CSCD 2000年第5期472-479,共8页
Detection of path delay faults requires two-pattern tests. BIST technique provides a low-cost test solution. This paper proposes an approach to designing a cost-effective deterministic test pattern generator (TPG) for... Detection of path delay faults requires two-pattern tests. BIST technique provides a low-cost test solution. This paper proposes an approach to designing a cost-effective deterministic test pattern generator (TPG) for path delay testing. Given a set of pre-generated test-pairs with pre-determined fault coverage, a deterministic TPG is synthesized to apply the given test-pair set in a limited test time. To achieve this objective, configurable linear feedback shift register (LFSR) structures are used. Techniques are developed to synthesize such a TPG, which is used to generate an unordered deterministic test-pair set. The resulting TPG is very efficient in terms of hardware size and speed performance. Simulation of academic benchmark circuits has given good results when compared to alternative solutions. 展开更多
关键词 built-in self-test (bist) path delay testing deterministic TPG configurable LFSR
原文传递
一种基于测试数据两维压缩的BIST新方案
15
作者 刘军 梁华国 李扬 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2006年第10期1215-1219,共5页
为压缩内建自测试(BIST)期间所需测试数据存储容量,提出了一种新的基于测试数据两维压缩的BIST方案。建议方案首先使用多扫描链相容及重排的方法对测试集进行宽度压缩,然后使用折叠计数器方案进行长度压缩,该建议方案的结构与标准的扫... 为压缩内建自测试(BIST)期间所需测试数据存储容量,提出了一种新的基于测试数据两维压缩的BIST方案。建议方案首先使用多扫描链相容及重排的方法对测试集进行宽度压缩,然后使用折叠计数器方案进行长度压缩,该建议方案的结构与标准的扫描设计是相容的;试验结果表明,与其他BIST方案相比,建议方案的测试数据存储容量和测试时间都大量减少。 展开更多
关键词 内建自测试 测试数据压缩 折叠计数器 多扫描链
下载PDF
基于MRV原理的锁相环抖动BIST电路优化与实现 被引量:1
16
作者 蔡志匡 徐亮 +2 位作者 任力争 许浩博 时龙兴 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2014年第3期482-486,共5页
为解决传统基于游标原理锁相环片上抖动测量电路的问题,提出了一种基于多精度游标(MRV)原理的锁相环抖动内建自测试技术.该原理不仅能够大幅降低测量电路面积,同时能够有效保证测量精度,减少锁相环(PVT)的影响.将MRV原理运用在游标延时... 为解决传统基于游标原理锁相环片上抖动测量电路的问题,提出了一种基于多精度游标(MRV)原理的锁相环抖动内建自测试技术.该原理不仅能够大幅降低测量电路面积,同时能够有效保证测量精度,减少锁相环(PVT)的影响.将MRV原理运用在游标延时链(VDL)和游标振荡器(VRO)2种典型技术上.在VDL方案中,由单级延时链改进为两级延时链,分别采用粗细2种不同分辨率的延时单元;在VRO方案中,根据待测信号的范围,通过改变振荡器的控制信号,测量电路动态选择相应的分辨率.在TSMC 130 nm工艺下,分别对2种改进方案进行电路实现,并从分辨率、面积、测量范围、测量误差等方面进行对比分析. 展开更多
关键词 锁相环 内建自测试 多精度游标 抖动 游标延时链 游标振荡器
下载PDF
并行折叠计数器状态向量选择生成 被引量:1
17
作者 易茂祥 余成林 +3 位作者 方祥圣 黄正峰 欧阳一鸣 梁华国 《计算机研究与发展》 EI CSCD 北大核心 2015年第11期2468-2475,共8页
测试模式生成对集成电路内建自测试(built-in self-test,BIST)的效率具有重要影响.现有的并行折叠计数器(parallel folding counter,PFC)只能实现状态向量(state vector,SV)的顺序折叠计算,导致大量冗余模式产生而限制了其在BIST中的应... 测试模式生成对集成电路内建自测试(built-in self-test,BIST)的效率具有重要影响.现有的并行折叠计数器(parallel folding counter,PFC)只能实现状态向量(state vector,SV)的顺序折叠计算,导致大量冗余模式产生而限制了其在BIST中的应用.提出一种支持状态向量选择生成的并行折叠计数器,采用固定的初始翻转控制向量(flip control vector,FCV),建立折叠距离与翻转控制向量的内在逻辑关系.通过位替换控制逻辑对折叠距离(folding distance,FD)的译码输出,控制折叠距离最低位对初始翻转控制向量的位替换,产生翻转控制向量;然后与种子向量执行"异或"运算,生成选择的状态向量,其中位替换控制电路可以进行逐级递推设计。理论分析与实验结果表明,与现有方案比较,建议的折叠计数器可以实现n位种子对应的n+1个状态向量的选择生成,显著降低BIST确定性测试生成时间,而硬件开销与现有的并行折叠计数器相当. 展开更多
关键词 内建自测试 并行折叠计数器 状态向量 折叠距离 选择生成 翻转控制向量
下载PDF
结合TRC和Golomb编码的二维测试数据压缩
18
作者 高紫俊 许晶 《大庆石油学院学报》 CAS 北大核心 2011年第3期95-98,121,共4页
为有效降低确定性内建自测试的存储要求,提出一种结合扭环计数器TRC和Golomb编码的二维测试数据压缩的确定性内建自测试方案.首先利用基于扭环计数器TRC的测试集嵌入技术对测试集进行垂直压缩,从而减少确定性测试向量的个数;然后利用Gol... 为有效降低确定性内建自测试的存储要求,提出一种结合扭环计数器TRC和Golomb编码的二维测试数据压缩的确定性内建自测试方案.首先利用基于扭环计数器TRC的测试集嵌入技术对测试集进行垂直压缩,从而减少确定性测试向量的个数;然后利用Golomb编码对垂直压缩所得TRC种子集再进行水平压缩,降低确定性测试向量的位数.基于ISCAS89标准电路的实验结果表明,相对于现有算法,采用本方案所实现的测试电路,存储位数平均减少30%,并且测试控制逻辑电路简单,可重用性好. 展开更多
关键词 内建自测试(bist) 测试数据压缩 Golomb编码 扭环计数器(TRC)
下载PDF
基于折叠计算的多扫描链BIST方案
19
作者 梁华国 李扬 +4 位作者 李鑫 易茂祥 王伟 常郝 李松坤 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2013年第4期557-563,共7页
为了减少测试数据的存储需求并降低测试应用时间,提出一种以折叠计算为理论的多扫描链BIST方案.首先利用输入精简技术在水平方向上压缩测试集,确定相容扫描链,在测试过程中对相容扫描链中的数据进行广播;然后利用折叠计算理论对测试集... 为了减少测试数据的存储需求并降低测试应用时间,提出一种以折叠计算为理论的多扫描链BIST方案.首先利用输入精简技术在水平方向上压缩测试集,确定相容扫描链,在测试过程中对相容扫描链中的数据进行广播;然后利用折叠计算理论对测试集进行垂直方向上的压缩,使得同一折叠种子生成的相邻测试向量仅有1位不同,且在测试过程中测试向量并行移入多扫描链.在ISCAS标准电路上的实验结果表明,该方案的平均测试数据压缩率为95.07%,平均测试应用时间为之前方案的13.35%. 展开更多
关键词 折叠计算 内建自测试 多扫描链 测试应用时间
下载PDF
基于BIST矩阵扫描的一种VLSI故障诊断策略
20
作者 罗春桥 林争辉 《上海交通大学学报》 EI CAS CSCD 北大核心 2002年第12期1713-1716,共4页
针对规模大而复杂的 VLSI( Very Large Scale Integrated- Circuit)提出了一种新的基于BIST( Built- In Self- Test)的故障诊断策略 .它通过对触发器阵列扫描 ,可同时找出有故障的 CUT( Circuit Under Test)和测试码以及与之相应的响应 ... 针对规模大而复杂的 VLSI( Very Large Scale Integrated- Circuit)提出了一种新的基于BIST( Built- In Self- Test)的故障诊断策略 .它通过对触发器阵列扫描 ,可同时找出有故障的 CUT( Circuit Under Test)和测试码以及与之相应的响应 ,从而能应用传统的非 BIST设计故障诊断方法来定位故障门 .它克服了传统基于 BIST故障诊断方法中数据量大 ,或者由于使用经过压缩处理的数据而带来的不确定性等缺点 .电路结构简单可行 ,提供的相应算法也易于实现 . 展开更多
关键词 VLSI 诊断策略 超大规模集成电路 内建自测试 故障诊断 触发器阵列 矩阵扫描
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部