期刊文献+
共找到89篇文章
< 1 2 5 >
每页显示 20 50 100
Avalon总线与SOPC系统架构实例 被引量:24
1
作者 徐宁仪 周祖成 《半导体技术》 CAS CSCD 北大核心 2003年第2期17-20,共4页
介绍了可编程系统集成(SOPC)的基本概念和Avalon总线,着重描述了Avalon总线的内容和操作,利用SOPC Builder搭建了一个SOPC的实例,在Altera的Excalibur Nios开发板上进行了仿真验证。
关键词 avalon总线 SOPC 系统架 嵌入式微处理器 集成电路 可编程系统集成
下载PDF
SOPCBuilder中IP构件的设计与实现 被引量:9
2
作者 周学功 彭澄廉 《计算机工程与设计》 CSCD 北大核心 2005年第2期293-295,338,共4页
Altera公司的SOPC Builder是一个灵活、方便的系统设计工具,用来在可编程逻辑器件上快速搭建片上系统。 有效的片上系统设计依赖于可复用的IP核。介绍了可编程片上系统中IP核总线接口的设计,并结合实例说明如何将 用户逻辑包装成SOPC Bu... Altera公司的SOPC Builder是一个灵活、方便的系统设计工具,用来在可编程逻辑器件上快速搭建片上系统。 有效的片上系统设计依赖于可复用的IP核。介绍了可编程片上系统中IP核总线接口的设计,并结合实例说明如何将 用户逻辑包装成SOPC Builder的IP构件,以方便今后的复用。 展开更多
关键词 SOPC 构件 IP核 总线接口 可编程片上系统 可编程逻辑器件 系统设计 Altera公司 可复用 用户
下载PDF
基于Nios嵌入式处理器的片上可编程系统设计 被引量:8
3
作者 吴繁红 《电子工程师》 2005年第9期37-39,共3页
Nios嵌入式处理器是用户可配置的通用RISC嵌入式处理器,是一个非常灵活和强大的处理器。随着PLD(可编程逻辑器件)性能的不断提高,SOPC(可编程片上系统)的设计和实现非常方便,用户可以灵活地进行系统硬件和软件设计,还可以现场进行系统... Nios嵌入式处理器是用户可配置的通用RISC嵌入式处理器,是一个非常灵活和强大的处理器。随着PLD(可编程逻辑器件)性能的不断提高,SOPC(可编程片上系统)的设计和实现非常方便,用户可以灵活地进行系统硬件和软件设计,还可以现场进行系统级修改。文中结合实例,给出了基于Nios嵌入式处理器的SOPC软、硬件设计与实现方法。 展开更多
关键词 Nios嵌入式处理器 片上可编程系统 avalon总线
下载PDF
SOPC设计中的两种片上总线分析 被引量:9
4
作者 齐利芳 贺占庄 《计算机技术与发展》 2006年第1期179-181,共3页
比较片上总线与传统总线的体系结构,介绍了并发多主设备总线体系;同时通过对SoC,SOPC设计中常用的两种片上总线:AMBA和Avalon的详细分析、比较,针对它们的不同特性及具体应用形式阐述了各自的应用范围。从而方便设计师对这两种片上总线... 比较片上总线与传统总线的体系结构,介绍了并发多主设备总线体系;同时通过对SoC,SOPC设计中常用的两种片上总线:AMBA和Avalon的详细分析、比较,针对它们的不同特性及具体应用形式阐述了各自的应用范围。从而方便设计师对这两种片上总线的充分理解,并为SOPC及其他SoC设计中的总线选择提供参考。 展开更多
关键词 可编程片上系统 片上总线 AMBA avalon
下载PDF
基于NiosⅡ的USB接口模块设计 被引量:8
5
作者 郭文彬 孙智权 +1 位作者 赵不贿 徐雷钧 《微计算机信息》 北大核心 2006年第10Z期278-279,104,共3页
Nios Ⅱ是Altera公司推出的第二代IP软核处理器,它与其他IP核构成了SOPC系统的主要部分。用户可以通过自定义逻辑的方法在SOPC设计中添加自己开发的IP核。这种用户自定义逻辑具有灵活高效等特性,充分体现了SOPC设计的优越性。本文简要... Nios Ⅱ是Altera公司推出的第二代IP软核处理器,它与其他IP核构成了SOPC系统的主要部分。用户可以通过自定义逻辑的方法在SOPC设计中添加自己开发的IP核。这种用户自定义逻辑具有灵活高效等特性,充分体现了SOPC设计的优越性。本文简要介绍了Nios II设计架构,然后通过一个USB控制器的接口模块设计实例,详细介绍了Nios II设计中用户自定义逻辑的实现方法和效果,同时给出了对USB控制器SL811HS的底层读写函数。 展开更多
关键词 接口电路 嵌入式系统 NiosⅡ 用户自定义逻辑 SL811HS
下载PDF
支持AVALON总线协议的SPI通信设计实现 被引量:7
6
作者 冯星宇 黄新 颜学龙 《国外电子测量技术》 2013年第3期66-70,共5页
串行外围接口(serial peripheral interface,SPI)是Motorola公司提出的外围接口协议,它采用—个串行、同步、全双工的通信方式,解决了微处理器(或者微控制器,嵌入式微处理器)和外设之间的串行通信问题,并且可以和多个外设进行直接通信,... 串行外围接口(serial peripheral interface,SPI)是Motorola公司提出的外围接口协议,它采用—个串行、同步、全双工的通信方式,解决了微处理器(或者微控制器,嵌入式微处理器)和外设之间的串行通信问题,并且可以和多个外设进行直接通信,具有配置灵活,结构简单等优点。为了节约SPI接口开发时间、提高系统的重构性,结合AVALON总线为微处理器和IP核提供了高性能无缝传输的信息通道和SOPC较强的系统重构两方面的技术优势,系统采用ALTERA公司提供的SPI从控制器内核,实现了支持AVALON总线协议的SPI通信。实验结果表明,该SPI通信接口硬件结构简单、传输效率高、可靠性强,同时降低了通信系统设计复杂度。 展开更多
关键词 avalon总线 SPI内核 SOPC NIOS处理器
下载PDF
DDR2 SDRAM控制器IP功能测试与FPGA验证 被引量:5
7
作者 陈平 张春 +2 位作者 张一山 姜汉钧 王志华 《微电子学》 CAS CSCD 北大核心 2016年第2期251-254,共4页
完成挂载在AHB上对DDR2SDRAM进行操作的DDR2控制器IP模块的设计,并通过了相关的读写测试。利用Altera的Qsys平台,将得到的DDR2控制器IP挂载到NiosII上,搭建SoPC系统,完成软硬件协同验证。验证结果表明,该IP在StratixIV的FPGA核心芯片上... 完成挂载在AHB上对DDR2SDRAM进行操作的DDR2控制器IP模块的设计,并通过了相关的读写测试。利用Altera的Qsys平台,将得到的DDR2控制器IP挂载到NiosII上,搭建SoPC系统,完成软硬件协同验证。验证结果表明,该IP在StratixIV的FPGA核心芯片上共占用287个逻辑单元,DDR2的工作频率可达200MHz。同时,开发出了一套将AHB总线接口的IP挂载到NiosII Avalon总线上进行FPGA验证的通用方法。 展开更多
关键词 DDR2控制器 NIOSII AHB总线 avalon总线
下载PDF
三种IP核总线接口比较分析 被引量:1
8
作者 王智鸣 田金文 《军民两用技术与产品》 2003年第12期24-26,共3页
首先介绍了可编程片上系统(SOPC)和IP(Intel lectual Property)核的基本概念,然后介绍了Altera公司的两种总线标准Avalon和Atlantic,以及OpenCore的WISHBONE总线标准,最后对三者在灵活性和通用性方面进行了比较,探讨了在IP核开发中总线... 首先介绍了可编程片上系统(SOPC)和IP(Intel lectual Property)核的基本概念,然后介绍了Altera公司的两种总线标准Avalon和Atlantic,以及OpenCore的WISHBONE总线标准,最后对三者在灵活性和通用性方面进行了比较,探讨了在IP核开发中总线选择的问题。 展开更多
关键词 可编程片上系统 IP核 总线标准 avalon总线 Atlantic接口 专用集成电路 可编程逻辑器件
下载PDF
基于Nios II的SOPC中TFT LCD控制器核的设计 被引量:5
9
作者 白宗元 胡宝霞 《自动化技术与应用》 2008年第2期61-63,共3页
本文介绍了如何在基于Nios II的SOPC中设计TFT LCD的Controller Core,用Verilog HDL实现其硬件部分.该控制器通过SOPC中的Avalon总线接口与Nios II处理器和SDRAM控制器通信,构建了基于Nios II的SOPC,使之能显示640480分辨率,显示颜色深... 本文介绍了如何在基于Nios II的SOPC中设计TFT LCD的Controller Core,用Verilog HDL实现其硬件部分.该控制器通过SOPC中的Avalon总线接口与Nios II处理器和SDRAM控制器通信,构建了基于Nios II的SOPC,使之能显示640480分辨率,显示颜色深度达到16bit,试验结果正确。 展开更多
关键词 NIOSⅡ处理器 avalon总线 TFTLCD控制器核
下载PDF
基于FPGA的SD卡控制器的设计
10
作者 李秋 杨武 张俊 《电子设计工程》 2024年第17期61-67,共7页
为解决SD卡大容量数据的快速存取问题,该文设计了一种基于FPGA的SD卡控制器。此控制器拥有两个Avalon主端口,采用突发DMA方式与总线上其他设备进行数据传输,无需CPU干预,提高了传输效率。控制器内部使用同步架构,通过时钟使能控制与SD... 为解决SD卡大容量数据的快速存取问题,该文设计了一种基于FPGA的SD卡控制器。此控制器拥有两个Avalon主端口,采用突发DMA方式与总线上其他设备进行数据传输,无需CPU干预,提高了传输效率。控制器内部使用同步架构,通过时钟使能控制与SD卡交互的时钟频率,提高了系统稳定性。此外,利用IDE软件编写驱动函数,采用自定义组件技术将其作为独立IP核集成。在友晶科技DE2-115开发平台上验证通过,主频达到103.37 MHz,实现了数据的快速存取。 展开更多
关键词 SD卡 FPGA avalon总线 突发DMA 时钟使能 DE2-115
下载PDF
Nios Ⅱ系统Avalon总线PWM设计 被引量:6
11
作者 王玉花 郭书军 《现代电子技术》 2010年第1期183-185,共3页
在NiosⅡ系统设计中,SoPC Builder开发环境提供许多常用的设备模型,供开发者在系统中添加和调用。而对于其他新设备设计人员可以按照Avalon总线规范将设备驱动程序集成到SoPC Builder的硬件抽象层中,同样可以加载使用,方便了用户开发一... 在NiosⅡ系统设计中,SoPC Builder开发环境提供许多常用的设备模型,供开发者在系统中添加和调用。而对于其他新设备设计人员可以按照Avalon总线规范将设备驱动程序集成到SoPC Builder的硬件抽象层中,同样可以加载使用,方便了用户开发一个自定制的片上系统。介绍NiosⅡ嵌入式系统内集成Avalon总线的PWM从外设,将PWM应用在嵌入式智能小车监控系统。 展开更多
关键词 PWM NIOS Ⅱ系统 avalon总线 智能小车
下载PDF
基于Qsys的FFT组件IP核设计及应用 被引量:6
12
作者 刘三军 来国红 +2 位作者 孙玲姣 黄欣 杨瑞 《湖北民族学院学报(自然科学版)》 CAS 2019年第2期206-211,共6页
使用FPGA开发工具Qsys自定制组件的方法,设计了一种具有Avalon总线接口的快速傅立叶变换IP核,能够方便地挂接到NiosII软核处理器上,从而协助CPU实现快速傅里叶变换的功能.该IP核能够灵活的配置成8位、10位、12位或14位等位宽,也可以配... 使用FPGA开发工具Qsys自定制组件的方法,设计了一种具有Avalon总线接口的快速傅立叶变换IP核,能够方便地挂接到NiosII软核处理器上,从而协助CPU实现快速傅里叶变换的功能.该IP核能够灵活的配置成8位、10位、12位或14位等位宽,也可以配置成能对2n(n=6,7,8,…)个采样点进行傅立叶正变换或反变换.同时本文还给出了该IP核的一个应用范例,即在FPGA开发板上构建了一款音频信号分析仪的SOPC系统.实验结果表明,该IP核能够圆满的完成频谱分析和失真度分析的任务.该IP核具有使用方便、配置灵活、精度高等优点. 展开更多
关键词 片上可编程系统 知识产权核 嵌入式 avalon总线 快速傅里叶变换
下载PDF
基于Nios Ⅱ的SD卡驱动程序开发 被引量:4
13
作者 邓中亮 陈续 《电子设计工程》 2010年第5期107-110,共4页
提出一种在FPGA Nios Ⅱ软核处理器下SD卡驱动设计的方法。采用Altera公司的FPGA可编程逻辑器件,构建了Nios Ⅱ软核处理器平台,并在此之上实现了SD卡的驱动设计。实验结果表明:设计提高了FPGA系统的设计灵活度,并有效地控制了FPGA的资... 提出一种在FPGA Nios Ⅱ软核处理器下SD卡驱动设计的方法。采用Altera公司的FPGA可编程逻辑器件,构建了Nios Ⅱ软核处理器平台,并在此之上实现了SD卡的驱动设计。实验结果表明:设计提高了FPGA系统的设计灵活度,并有效地控制了FPGA的资源利用率。 展开更多
关键词 NIOS avalon总线 SD卡 驱动 HAL
下载PDF
相控阵天线内部通信的CAN控制器IP核设计 被引量:5
14
作者 王邦继 刘庆想 +2 位作者 周磊 李相强 张健穹 《强激光与粒子束》 EI CAS CSCD 北大核心 2017年第9期75-80,共6页
为实现相控阵天线波控系统小型化、芯片化的目的,设计了一种基于Avalon总线的CAN控制器IP核。参照CAN2.0B协议规范,给出了CAN控制器IP核的功能结构,利用Verilog硬件描述语言完成了控制器接口逻辑、位流处理器、位时序逻辑等模块设计,并... 为实现相控阵天线波控系统小型化、芯片化的目的,设计了一种基于Avalon总线的CAN控制器IP核。参照CAN2.0B协议规范,给出了CAN控制器IP核的功能结构,利用Verilog硬件描述语言完成了控制器接口逻辑、位流处理器、位时序逻辑等模块设计,并进行了设备驱动及应用软件开发。将设计的CAN控制器IP核、Nios II微处理器、多个单元相位控制器IP核等集成到FPGA中构成子阵级波束控制的SoPC系统。最后对CAN总线的通信性能进行了实验测试。结果表明:设计的CAN控制器IP核能够在实际CAN网络中稳定可靠地收发数据。基于这种方式构建的系统,扩展方便、可移植性高、具有较强的适应性,也可用于高密度、紧凑型工业控制领域。 展开更多
关键词 波控系统 CAN控制器 avalon总线 SOPC系统
下载PDF
双FIFO的LBE总线与Avalon总线的接口系统设计 被引量:3
15
作者 苗军民 史志钊 吕迎迎 《单片机与嵌入式系统应用》 2018年第3期52-55,共4页
为了实现LBE总线与Avalon总线设备之间跨时钟域数据交换,设计了桥接在两种总线间的接口IP软核。利用Verilog硬件描述语言的层次化设计方法,设计了接口IP核的底层模块,其中包括命令FIFO模块、状态FIFO模块、LBE总线端接口模块和Avalon总... 为了实现LBE总线与Avalon总线设备之间跨时钟域数据交换,设计了桥接在两种总线间的接口IP软核。利用Verilog硬件描述语言的层次化设计方法,设计了接口IP核的底层模块,其中包括命令FIFO模块、状态FIFO模块、LBE总线端接口模块和Avalon总线端接口模块。在FPGA硬件平台上,进行两种总线间的双向数据传输实验。结果表明,采用双FIFO的LBE总线与Avalon总线接口系统满足设计要求,能够实现数据的稳定可靠交换。 展开更多
关键词 FIFO LBE总线 avalon总线 IP软核
下载PDF
基于DMA的大批量数据快速传输模块设计 被引量:4
16
作者 杨立成 刘丹峰 史继辉 《电子科技》 2012年第12期49-51,共3页
针对Altera公司SOPC解决方案中,DMA模块无法直接读/写FPGA外设的情况,提出了基于Avalon总线流传输模式的通用DMA读/写控制模块的设计,设计了两个自定义外设,实现了DMA对FPGA外设的高速数据存取和Nios II与FPGA大批量数据的快速传输。介... 针对Altera公司SOPC解决方案中,DMA模块无法直接读/写FPGA外设的情况,提出了基于Avalon总线流传输模式的通用DMA读/写控制模块的设计,设计了两个自定义外设,实现了DMA对FPGA外设的高速数据存取和Nios II与FPGA大批量数据的快速传输。介绍了Avalon-MM总线规范,阐述了系统架构以及DMA读控制器的设计,测试结果表明,该方法是一种高效可行的解决方案。 展开更多
关键词 SOPC NIOS II DMA avalon总线
下载PDF
基于NiosII的SOPC中外设接入的两种方法 被引量:4
17
作者 柳沁 李银国 徐洋 《微计算机信息》 北大核心 2008年第11期114-116,共3页
本文介绍了两种方法将外设接入Avalon总线,以构建基于NiosII嵌入式处理器的SOPC的方法,分别是通过自定制接口直接接入总线和以通用I/O口的方式接入总线,并编写了可供用户直接调用的相关程序。两种方法均在Altera的cycloneII系列器件上... 本文介绍了两种方法将外设接入Avalon总线,以构建基于NiosII嵌入式处理器的SOPC的方法,分别是通过自定制接口直接接入总线和以通用I/O口的方式接入总线,并编写了可供用户直接调用的相关程序。两种方法均在Altera的cycloneII系列器件上进行了验证,试验结果正确。 展开更多
关键词 SOPC CH372 时序 avalon总线
下载PDF
基于IP核的便携式综合电子测量仪的设计与实现 被引量:4
18
作者 李新春 张庆江 高念 《激光杂志》 CAS 北大核心 2015年第1期135-139,共5页
为了满足电子测量性能指标越来越高的要求,设计一种基于FPGA的便携式综合电子测量仪器。本系统主要利用IP核的设计方法的优势,实现频率计、函数信号发生器和示波器的综合功能。具体实现通过用Verilog语言编写功能IP核,并移植Nios II处... 为了满足电子测量性能指标越来越高的要求,设计一种基于FPGA的便携式综合电子测量仪器。本系统主要利用IP核的设计方法的优势,实现频率计、函数信号发生器和示波器的综合功能。具体实现通过用Verilog语言编写功能IP核,并移植Nios II处理器构建片上可编程系统(SOPC),IP核和片上处理器之间的通信采用Avalon总线协议。最后,在NIOSII IDE环境下移植μC/GUI进行图形用户界面的设计。实验测试表明,系统成本低、可靠性高、易于程控、使用灵活,系统的各项参数指标可以达到商用电子测量仪器的水平。 展开更多
关键词 电子测量仪 FPGA IP核 SOPC avalon总线 ΜC/GUI
下载PDF
基于Avalon总线的音频频谱分析系统设计与实现 被引量:4
19
作者 姚梦茹 胡永兵 李慧 《计算机技术与发展》 2019年第3期169-172,共4页
伴随电子与通信技术的发展,数字音频广播、多媒体通信等这些数字音频处理技术在社会上得到了广泛的应用,同时对人们生活的影响日益深远。目前市面上的多数调音器都是使用振动原理的,一些高端的调音器会同时使用声音原理和振动原理配合... 伴随电子与通信技术的发展,数字音频广播、多媒体通信等这些数字音频处理技术在社会上得到了广泛的应用,同时对人们生活的影响日益深远。目前市面上的多数调音器都是使用振动原理的,一些高端的调音器会同时使用声音原理和振动原理配合调音。市面上的乐器声音识别调音器虽然小巧便携,但是在准确性上有待提高,而且现有的调音器的种类比较少。为了提高识别准确率,使识别设备微型化,基于FPGA中的Avalon总线技术和快速傅里叶变换算法,设计实现了一种实时高效的音频频谱分析系统。该系统实时完成了各种音乐信号的识别与分析,克服了传统调音器的限制,可以对多种乐器进行调音,大大提高了乐器的音准,克服了一种调音器只能调节一种乐器的限制,并且提高了调音器的使用率。 展开更多
关键词 FPGA NIOS Ⅱ系统 avalon总线 频谱分析 快速傅里叶变换
下载PDF
一种基于Avalon总线PCI从设备IP核设计 被引量:2
20
作者 姚洁 孔祥营 王桂强 《电子测量技术》 2016年第2期142-146,共5页
在工程实践中,如何实现上位机与Qsys系统之间的无缝链接,一直是设计中的重点。针对以上问题,本文提出了基于Avalon总线的PCI从设备IP核的设计方法,以嵌入式IP软核的形式取代原有专用接口芯片。设计按照自顶而下设计流程,首先给出了PCI... 在工程实践中,如何实现上位机与Qsys系统之间的无缝链接,一直是设计中的重点。针对以上问题,本文提出了基于Avalon总线的PCI从设备IP核的设计方法,以嵌入式IP软核的形式取代原有专用接口芯片。设计按照自顶而下设计流程,首先给出了PCI从设备的RTL级模块划分,并详细设计了其mealy型状态机,然后将Avalon总线与PCI总线实现片内互联,最终开发了一个具有自主知识产权的IP软核。该IP核符合PCI 2.2标准,可进行资源自动配置,实现数据正确读写,还实现了PCI总线与Nios II处理器之间的数据传输,验证了该设计的正确性和可行性。 展开更多
关键词 PCI总线 avalon总线 IP核 mealy状态机
下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部