期刊文献+
共找到152篇文章
< 1 2 8 >
每页显示 20 50 100
24位模/数转换器CS5532及其应用 被引量:29
1
作者 高明 《仪表技术与传感器》 CSCD 北大核心 2002年第7期40-42,46,共4页
CS5 5 32是一种低噪声 2 4位Δ -Σ型A/D转换器。文中详细阐述了CS5 5 32的结构、组成、功能特点及工作方式 ,并以高精度称重仪———渗碳液体流量监测仪为例 ,论述了其在高精度测量方面的具体应用 ,给出了其与单片机接口的电路原理图... CS5 5 32是一种低噪声 2 4位Δ -Σ型A/D转换器。文中详细阐述了CS5 5 32的结构、组成、功能特点及工作方式 ,并以高精度称重仪———渗碳液体流量监测仪为例 ,论述了其在高精度测量方面的具体应用 ,给出了其与单片机接口的电路原理图和驱动软件程序。 展开更多
关键词 A/D转换器 校准 单片机 串行接口
下载PDF
一种带有曲率补偿的低功耗带隙基准电压源 被引量:13
2
作者 张海磊 居水荣 +1 位作者 王津飞 刘锡锋 《半导体技术》 CAS 北大核心 2019年第12期910-915,共6页
设计了一种带有曲率补偿的低功耗带隙基准电压源电路。该基准源电路主要由启动电路、运算放大器、正温度系数(PTAT)电路、负温度系数(CTAT)电路和曲率补偿电路组成。电路中采用MOSFET替代传统双极结型晶体管作为CTAT来源,并在一阶带隙... 设计了一种带有曲率补偿的低功耗带隙基准电压源电路。该基准源电路主要由启动电路、运算放大器、正温度系数(PTAT)电路、负温度系数(CTAT)电路和曲率补偿电路组成。电路中采用MOSFET替代传统双极结型晶体管作为CTAT来源,并在一阶带隙基础上结合高阶曲率补偿技术,以降低温度系数、提高线性度。基于CSMC 0.18μm工艺设计了该带隙基准电压源芯片,并将其应用于一种超低功耗的模数转换器(ADC)中。在完成ADC的流片后对带隙基准电压源单独进行参数测试,结果显示在1.8 V电源电压下,输出电压为559 mV,在-40~130℃内,温度系数为6.47×10-6/℃,电源抑制比为-54.26 dB,总工作电流仅为0.48μA,芯片面积为0.0037 mm^2。 展开更多
关键词 带隙基准 低功耗 曲率补偿 温度系数 模数转换器(adc)
下载PDF
Design and implementation of high-speed real-time data acquisition system based on FPGA 被引量:12
3
作者 WANG Xu-ying LU Ying-hua ZHANG Li-kun 《The Journal of China Universities of Posts and Telecommunications》 EI CSCD 2006年第4期61-66,共6页
The electromagnetic radiation will result in informa- tion leakage being recovered when computers work. This article presents a high-speed real-time data acquisition system based on peripheral component interconnect ... The electromagnetic radiation will result in informa- tion leakage being recovered when computers work. This article presents a high-speed real-time data acquisition system based on peripheral component interconnect (PCI) bus and field programmable gate array (FPGA) for sampling electromagnetic radiation caused by video signal. The hardware design and controlling flow of each module are introduced in detail. The sampling rate can reach 64 Msps and system transfers speed can be up to 128 Mb/s by using time interleaving, which increases the overall sampling speed of a system by operating two data converters in parallel. 展开更多
关键词 high-speed data acquisition FPGA PCI bus very-high-speed integrated circuit Hardware description language (VHDL) analog-to-digital converter adc
原文传递
TD-LTE系统终端邻道泄漏功率比的测试方法 被引量:13
4
作者 王妮娜 张治 +2 位作者 姜军 唐恬 孙彦良 《仪器仪表学报》 EI CAS CSCD 北大核心 2011年第10期2357-2362,共6页
LTE(long term evolution)及其后续演进已成为全球移动通信领域开发的热点。在LTE产业链中,终端射频测试是相对薄弱的环节;信道带宽的增大又对采样速率及硬件处理能力提出很高的要求,成为制约终端射频指标测试的瓶颈。在分析终端射频邻... LTE(long term evolution)及其后续演进已成为全球移动通信领域开发的热点。在LTE产业链中,终端射频测试是相对薄弱的环节;信道带宽的增大又对采样速率及硬件处理能力提出很高的要求,成为制约终端射频指标测试的瓶颈。在分析终端射频邻道泄漏功率比(adjacent channel leakage power ratio,ACLR)测试原理、测试方法及实现技术的基础上,提出一种通过修改测试仪表接收机射频本地振荡器频率来增大观测带宽、降低采样速率的测试方法。该测试方法具有很好的灵活性和可扩展性,大大降低测试成本,因此具有很大的市场应有价值。 展开更多
关键词 LTE 邻道泄漏功率比(ACLR) 射频本振 数模变换(adc)
下载PDF
一种10位200kS/s 65nm CMOS SAR ADC IP核 被引量:9
5
作者 杨银堂 佟星元 +1 位作者 朱樟明 管旭光 《电子与信息学报》 EI CSCD 北大核心 2010年第12期2993-2998,共6页
该文基于65nm CMOS低漏电工艺,设计了一种用于触摸屏SoC的8通道10位200kS/s逐次逼近寄存器型(Successive Approximation Register,SAR)A/D转换器(Analog-to-Digital Converter,ADC)IP核。在D/A转换电路的设计上,采用"7MSB(Most-Sig... 该文基于65nm CMOS低漏电工艺,设计了一种用于触摸屏SoC的8通道10位200kS/s逐次逼近寄存器型(Successive Approximation Register,SAR)A/D转换器(Analog-to-Digital Converter,ADC)IP核。在D/A转换电路的设计上,采用"7MSB(Most-Significant-Bit)+3LSB(Least-Significant-Bit)"R-C混合D/A转换方式,有效减小了IP核的面积,并通过采用高位电阻梯复用技术有效减小了系统对电容的匹配性要求。在比较器的设计上,通过采用一种低失调伪差分比较技术,有效降低了输入失调电压。在版图设计上,结合电容阵列对称布局以及电阻梯伪电阻包围的版图设计方法进行设计以提高匹配性能。整个IP核的面积为322μm×267μm。在2.5V模拟电压以及1.2V数字电压下,当采样频率为200kS/s,输入频率为1.03kHz时,测得的无杂散动态范围(Spurious-Free Dynamic Range,SFDR)和有效位数(Effective Number Of Bits,ENOB)分别为68.2dB和9.27,功耗仅为440μW,测试结果表明本文ADC IP核非常适合嵌入式系统的应用。 展开更多
关键词 模数转换器(adc) 逐次逼近寄存器(SAR) 触摸屏SoC CMOS 低功耗
下载PDF
小面积、微功耗增量型Sigma-Delta ADC设计 被引量:5
6
作者 姚立斌 陈楠 韩庆林 《红外技术》 CSCD 北大核心 2015年第12期1011-1015,共5页
模拟数字转换器(ADC)是智能化传感器的一个重要组成部分。阵列型传感器应用对ADC的功耗及芯片面积都具有较高的要求,同时传感器本身特性要求ADC具有较高的精度,对阵列型传感器用ADC的设计提出了挑战。在分析各类型ADC的性能优劣势的基础... 模拟数字转换器(ADC)是智能化传感器的一个重要组成部分。阵列型传感器应用对ADC的功耗及芯片面积都具有较高的要求,同时传感器本身特性要求ADC具有较高的精度,对阵列型传感器用ADC的设计提出了挑战。在分析各类型ADC的性能优劣势的基础上,提出了应用增量型Sigma-Delta ADC来设计阵列型传感器应用。介绍了增量型Sigma-Delta ADC的架构设计以及电路设计,并在0.18?m CMOS工艺下流片。在40 k S/s的转换速度下,所设计的ADC达到了15 bit的精度,功耗为58?W,单个ADC的芯片面积为10?m×530?m。测试结果表明增量型Sigma-Delta ADC非常适合于阵列型传感器应用。 展开更多
关键词 模-数字转换器(adc) 增量型Sigma-Delta adc 微功耗电路设计
下载PDF
一种性能指标可配置的SAR ADC的设计与实现 被引量:5
7
作者 居水荣 谢亚伟 +1 位作者 王津飞 朱樟明 《半导体技术》 CAS 北大核心 2019年第5期335-341,348,共8页
提出了一种分辨率、电源电压等性能指标可配置的逐次逼近寄存器型(SAR)模数转换器(ADC)的设计思想和实现方式。分析了SAR ADC的采样速率、精度、功耗和能量效率等主要性能指标之间的关系,提出了性能参数可配置SAR ADC的设计构想。介绍... 提出了一种分辨率、电源电压等性能指标可配置的逐次逼近寄存器型(SAR)模数转换器(ADC)的设计思想和实现方式。分析了SAR ADC的采样速率、精度、功耗和能量效率等主要性能指标之间的关系,提出了性能参数可配置SAR ADC的设计构想。介绍了性能指标可配置SAR ADC的实现方式,包括分辨率的配置、采样速率的可变以及电源电压的可调等。基于0.18μm CMOS工艺完成了ADC的版图设计、工艺加工和性能参数测试,ADC核心部分芯片面积仅为360μm×550μm。测试结果表明,SAR ADC的分辨率为6~10 bit、电源电压为0.5~0.9 V,在10 bit模式以及0.5 V电源电压下,该SAR ADC信噪失真比(SNDR)和无杂散动态范围(SFDR)分别可达到56.36 dB和67.96 dB,采样速率可达到2 MS/s,能量效率优值(FOM)为20.6 fJ/conversion-step。 展开更多
关键词 模数转换器(adc) 逐次逼近寄存器(SAR) 低功耗 分辨率可配置 电源电压可变
下载PDF
一种具有纹波消除技术的10 bit SAR ADC
8
作者 李硕 蔡孟冶 姜岩峰 《半导体技术》 CAS 北大核心 2024年第4期350-359,共10页
逐次逼近寄存器模数转换器(SAR ADC)在逐次逼近的过程中,电容的切换会使参考电压上出现参考纹波噪声,该噪声会影响比较器的判定,进而输出错误的比较结果。针对该问题,基于CMOS 0.5μm工艺,设计了一种具有纹波消除技术的10 bit SAR ADC... 逐次逼近寄存器模数转换器(SAR ADC)在逐次逼近的过程中,电容的切换会使参考电压上出现参考纹波噪声,该噪声会影响比较器的判定,进而输出错误的比较结果。针对该问题,基于CMOS 0.5μm工艺,设计了一种具有纹波消除技术的10 bit SAR ADC。通过增加纹波至比较器输入端的额外路径,将参考纹波满摆幅输入至比较器中;同时设计了消除数模转换器(DAC)模块,对参考纹波进行采样和输入,通过反转纹波噪声的极性,消除参考纹波对ADC输出的影响。该设计将信噪比(SNR)提高到56.75 dB,将有效位数(ENOB)提升到9.14 bit,将积分非线性(INL)从-1~5 LSB降低到-0.2~0.3 LSB,将微分非线性(DNL)从-3~4 LSB降低到-0.5~0.5 LSB。 展开更多
关键词 模数转换器(adc) 参考纹波消除 信噪比(SNR) 有效位数(ENOB) 积分非线性(INL) 微分非线性(DNL)
下载PDF
一种逐次逼近寄存器型模数转换器 被引量:4
9
作者 石蓝 居水荣 +1 位作者 丁瑞雪 朱樟明 《半导体技术》 CAS 北大核心 2020年第12期916-923,共8页
设计了一种逐次逼近寄存器型模数转换器(SAR ADC)。提出了一种新型全动态钟控比较器结构,消除了比较器的亚稳态误差,解决了ADC输出不稳定的问题,实现了失调和噪声之间良好的折中,提升了ADC的动态性能;设计了一种全新的自举开关,在确保... 设计了一种逐次逼近寄存器型模数转换器(SAR ADC)。提出了一种新型全动态钟控比较器结构,消除了比较器的亚稳态误差,解决了ADC输出不稳定的问题,实现了失调和噪声之间良好的折中,提升了ADC的动态性能;设计了一种全新的自举开关,在确保采样保持电路性能的同时提高了其可靠性;提出了一种新颖的正反馈结构的动态逻辑单元,并应用在逐次逼近逻辑电路中,在降低功耗的同时消除了误码问题;改进了共模电平产生电路结构,提高了共模电平的产生速度和稳定性。电路采用0.18μm DB S-BCD工艺设计实现,芯片面积约为360μm×560μm,10 bit分辨率模式下的功耗和信噪失真比(SNRD)分别为21.1μW和58.64 dB。 展开更多
关键词 模数转换器(adc) 逐次逼近寄存器(SAR) 比较器 自举开关 动态逻辑单元 共模电平
下载PDF
用于高精度模数转换器的CMOS可变增益放大器
10
作者 李振国 苏萌 +5 位作者 田迪 肖春 侯佳力 胡毅 沈红伟 王亚彬 《半导体技术》 CAS 北大核心 2024年第10期899-905,共7页
针对工业领域数据采集系统对大摆幅模拟信号精确采样的需求,提出了一种方便与高精度模数转换器(ADC)集成的CMOS可变增益放大器(VGA)。该VGA基于反相放大器结构,在5 V单电源供电的条件下支持最大±10 V信号输入。对传递函数的设计和... 针对工业领域数据采集系统对大摆幅模拟信号精确采样的需求,提出了一种方便与高精度模数转换器(ADC)集成的CMOS可变增益放大器(VGA)。该VGA基于反相放大器结构,在5 V单电源供电的条件下支持最大±10 V信号输入。对传递函数的设计和电路结构的优化可保证VGA高线性度的同时不降低信噪比(SNR)。电路采用TSMC 0.18μm CMOS工艺进行设计并流片,面积为0.23 mm^(2),5 V供电时功耗为1.5 mW。在输入信号1 kHz、采样率200 kS/s条件下,将VGA与16 bit逐次逼近寄存器(SAR)ADC进行联合测试,测试结果表明信噪比达到89.80 dB,总谐波失真(THD)为-102.31 dB。该VGA具有输入范围大、精度高、面积小的特点,为工业信号采集应用提供了高集成度的解决方案。 展开更多
关键词 可变增益放大器(VGA) CMOS工艺 宽摆幅 模数转换器(adc) 低噪声 低失真
下载PDF
基于FPGA的永磁同步电机三相电流同步采样方案
11
作者 廖丽诚 李淼 《控制与信息技术》 2024年第3期104-108,共5页
在永磁牵引控制平台中,为了实现永磁同步电机控制更优,需根据控制周期对电机的三相电流进行同步采样;同时,为了满足过流故障的实时保护,需要对电流以较小的时间间隔进行持续采样。为此,文章基于FPGA设计了一种利用一套ADC芯片同时满足... 在永磁牵引控制平台中,为了实现永磁同步电机控制更优,需根据控制周期对电机的三相电流进行同步采样;同时,为了满足过流故障的实时保护,需要对电流以较小的时间间隔进行持续采样。为此,文章基于FPGA设计了一种利用一套ADC芯片同时满足永磁同步电机控制所需电流同步采样和过流实时保护需求的快速定时采样方案。该方案通过实时获取用户配置的同步采样周期,并结合定时采样周期,智能地生成ADC转换启动信号的方式,从而实现对永磁同步电机电流的同步采样和定时采样控制。最后,基于实际永磁牵引控制平台进行实验,结果验证了所提方案的可行性和有效性。 展开更多
关键词 永磁同步电机 同步采样 定时采样 FPGA adc
下载PDF
一种基于电压窗口技术的超低功耗SAR ADC 被引量:4
12
作者 汪正锋 宁宁 +4 位作者 吴霜毅 杜翎 蒋旻 闫小艳 王伟 《电子学报》 EI CAS CSCD 北大核心 2016年第1期211-215,共5页
本文提出了一种应用于生物医学的超低功耗逐次逼近型模数转换器(SAR ADC).针对SAR ADC主要模块进行超低功耗设计.数模转换(DAC)电路采用vcm-based以及分段电容阵列结构来减小其总电容,从而降低了DAC功耗.同时提出了电压窗口的方法在不... 本文提出了一种应用于生物医学的超低功耗逐次逼近型模数转换器(SAR ADC).针对SAR ADC主要模块进行超低功耗设计.数模转换(DAC)电路采用vcm-based以及分段电容阵列结构来减小其总电容,从而降低了DAC功耗.同时提出了电压窗口的方法在不降低比较器精度的情况下减小其功耗.此外,采用堆栈以及多阈值晶体管结构来减小低频下的漏电流.在55nm工艺下进行设计和仿真,在0.6V电源电压以及10k S/s的采样频率下,ADC的信噪失真比(SNDR)为73.3d B,总功耗为432n W,品质因数(FOM)为11.4f J/Conv. 展开更多
关键词 模数转换器(adc) 逐次逼近寄存器(SAR) 电压窗口 超低功耗
下载PDF
面向CMOS图像传感器应用的列级模数转换器研究进展 被引量:1
13
作者 廖文丽 张植潮 +2 位作者 张九龄 蔡铭嫣 陈铖颖 《半导体技术》 CAS 北大核心 2023年第11期961-971,共11页
随着有源像素工艺以及互补金属氧化物半导体(CMOS)集成电路技术迅速发展,CMOS图像传感器(CIS)朝着高分辨率、高动态范围、低功耗、小体积的方向不断发展,在数码相机、汽车驾驶、安防监控、医学等多个领域中逐渐取代原市场主流的电荷耦... 随着有源像素工艺以及互补金属氧化物半导体(CMOS)集成电路技术迅速发展,CMOS图像传感器(CIS)朝着高分辨率、高动态范围、低功耗、小体积的方向不断发展,在数码相机、汽车驾驶、安防监控、医学等多个领域中逐渐取代原市场主流的电荷耦合器件(CCD)图像传感器。模数转换器(ADC)作为模拟信号和数字信号的转换端口,是CMOS图像传感器中的重要组成部分,其性能的优劣直接决定了CMOS图像传感器的成像质量。对应用于CMOS图像传感器的模数转换器进行了综述,分析了几种主流架构的优缺点,阐述了面临的挑战以及解决方案,最后对未来的发展前景进行了展望。 展开更多
关键词 CMOS图像传感器(CIS) 模数转换器(adc) 单斜(SS)adc 逐次逼近寄存器(SAR)adc 循环adc Sigma-Delta adc
下载PDF
基于ADC121C021数模转换器的电源检测模块的设计 被引量:2
14
作者 田海燕 李清 《兵工自动化》 2015年第11期70-73,共4页
为使探测器测得的探测值更加稳定,设计一种基于ADC121C021的电源检测模块。介绍ADC121C021数模转换器,分析其寄存器和读写时序。在此基础上,详细说明了基于此数模转化器的电源检测系统的软硬件实现,并进行试验验证。该模块已成功应用于... 为使探测器测得的探测值更加稳定,设计一种基于ADC121C021的电源检测模块。介绍ADC121C021数模转换器,分析其寄存器和读写时序。在此基础上,详细说明了基于此数模转化器的电源检测系统的软硬件实现,并进行试验验证。该模块已成功应用于多个核电站的便携式检测系统。应用结果表明,该模块能使检测系统的探测器读数更加稳定可靠。 展开更多
关键词 模数转换 IIC adc121C021
下载PDF
基于低采样率数模转换器和模数转换器的太赫兹发射机线性化 被引量:4
15
作者 肖尚辉 刘简 +7 位作者 胡波 张梦瑶 全欣 徐强 潘文生 刘颖 邵士海 唐友喜 《电子与信息学报》 EI CSCD 北大核心 2023年第2期718-724,共7页
太赫兹(THz)频率高、带宽大,是6G移动通信中极具优势的潜在无线频谱资源。然而太赫兹器件的非线性失真,限制了功率转换效率与通信传输距离。若采用传统数字预失真(DPD)技术对其进行非线性校正,通常要求数模转换器(DAC)和模数转换器(ADC... 太赫兹(THz)频率高、带宽大,是6G移动通信中极具优势的潜在无线频谱资源。然而太赫兹器件的非线性失真,限制了功率转换效率与通信传输距离。若采用传统数字预失真(DPD)技术对其进行非线性校正,通常要求数模转换器(DAC)和模数转换器(ADC)的采样速率达到信号带宽的5倍,对于太赫兹频段难以应用。因此,该文提出一种低速率DAC和ADC的DPD算法对太赫兹发射机的非线性进行校正。该方法主要分为3个步骤:首先利用低采样率ADC获取的观测数据进行上采样,恢复出带宽受限的高采样率的观测信号,此时信号采样率为信号带宽的5倍,可以有效表征出5阶非线性失真;然后建立带宽受限的DPD模型,采用最小二乘算法提取DPD校正系数;最后对校正后的信号进行下采样送往DAC以校正发射通道的非线性失真。仿真结果表明,当DAC和ADC工作在1.25倍基带信号速率的采样率条件下,对于64-QAM调制信号,该方法可以把误差矢量幅值(EVM)从8.46%降低到2.27%,从而可以支持更高阶的调制方式。 展开更多
关键词 模数转换器 太赫兹通信 功率放大器 数字预失真
下载PDF
Dither信号理论分析及仿真 被引量:3
16
作者 陈静 侯媛彬 《电光与控制》 北大核心 2009年第12期46-47,57,共3页
模拟数字转化器(ADC)具有典型的非线性特性,其输出噪声对输入信号存在着依赖关系。为了降低ADC的非线性,对减性Dither量化器控制系统进行了数学分析,得出了使量化器输出噪声与输入信号无关所需要满足的充分必要条件。并利用LabVIEW搭建... 模拟数字转化器(ADC)具有典型的非线性特性,其输出噪声对输入信号存在着依赖关系。为了降低ADC的非线性,对减性Dither量化器控制系统进行了数学分析,得出了使量化器输出噪声与输入信号无关所需要满足的充分必要条件。并利用LabVIEW搭建了减性Dither量化器控制系统数字仿真平台,对系统分别加入宽带白噪声Dither信号和窄带正弦Dither信号,仿真结果表明适当地选取Dither信号将有效地改善ADC的性能。 展开更多
关键词 Dither信号 频谱分析 adc SFDR
下载PDF
模数变换器的几种典型结构及其应用 被引量:1
17
作者 曹鹏 费元春 《电讯技术》 北大核心 2003年第3期13-16,共4页
ADC(模数变换器 )作为连接模拟电路与数字信号处理器之间的桥梁 ,围绕着精度和速度 2个方向快速发展 ,并出现了多种结构 ,且各具特色。文中主要对目前主流的 4种结构的性能特点、电路的复杂程度、采样速度和应用领域等方面进行了对比研... ADC(模数变换器 )作为连接模拟电路与数字信号处理器之间的桥梁 ,围绕着精度和速度 2个方向快速发展 ,并出现了多种结构 ,且各具特色。文中主要对目前主流的 4种结构的性能特点、电路的复杂程度、采样速度和应用领域等方面进行了对比研究 ,最后介绍了被广泛地应用于软件无线电、数字中频接收机等系统中的流水线型ADC的现状及其发展趋势。 展开更多
关键词 模数变换器 电路结构 数据吞吐量 应用 adc 发展趋势
下载PDF
基于先进CMOS工艺的多通道Gbps LVDS接收器
18
作者 赵达 沈丹丹 +3 位作者 王亚军 杨亮 桂江华 邵健 《电子技术应用》 2024年第5期24-29,共6页
在SIP(System In a Package)系统中集成具有LVDS(Low-Voltage Differential Signal)接口的多通道高速模数转换器(Analog-to-Digital Converter,ADC)时,面临不同LVDS输出通道延时不同所导致的数据采集错误的问题,为此设计了一个多通道自... 在SIP(System In a Package)系统中集成具有LVDS(Low-Voltage Differential Signal)接口的多通道高速模数转换器(Analog-to-Digital Converter,ADC)时,面临不同LVDS输出通道延时不同所导致的数据采集错误的问题,为此设计了一个多通道自适应LVDS接收器。通过采用数据时钟恢复技术产生一个多相位的采样时钟,并结合ADC的测试模式来确认每一个通道的采样相位,能够自动对每一个通道的延时分别进行调整,以达到对齐各通道采样相位点,保证数据正确采集的目的。最后,基于先进CMOS工艺进行了接收器的设计、仿真、后端设计实现和流片测试,仿真和流片后的板级测试结果均表明该接收器能够对通道延迟进行自动调节以对齐采样相位,且最大的采样相位调节范围为±3 bit,信噪比大于65 dB,满足了设计要求和应用需求。 展开更多
关键词 模数转换器 多通道LVDS 锁相环 时钟数据恢复
下载PDF
基于时钟树机制的超高速数字锁相放大系统 被引量:4
19
作者 邱亮 茆亚洲 +1 位作者 彭滟 朱亦鸣 《数据采集与处理》 CSCD 北大核心 2019年第4期715-722,共8页
在超高速数字锁相系统中,虽然可以采用时间交替并行模数转换(Analog-to-digital converter,ADC)结构解决采样速率和采样精度的矛盾,但系统极易受各通道采样时钟抖动的影响。在分析采样时钟抖动与采样有效位数及动态范围关系的基础上,设... 在超高速数字锁相系统中,虽然可以采用时间交替并行模数转换(Analog-to-digital converter,ADC)结构解决采样速率和采样精度的矛盾,但系统极易受各通道采样时钟抖动的影响。在分析采样时钟抖动与采样有效位数及动态范围关系的基础上,设计了一种基于时钟树机制的并联ADC交替采样结构的超高速数字锁相放大系统。实验结果表明,在相同的测试条件下,该系统比国外主流厂商的商用锁相放大器信噪比提高了约17.5 dB。 展开更多
关键词 时间交替采样 时钟抖动 模数转换器 锁相放大器 信噪比
下载PDF
一种16位110 dB无杂散动态范围的低功耗SAR ADC
20
作者 邢向龙 王倩 +3 位作者 康成 彭姜灵 李清 俞军 《电子科技大学学报》 EI CAS CSCD 北大核心 2024年第2期185-193,共9页
该文设计了一款16位、转换速率为625 kS/s的逐次逼近寄存器型模数转换器(SAR ADC)。改进的采样保持电路结构,优化了采样线性度和噪声性能。采用分段结构设计电容型数模转换器并使用混合方式的电容切换方案,减小面积和能耗。利用扰动注... 该文设计了一款16位、转换速率为625 kS/s的逐次逼近寄存器型模数转换器(SAR ADC)。改进的采样保持电路结构,优化了采样线性度和噪声性能。采用分段结构设计电容型数模转换器并使用混合方式的电容切换方案,减小面积和能耗。利用扰动注入技术提升ADC的线性度。比较器采用两级积分型预放大器减小噪声,利用输出失调存储技术及优化的电路设计减小了比较器失调电压和失调校准引入的噪声,优化并提升了比较器速度。芯片采用CMOS 0.18μm工艺设计和流片,ADC核心面积为1.15 mm^(2)。测试结果表明,在1 kHz正弦信号输入下,ADC差分输入峰峰值幅度达8.8 V,信纳比为85.9 dB,无杂散动态范围为110 dB,微分非线性为-0.27/+0.32 LSB,积分非线性为-0.58/+0.53 LSB,功耗为4.31 mW。 展开更多
关键词 模数转换器 数模转换器 低噪声比较器 失调校准 采样保持 逐次逼近寄存器
下载PDF
上一页 1 2 8 下一页 到第
使用帮助 返回顶部