期刊文献+
共找到912篇文章
< 1 2 46 >
每页显示 20 50 100
基于Zynq-7000 FPGA的高速信号采集处理平台 被引量:22
1
作者 李正轩 费树岷 《单片机与嵌入式系统应用》 2016年第2期44-47,共4页
基于Xilinx Zynq-7000系列FPGA,搭建了速度等级在100 Msps的高速信号采集处理平台。平台包含了高速信号采集、高速数据存储以及数字信号处理,在成本、采样速度、数据量、数据处理、稳定性以及可扩展性上都能满足嵌入式高速信号采集处理... 基于Xilinx Zynq-7000系列FPGA,搭建了速度等级在100 Msps的高速信号采集处理平台。平台包含了高速信号采集、高速数据存储以及数字信号处理,在成本、采样速度、数据量、数据处理、稳定性以及可扩展性上都能满足嵌入式高速信号采集处理的需求。详细地介绍了平台的设计、搭建以及后续拓展。 展开更多
关键词 xilinx ZYNQ-7000 FPGA 高速采样 信号处理
下载PDF
基于FPGA的DDR3 SDRAM高速图像数据采集方法 被引量:15
2
作者 隋旭阳 赖文娟 李健 《兵器装备工程学报》 CAS 北大核心 2018年第5期108-111,共4页
为满足高分辨率、高帧频图像处理领域对高速、实时数据采集与缓存的需求,结合Xilinx提供的MIG_v1.9 IP核,利用Verilog HDL语言,设计了DDR3 SDRAM控制器;引入读、写FIFO和读写逻辑控制模块,优化了接口封装;提出了一种基于DDR3 SDRAM存储... 为满足高分辨率、高帧频图像处理领域对高速、实时数据采集与缓存的需求,结合Xilinx提供的MIG_v1.9 IP核,利用Verilog HDL语言,设计了DDR3 SDRAM控制器;引入读、写FIFO和读写逻辑控制模块,优化了接口封装;提出了一种基于DDR3 SDRAM存储地址的读写控制方法,并在Kintex-7 FPGA上实现了多种分辨率的高速图像数据的采集与显示;系统测试表明:该方法可满足高速、大容量、实时数据的缓存要求,充分发挥了DDR3存储的灵活性。该方法可为多路视频源的图像存储提供参考。 展开更多
关键词 FPGA DDR3SDRAM 用户接口 数据采集 VERILOGHDL语言 xilinx
下载PDF
基于Xilinx MicroBlaze多核嵌入式系统的设计 被引量:13
3
作者 何宾 王瑜 《电子设计工程》 2011年第13期141-144,共4页
MicroBlaze核是嵌入在Xilinx FPGA之中的属于32位RISC Harvard架构软处理器核。针对Xilinx MicroBlaze软处理器的核间互连,实现多处理器核之间的快速通信的目的,采用了PLB和FSL总线混连的方法,利用xps_mail-box和xps_mutex核完成核间的... MicroBlaze核是嵌入在Xilinx FPGA之中的属于32位RISC Harvard架构软处理器核。针对Xilinx MicroBlaze软处理器的核间互连,实现多处理器核之间的快速通信的目的,采用了PLB和FSL总线混连的方法,利用xps_mail-box和xps_mutex核完成核间的通信与同步,通过在Xilinx EDK平台下,将3个软处理器核嵌入到FPGA Spartan-3E芯片上的试验,开发出了一个运行在FPGA上的基于多处理器的嵌入式可编程片上系统,得出此种多核处理器混连的可行性与实用性,核间通信速度得到提升的结论。 展开更多
关键词 xilinx 多核处理器 MICROBLAZE 嵌入式 核间通信
下载PDF
基于FPGA的多路高速串并转换器设计 被引量:11
4
作者 仲建锋 胡庆生 孙远 《电子器件》 CAS 2008年第2期657-660,共4页
高速串并转换器的设计是FPGA设计的一个重要方面,传统设计方法由于采用FPGA的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA验证平台中多路高速串并转换器的设计为例,详细阐述了1:8DDR模式下高速串并... 高速串并转换器的设计是FPGA设计的一个重要方面,传统设计方法由于采用FPGA的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA验证平台中多路高速串并转换器的设计为例,详细阐述了1:8DDR模式下高速串并转换器的设计方法和16路1:8串并转换器的实现。结果表明,采用Xilinx Virtex-4的ISERDES设计的多路串并转换器可以实现800Mbit/s输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。 展开更多
关键词 串并转换 现场可编程逻辑阵列 xilinx ISERDES
下载PDF
基于Zynq的数据采集系统的研究与设计 被引量:12
5
作者 赵睿 马媛 《电子测试》 2016年第22期20-21,共2页
本文基于Xilinx Zynq平台采用AD7760模数转换芯片搭建了一个高速数据采集系统,在数据采集、处理及存储等方面都能很好的满足设计需求,同时获得较低的系统功耗。文中主要介绍了该采集系统的总体架构及设计实现。
关键词 xilinx Zynq 嵌入式系统 数据采集
下载PDF
基于Kintex7和SPI Flash实现FPGA的多重加载 被引量:11
6
作者 陈岚 李纪云 朱人杰 《电子技术应用》 北大核心 2014年第7期24-26,共3页
Xilinx 7系列FPGA是Xilinx公司最新推出的一个芯片系列,Kintex7是该系列芯片中的一种,拥有大量的可编程资源。即便如此,在一些多模式的大型复杂的系统设计中,芯片的资源还是远远不能满足设计需求。FPGA的多重加载可以解决可编程资源不... Xilinx 7系列FPGA是Xilinx公司最新推出的一个芯片系列,Kintex7是该系列芯片中的一种,拥有大量的可编程资源。即便如此,在一些多模式的大型复杂的系统设计中,芯片的资源还是远远不能满足设计需求。FPGA的多重加载可以解决可编程资源不足的难题。FPGA多重加载是将设计的多个模式的比特文件存储到Flash,用户可以根据需要选择加载不同模式的比特文件。FPGA的多重加载解决了可编程资源不足的问题,提高了FPGA可编程资源的利用率。 展开更多
关键词 重配置 FPGA SPI FLASH xilinx
下载PDF
千兆以太网通信端口FPGA设计与实现 被引量:11
7
作者 朱保琨 刘广文 《计算机工程与设计》 北大核心 2016年第9期2292-2298,共7页
为解决FPGA千兆以太网硬核媒体访问控制器建置与移植弹性低、整合难度大、特定结构下功能综合化造成资源消耗增加等问题,并达到控制器灵活性高、移植性强、黑箱式核心透明化的目的,提出一种千兆以太网解决方案。在Xilinx FPGA的IP LogiC... 为解决FPGA千兆以太网硬核媒体访问控制器建置与移植弹性低、整合难度大、特定结构下功能综合化造成资源消耗增加等问题,并达到控制器灵活性高、移植性强、黑箱式核心透明化的目的,提出一种千兆以太网解决方案。在Xilinx FPGA的IP LogiCORE物理接口收发器的基础上,通过逻辑设计实现MAC控制器,融入抓包功能,保证新型千兆以太网通信端口问题定位准确、高效、可控性好、透明度高、资源用量小、适应性强。通过实例对该方案进行仿真分析,分析结果验证了逻辑MAC控制器的可行性和有效性。 展开更多
关键词 千兆以太网 xilinx FPGA 逻辑MAC控制器 抓包 串行吉比特媒体独立接口
下载PDF
基于FPGA实现异步串行通信 被引量:10
8
作者 田乐 张勇 《现代电子技术》 2013年第13期71-73,共3页
为了适应全数字化自动控制更加广泛的应用,采用现场可编程门阵列(FPGA)对异步串行通信控制器(UART)进行多模块的系统设计的方法,使串口通信的集成度更高。对UART系统结构进行了模块化分解,可分为三个模块:FPGA波特率发生器控制模块、FPG... 为了适应全数字化自动控制更加广泛的应用,采用现场可编程门阵列(FPGA)对异步串行通信控制器(UART)进行多模块的系统设计的方法,使串口通信的集成度更高。对UART系统结构进行了模块化分解,可分为三个模块:FPGA波特率发生器控制模块、FPGA数据发送模块及数据接收模块。采用Verilog语言描述硬件功能,利用Xilinx公司的FPGA芯片,在Xilinx ISE Design Suite 13.4环境下进行设计、编译、综合、下载。采用第三方仿真工具ModelSim进行模拟仿真。 展开更多
关键词 FPGA UART 多模块 VERILOG xilinx ISE
下载PDF
AXI4-Stream总线的FPGA视频系统的开发研究 被引量:9
9
作者 贺理 赵鹤鸣 邵雷 《单片机与嵌入式系统应用》 2015年第12期42-45,共4页
基于AXI4-Stream总线协议,在Xilinx公司提供的FPGA上实现了一个具有缺陷像素校正、色彩滤波阵列插值、图像降噪实时图像采集与显示功能的视频系统。AXI4-Stream总线协议由ARM公司提出,该协议专门针对视频、音频、数组等数据在片内通信... 基于AXI4-Stream总线协议,在Xilinx公司提供的FPGA上实现了一个具有缺陷像素校正、色彩滤波阵列插值、图像降噪实时图像采集与显示功能的视频系统。AXI4-Stream总线协议由ARM公司提出,该协议专门针对视频、音频、数组等数据在片内通信设计。利用IP核进行嵌入式系统开发具有简化设计、缩短开发周期等明显优势。设计结果显示,基于AXI4-Stream总线的视频系统具有通用性强、独立、简洁易维护等优势。 展开更多
关键词 AXI4-Stream xilinx FPGA IP核 CMOS图像传感器 视频系统
下载PDF
面向航天应用的Virtex5系列FPGA单粒子翻转防护技术 被引量:8
10
作者 赖晓玲 贾亮 朱启 《空间电子技术》 2017年第3期85-91,共7页
针对Xilinx Virtex5系列器件开展了器件架构、器件单粒子敏感性和单粒子翻转防护技术的研究,针对翻转截面较大的配置存储区实现了配置区自动回读刷新纠错技术,仿真验证结果证明提出的方法正确有效,具有较大工程应用价值。
关键词 xilinx Virtex5 单粒子翻转 防护设计
下载PDF
基于JESD204协议的高速串行采集系统 被引量:8
11
作者 冉焱 席鹏飞 《电子科技》 2015年第5期17-19,23,共4页
在通信设施、成像设备、工业仪器仪表等需要大量数据的系统中,要求数据转换级提供越来越宽的分辨率和越来越高的采样率。并行接口的物理布局和串行LVDS方法的比特率限制,给设计人员带来技术障碍。文中基于Xilinx Vertx6 FPGA的GTX高速... 在通信设施、成像设备、工业仪器仪表等需要大量数据的系统中,要求数据转换级提供越来越宽的分辨率和越来越高的采样率。并行接口的物理布局和串行LVDS方法的比特率限制,给设计人员带来技术障碍。文中基于Xilinx Vertx6 FPGA的GTX高速串行接口实现了JESD204B协议,有效地解决了传统采集数据并行传输时的各种问题。 展开更多
关键词 高速串行接口 GTX xilinx Vertx6 JESD204B
下载PDF
基于FPGA的SRIO多通道控制系统设计与实现 被引量:6
12
作者 薛培 官剑 +2 位作者 邵春伟 张鑫刚 郑思旭 《电子技术应用》 2023年第1期107-113,共7页
在板间互联及芯片互联方式上,SRIO具有更高的带宽及实时性。使用MSG(消息)接口的HELLO格式,发送端采用多接口设计方法,内部采用Round-Robin处理机制,实现了多通道接口在同时发送数据时共用一个SRIO接口的竞争处理;同时封装为多通道的输... 在板间互联及芯片互联方式上,SRIO具有更高的带宽及实时性。使用MSG(消息)接口的HELLO格式,发送端采用多接口设计方法,内部采用Round-Robin处理机制,实现了多通道接口在同时发送数据时共用一个SRIO接口的竞争处理;同时封装为多通道的输入输出的方式,支持接口数量、时钟域的任意扩展。经过测试验证,该系统最大可实现64个不同时钟下通道的数据收发,单通道下包和包之间延时最低可到4μs,在SRIO传输应用方向上,具有较好的应用价值。 展开更多
关键词 xilinx SRIO 多通道 Round-Robin
下载PDF
XILINX的FPGA芯片架构剖析 被引量:3
13
作者 邹德财 吴海涛 李云 《航空计算技术》 2007年第2期80-83,共4页
从芯片结构原理上分析了XILINX的Virtex系列芯片。结合微电子学相关知识,详细分析了芯片的基本结构、可配置功能逻辑、输入输出模块、可编程内连等方面。最后将该芯片与XILINX其它系列芯片相关内容进行了比较分析,给出了该芯片与其它各... 从芯片结构原理上分析了XILINX的Virtex系列芯片。结合微电子学相关知识,详细分析了芯片的基本结构、可配置功能逻辑、输入输出模块、可编程内连等方面。最后将该芯片与XILINX其它系列芯片相关内容进行了比较分析,给出了该芯片与其它各类不同芯片之间结构与性能上的差异。 展开更多
关键词 可配置逻辑块 输入输出逻辑块 可编程内连 时钟 xilinx FPGA
下载PDF
基于FPGA的多路磁共振信号采集设计 被引量:7
14
作者 毛雨阳 刘一清 《电子测量技术》 2018年第14期128-133,共6页
随着磁共振技术的发展,磁共振信号所需要的通道数越来越多,对采样所需的采样率以及精度的要求也日益增高。相对于以往的并行模数转换器来说,基于串行的总线传输技术拥有更多优点,如更快速的传输速度、更低的设计成本等,以此达到了更加... 随着磁共振技术的发展,磁共振信号所需要的通道数越来越多,对采样所需的采样率以及精度的要求也日益增高。相对于以往的并行模数转换器来说,基于串行的总线传输技术拥有更多优点,如更快速的传输速度、更低的设计成本等,以此达到了更加优越的传输性能,并在高速通信上普遍应用。而FPGA的灵活多变以及可重复编程的特性也决定着它更适合多路磁共振信号采集的设计。基于Xilinx公司spartan-6的ISERDES接口的多路串并转换器,实现了多路磁共振信号的采集,设计简单,开发周期短。 展开更多
关键词 ISERDES 磁共振 FPGA xilinx 串并转换
下载PDF
一种基于FPGA的PCIe总线及其DMA的设计方法 被引量:9
15
作者 陈刚 张京 唐建 《兵工自动化》 2014年第5期75-77,共3页
为实现PCIe总线的DMA功能,根据Xilinx的PCIe IP核以及相关参考例程,介绍一种PCIe总线及其DMA功能的设计方法。硬件验证与测试表明:该设计具有较高的带宽,DMA读、写带宽可分别达到554 MB/s和881 MB/s,目前已在实际工程中尤其是在高速数... 为实现PCIe总线的DMA功能,根据Xilinx的PCIe IP核以及相关参考例程,介绍一种PCIe总线及其DMA功能的设计方法。硬件验证与测试表明:该设计具有较高的带宽,DMA读、写带宽可分别达到554 MB/s和881 MB/s,目前已在实际工程中尤其是在高速数据采集系统中得到广泛应用。 展开更多
关键词 现场可编程门阵列 PCIe总线 直接存储器访问 赛灵斯
下载PDF
基于IP核的PCI接口FPGA设计实现 被引量:6
16
作者 张丽君 《无线电通信技术》 2013年第1期91-93,共3页
采用IP核的设计方法,将外设组件互连标准(PCI)总线接口与具体功能应用集成在一个FPGA上芯片,提高了系统的集成度。在对PCI IP核进行概述的基础上,介绍了IP核的设计方法,实现了PCI总线接口,并设计DMA控制器解决了接口和主机间的数据传输... 采用IP核的设计方法,将外设组件互连标准(PCI)总线接口与具体功能应用集成在一个FPGA上芯片,提高了系统的集成度。在对PCI IP核进行概述的基础上,介绍了IP核的设计方法,实现了PCI总线接口,并设计DMA控制器解决了接口和主机间的数据传输瓶颈问题,最后说明了驱动程序的设计方法。通过在PCI机箱的实验测试,设计在功能和时序上均符合PCI技术规范,而且硬件工作稳定可靠,达到预期目标。 展开更多
关键词 xilinx PCI总线 DMA传输 IP核
下载PDF
面向嵌入式系统的加密算法性能检测方法 被引量:6
17
作者 柯亚文 蔡挺 +1 位作者 夏晓峰 向宏 《重庆大学学报》 EI CAS CSCD 北大核心 2020年第11期1-10,共10页
嵌入式系统信息安全是保障工业控制系统安全的必然要求,然而有限成本的硬件资源可能无法有效支撑加密算法应用所带来的额外计算开销。为研究面向嵌入式系统中加密算法移植的可行性和对系统性能的影响,提出了一个嵌入式系统加密算法性能... 嵌入式系统信息安全是保障工业控制系统安全的必然要求,然而有限成本的硬件资源可能无法有效支撑加密算法应用所带来的额外计算开销。为研究面向嵌入式系统中加密算法移植的可行性和对系统性能的影响,提出了一个嵌入式系统加密算法性能度量方法,通过构建等效度量实现系统侧和密码侧两部分抽象层次的联系。实验利用该方法,以运行时间延迟、吞吐量和系统资源使用率为度量指标,完成对包括国产加密算法与轻量级算法等在内的多种不同配置加密算法的性能测评。实验结果表明加密算法密钥长度的增长会增加算法执行的延时,算法分组大小的增大会提高算法的运行速度,使用不同加密模式造成的性能影响随加密算法不同而表现出差异性。直接部署加密算法检测任务执行时系统的指标值可以简化测量,相比其他抽象模型在工业场景中的应用更有实际意义。 展开更多
关键词 嵌入式系统 加密算法 性能检测 轻量级密码 xilinx ZYNQ
下载PDF
FPGA片上PowerPC系统设计 被引量:2
18
作者 熊明霞 雷宏 马小兵 《计算机测量与控制》 CSCD 2007年第9期1223-1225,共3页
针对星载合成孔径雷达数据压缩器接口非标准、功能测试复杂的特点,文中采用了嵌入式片上系统的思想开发了一种新型的辅助数据测试仪;该系统利用嵌入在FPGA中的PowerPC405处理器硬核完成数据传送功能,大大提高了系统集成度;利用FPGA的逻... 针对星载合成孔径雷达数据压缩器接口非标准、功能测试复杂的特点,文中采用了嵌入式片上系统的思想开发了一种新型的辅助数据测试仪;该系统利用嵌入在FPGA中的PowerPC405处理器硬核完成数据传送功能,大大提高了系统集成度;利用FPGA的逻辑单元搭建存储器和外设控制器,从而提高了设计的灵活性;其应用结果表明系统数据传输稳定、可靠,并且可增加更多外设控制器以扩充辅助数据测试仪的功能,因而可移植性强。 展开更多
关键词 PowerPC405处理器 片上外围总线(OPB) xilinx EDK集成开发环境
下载PDF
Xilinx PCI-Express核总线接口设计与实现 被引量:6
19
作者 董永吉 陈庶樵 +1 位作者 李玉峰 李印海 《电子技术应用》 北大核心 2011年第8期135-138,共4页
介绍了基于PCI-Express总线的DMA硬件设计,并运用硬件描述语言Verilog HDL对其实现。使用Xilinx公司Virtex-5系列FPGA对该设计进行了验证。结果表明,该设计能满足实际应用对可读性、可靠性及高效性的要求。
关键词 PCI-Express事务层 DMA xilinx IP核 VERILOG HDL
下载PDF
AES算法FPGA实现分析 被引量:5
20
作者 唐金艺 《计算机安全》 2008年第6期14-16,20,共4页
该文介绍了标准AES算法工作流程,并给出了AES算法的具体FPGA实现设计方案。该方案是基于XILINX公司的VIRTEX-II XC2V1000芯片提出的。
关键词 分组加密算法 硬件实现 AES xilinx FPGA
下载PDF
上一页 1 2 46 下一页 到第
使用帮助 返回顶部