期刊文献+
共找到77篇文章
< 1 2 4 >
每页显示 20 50 100
H.264中1/4精度像素插值算法的一种硬件实现架构 被引量:9
1
作者 胡力 王峰 郑世宝 《电视技术》 北大核心 2005年第10期14-17,共4页
提出了一种适用于H.264标准中1/4精度像素插值算法的硬件实现架构。对于亮度分量,采用了一维处理单元(PE)阵列来实现1/4精度像素插值算法中的亮度半像素的插值,同时采用一个6×4的寄存器阵列转置已得到的半像素以进行下一步的亮度的... 提出了一种适用于H.264标准中1/4精度像素插值算法的硬件实现架构。对于亮度分量,采用了一维处理单元(PE)阵列来实现1/4精度像素插值算法中的亮度半像素的插值,同时采用一个6×4的寄存器阵列转置已得到的半像素以进行下一步的亮度的1/4精度像素插值。而对于色度分量,笔者采用了一种只含移位和加法运算的插值核架构来实现色度的1/8像素插值。笔者提出的架构可在一定的时钟周期内,计算出不同位置上的插值像素,且有面积小,速度快的特点。 展开更多
关键词 1/4像素插值 处理单元列阵 硬件架构 H.264标准
下载PDF
一种新的使用两种比特分辨率图象的块匹配运动估计算法及其低功耗VLSI结构 被引量:3
2
作者 张武健 邱晓海 +4 位作者 周润德 陈弘毅 KondoToshio NakashimaTakayoshi IshitaniTsunehachi 《电子学报》 EI CAS CSCD 北大核心 2001年第6期860-864,共5页
本文给出了一种新的块匹配运动估计算法 ,它根据视频图像内容的复杂程度自适应地选择常规的或者低比特分辨率的图像来进行块匹配 ,并且采用了一种混合使用两种比特分辨率图像的新望远镜搜索算法 .模拟结果表明 ,新算法具有较低的计算复... 本文给出了一种新的块匹配运动估计算法 ,它根据视频图像内容的复杂程度自适应地选择常规的或者低比特分辨率的图像来进行块匹配 ,并且采用了一种混合使用两种比特分辨率图像的新望远镜搜索算法 .模拟结果表明 ,新算法具有较低的计算复杂性 ,并且能够保证较好的视频质量 .基于该算法 ,我们设计了一种新的脉动阵列结构的搜索引擎 .该引擎具有可分割的数据通道 ,从而在使用低比特分辨率图像进行块匹配时能够通过加强处理的并行性来提高吞吐率 .新的运动估计器可工作在较低的时钟频率和电源电压之下 。 展开更多
关键词 块匹配 运动估计 低比特分辨率图象 vlsi结构
下载PDF
2.5Gb/s Reed-Solomon译码器的VLSI优化实现 被引量:3
3
作者 胡庆生 王志功 +1 位作者 张军 肖洁 《电路与系统学报》 CSCD 北大核心 2005年第2期57-65,共9页
研究了基于改进的欧氏算法的高速Reed-Solomon(255,239)译码器的VLSI优化实现。采用管线方式减少关键方程获取模块中的有限域乘法器数量,并对乘法器结构进行优化。同时提出了基于全局优化的公共项提取算法,并用该算法对伴随式计算模块... 研究了基于改进的欧氏算法的高速Reed-Solomon(255,239)译码器的VLSI优化实现。采用管线方式减少关键方程获取模块中的有限域乘法器数量,并对乘法器结构进行优化。同时提出了基于全局优化的公共项提取算法,并用该算法对伴随式计算模块进行优化。结果表明,与直接实现方法相比,关键方程模块的面积节省了约30%,用于伴随式计算的各单元电路面积也普遍减少20%以上。该Reed-Solomon译码器已用Synopsys综合工具综合并用TSMC0.25μm CMOS工艺实现,其端口处理速率可达2.5Gb/s。 展开更多
关键词 REED Solomon译码器 有限域乘法器 结构优化 vlsi实现
下载PDF
An Efficient VLSI Architecture for Motion Compensation of AVS HDTV Decoder 被引量:6
4
作者 郑俊浩 邓磊 +1 位作者 张鹏 解晓东 《Journal of Computer Science & Technology》 SCIE EI CSCD 2006年第3期370-377,共8页
In the part 2 of advanced Audio Video coding Standard (AVS-P2), many efficient coding tools are adopted in motion compensation, such as new motion vector prediction, symmetric matching, quarter precision interpolati... In the part 2 of advanced Audio Video coding Standard (AVS-P2), many efficient coding tools are adopted in motion compensation, such as new motion vector prediction, symmetric matching, quarter precision interpolation, etc. However, these new features enormously increase the computational complexity and the memory bandwidth requirement, which make motion compensation a difficult component in the implementation of the AVS HDTV decoder. This paper proposes an efficient motion compensation architecture for AVS-P2 video standard up to the Level 6.2 of the Jizhun Profile. It has a macroblock-level pipelined structure which consists of MV predictor unit, reference fetch unit and pixel interpolation unit. The proposed architecture exploits the parallelism in the AVS motion compensation algorithm to accelerate the speed of operations and uses the dedicated design to optimize the memory access. And it has been integrated in a prototype chip which is fabricated with TSMC 0.18-#m CMOS technology, and the experimental results show that this architecture can achieve the real time AVS-P2 decoding for the HDTV 1080i (1920 - 1088 4 : 2 : 0 60field/s) video. The efficient design can work at the frequency of 148.5MHz and the total gate count is about 225K. 展开更多
关键词 motion compensation AVS vlsi architecture
原文传递
一种规整高速的费马数模乘的VLSI结构 被引量:4
5
作者 周浩华 李志勇 +1 位作者 谢文录 章倩苓 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2000年第10期1032-1037,共6页
在分析费马数模乘特点的基础上 ,提出了一种新型的适于 VLSI实现的 ,基于保留进位模加器 ( MCSA)的费马数模乘结构 .理论仿真和综合的结果表明该结构能实现速度和面积上较优的权衡 ,通过这种模乘器能大大提高有大量这种运算的
关键词 vlsi结构 费马数模乘 集成电路
下载PDF
TDS-OFDM系统信道估计与数据循环化硬件实现 被引量:2
6
作者 郑春燕 归琳 葛建华 《电视技术》 北大核心 2007年第1期11-13,23,共4页
针对TDS-OFDM系统的信道估计与数据循环化算法提出了一种硬件实现架构,其中循环相关的实现架构速度快且节省硬件资源。为了易于硬件实现,对迭代干扰消除提出了近似算法。仿真结果表明,此近似算法几乎没有造成性能损失。
关键词 时域同步-正交频分复用 硬件架构 信道估计 数据循环化
下载PDF
一种基于FBMA算法的整像素运动估计芯片的VLSI设计 被引量:5
7
作者 何卫锋 毛志刚 +1 位作者 吕志强 尹海丰 《计算机研究与发展》 EI CSCD 北大核心 2005年第7期1225-1230,共6页
给出了一种基于全搜索块匹配算法的运动估计电路的改进结构,并完成了VLSI设计.通过采用多端口匹配策略和双时钟方案,使得在提高先前帧搜索区域像素数据重复利用率的同时,将脉动阵列的计算效率提高到74.9%.采用TSMC0.25μm1P5MCMOS工艺,... 给出了一种基于全搜索块匹配算法的运动估计电路的改进结构,并完成了VLSI设计.通过采用多端口匹配策略和双时钟方案,使得在提高先前帧搜索区域像素数据重复利用率的同时,将脉动阵列的计算效率提高到74.9%.采用TSMC0.25μm1P5MCMOS工艺,完成了运动估计芯片的VLSI实现,其芯片面积为3.37mm×3.37mm,最高工作频率为110MHz.综合后仿真表明在89.4MHz的频率下,该电路可以对支持MPEG4ASProfile标准的ITUR601格式视频图像(720×480@30HzNTSC或720×576@25HzPAL)进行基于整像素的实时运动估计. 展开更多
关键词 全搜索块匹配算法 脉动阵列 运动估计 超大规模集成电路
下载PDF
一种支持PMVFAST运动估计算法的VLSI体系结构 被引量:3
8
作者 黎铁军 沈承东 李思昆 《计算机研究与发展》 EI CSCD 北大核心 2005年第4期537-543,共7页
在分析PMVFAST算法的基础上,提出了一种支持该算法的灵活、高效和低功耗的体系结构 该体系结构的核心是一个运动估计引擎,它包含3种支持特定范围内任意延时的可变延时单元,使其支持多种搜索模式,并通过重用计算单元实现了基本的独立SAD... 在分析PMVFAST算法的基础上,提出了一种支持该算法的灵活、高效和低功耗的体系结构 该体系结构的核心是一个运动估计引擎,它包含3种支持特定范围内任意延时的可变延时单元,使其支持多种搜索模式,并通过重用计算单元实现了基本的独立SAD计算引擎另外,通过关闭不用的单元和资源复用,该引擎能够有效地降低功耗 分析结果表明,该体系结构比经典的16PE阵列低功耗全搜索体系结构提高约15倍的性能。 展开更多
关键词 MPEG 运动估计 PMVFAST vlsi 体系结构
下载PDF
基于提升算法的二维DWT高效VLSI实现结构 被引量:3
9
作者 康志伟 颜福权 何怡刚 《国防科技大学学报》 EI CAS CSCD 北大核心 2005年第6期48-52,共5页
以CDF9/7小波为例构造了一种二维DWT变换的高效VLSI结构。采用改进的提升算法,减少了关键路径上的延时。把乘法器系数表示为CSD形式,将乘法优化为最少的移位加操作。提出了一种行变换和列变换同时进行的方法和实现结构,并且整个结构采... 以CDF9/7小波为例构造了一种二维DWT变换的高效VLSI结构。采用改进的提升算法,减少了关键路径上的延时。把乘法器系数表示为CSD形式,将乘法优化为最少的移位加操作。提出了一种行变换和列变换同时进行的方法和实现结构,并且整个结构采用流水线处理。通过VHDL的行为级仿真,得到的数据和软件仿真的结果相同,证明了该结构的正确性。和其它结构相比,该结构处理速度更快,并且硬件利用率可达100%。 展开更多
关键词 提升算法 小波变换 二维DWT vlsi 并行结构
下载PDF
一种比特平面并行处理的零树编码结构 被引量:4
10
作者 刘凯 李云松 吴成柯 《电路与系统学报》 CSCD 北大核心 2005年第5期23-26,共4页
提出了比特平面并行处理的零树编码结构。根据内嵌编码的零树结构,指出每一个比特平面的编码信息可以同时获得,从而给出了并行的零树编码结构。与现有的结构相比,该结构具有并行度高,没有中间缓冲等特点。实验结果表明,处理速度有明显提... 提出了比特平面并行处理的零树编码结构。根据内嵌编码的零树结构,指出每一个比特平面的编码信息可以同时获得,从而给出了并行的零树编码结构。与现有的结构相比,该结构具有并行度高,没有中间缓冲等特点。实验结果表明,处理速度有明显提高,图像质量可满足大多数应用要求。 展开更多
关键词 图像压缩 零树编码 比特平面并行 vlsi结构
下载PDF
一种高效地实现运动估计算法的VLSI结构 被引量:4
11
作者 舒清明 徐葭生 《电子学报》 EI CAS CSCD 北大核心 1995年第5期12-16,共5页
本文提出了一种全新的低延滞、高吞吐率、可编程的VLSI树型结构,它能十分有效地实现FSA和TSSA运动估计算法,该结构比其它树型结构少1/3的处理单元(PE),而且PE单元的延时减少一半。独特的ME窗缓冲结构使I/O... 本文提出了一种全新的低延滞、高吞吐率、可编程的VLSI树型结构,它能十分有效地实现FSA和TSSA运动估计算法,该结构比其它树型结构少1/3的处理单元(PE),而且PE单元的延时减少一半。独特的ME窗缓冲结构使I/O带宽和I/O管脚大大减小,交叉流水线技术使硬件利用率可达到100%,这些特点使得该结构适合VLSI实现。 展开更多
关键词 视频图象 编码 运动估计 运动补偿 vlsi结构
下载PDF
基于帧级流水脉动阵列结构的运动估计电路 被引量:3
12
作者 何卫锋 毛志刚 《电子学报》 EI CAS CSCD 北大核心 2005年第8期1487-1491,共5页
在将标准的六层Do循环嵌套FSBM算法等效变换成一种新的两层Do循环嵌套算法的基础上,本文提出了三种基于搜索距离分别为P=KN(K≥1),P=N/2和P=N的脉动阵列结构的运动估计电路.上述结构除了支持帧级流水操作外,而且在取得近似100%的阵列流... 在将标准的六层Do循环嵌套FSBM算法等效变换成一种新的两层Do循环嵌套算法的基础上,本文提出了三种基于搜索距离分别为P=KN(K≥1),P=N/2和P=N的脉动阵列结构的运动估计电路.上述结构除了支持帧级流水操作外,而且在取得近似100%的阵列流水效率的同时,具有硬件开销小、输入端口数少等特点,可广泛应用于DTV和HDTV等领域. 展开更多
关键词 全搜索块匹配算法 脉动阵列 运动估计 vlsi结构
下载PDF
H.264中运动估计算法的一种硬件实现架构 被引量:1
13
作者 白向晖 王勇 郑世宝 《电视技术》 北大核心 2004年第11期17-19,共3页
提出了一种适用于H.264标准中可变块大小运动估计算法的硬件实现架构。架构中采用一维处理单元(PE)阵列来实现运动估计算法中匹配块的搜索,通过对较小子块的块间误差(SAD)的复用来计算不同大小块的块间误差。与传统的处理一个运动矢量... 提出了一种适用于H.264标准中可变块大小运动估计算法的硬件实现架构。架构中采用一维处理单元(PE)阵列来实现运动估计算法中匹配块的搜索,通过对较小子块的块间误差(SAD)的复用来计算不同大小块的块间误差。与传统的处理一个运动矢量的架构相比,这种架构在一定的时钟周期内最多可处理41个运动矢量,并且具有面积小、速度快的特点。 展开更多
关键词 可变块大小运动估计 处理单元阵列 硬件架构 H.264标准
下载PDF
小波滤波器低功耗并行的VLSI结构设计 被引量:2
14
作者 兰旭光 郑南宁 +2 位作者 薛建儒 王飞 刘跃虎 《计算机研究与发展》 EI CSCD 北大核心 2005年第11期1889-1895,共7页
提出一种基于行和提升算法,实现JPEG2000编码系统中的小波正反变换(discretewavelettransform)的低功耗、并行的VLSI结构设计方法·利用该方法所得结构一次处理两行数据,分时复用行处理器,使行处理器内以及行、列处理器实现并行处理... 提出一种基于行和提升算法,实现JPEG2000编码系统中的小波正反变换(discretewavelettransform)的低功耗、并行的VLSI结构设计方法·利用该方法所得结构一次处理两行数据,分时复用行处理器,使行处理器内以及行、列处理器实现并行处理,且最小化行缓存·对称扩展通过嵌入式电路实现,整个结构采用流水线设计方法优化,加快了变换速度,增加了硬件资源利用率,降低了功耗,效率几乎达到100%·小波滤波器正反变换结构已经经过FPGA验证,可作为单独的IP核应用于正在开发的JPEG2000图像编解码芯片中· 展开更多
关键词 二维离散小波变换 vlsi JPEG2000 并行结构 提升方法 基于行
下载PDF
矢量量化算法的VLSI实现结构 被引量:2
15
作者 王妙锋 郭立 刘璐 《电路与系统学报》 CSCD 北大核心 2006年第6期61-64,共4页
本文通过将全搜索矢量量化算法(FullSearchVectorQuantization)的计算转换成内积(innerproduct)运算,并利用Baugh-Wooley算法,阐述了FSVQ算法的一种新的有效的基于二进制补码的VLSI实现结构。由于该结构的规则性(regularity)和模块性(mo... 本文通过将全搜索矢量量化算法(FullSearchVectorQuantization)的计算转换成内积(innerproduct)运算,并利用Baugh-Wooley算法,阐述了FSVQ算法的一种新的有效的基于二进制补码的VLSI实现结构。由于该结构的规则性(regularity)和模块性(modularity),它可以被高效地应用在语音、图像、和视频编码的VLSI实现中。 展开更多
关键词 矢量量化 内积运算 脉动阵列 vlsi实现
下载PDF
基于提升小波变换的图像压缩编码的VLSI实现 被引量:3
16
作者 丁媛媛 司玉娟 +1 位作者 郎六琪 罗思维 《吉林大学学报(工学版)》 EI CAS CSCD 北大核心 2007年第3期675-680,共6页
提出了一种基于提升小波变换和SPIHT算法的图像压缩编码的VLSI结构。小波变换部分采用流水线及分时复用的技术,节省了硬件资源,提高了运算速度,增强了稳定性。SPIHT算法采用多阈值的四路并行处理结构,提高了编码效率。基于上述方法的FPG... 提出了一种基于提升小波变换和SPIHT算法的图像压缩编码的VLSI结构。小波变换部分采用流水线及分时复用的技术,节省了硬件资源,提高了运算速度,增强了稳定性。SPIHT算法采用多阈值的四路并行处理结构,提高了编码效率。基于上述方法的FPGA实现,能够满足图像存储、传输等方面的要求。 展开更多
关键词 信息处理技术 图像压缩 提升小波变换 多阈值SPIHT vlsi 时分复用 并行流水结构
下载PDF
一种新的用于H.264/AVC的运动估计VLSI结构 被引量:3
17
作者 郑兆青 桑红石 +1 位作者 赖晓玲 沈绪榜 《计算机学报》 EI CSCD 北大核心 2007年第12期2101-2108,共8页
提出了一种新的用于H.264/AVC的分数运动估计VLSI结构.首先改进分数运动估计算法的迭代顺序,将1/2像素精度和1/4像素精度的串行搜索改为同时进行,设计出一种空间上具有更高并行度的VLSI结构;另外该结构不需要输入和输出1/2插值数据,因... 提出了一种新的用于H.264/AVC的分数运动估计VLSI结构.首先改进分数运动估计算法的迭代顺序,将1/2像素精度和1/4像素精度的串行搜索改为同时进行,设计出一种空间上具有更高并行度的VLSI结构;另外该结构不需要输入和输出1/2插值数据,因此减少了存储带宽需求.该结构计算H.264/A VC中一个宏块1/4像素精度的41个运动向量需要1344个时钟周期.在0.18μm CMOS工艺下作了逻辑综合和仿真,结果表明时钟频率为147MHz时,面积为276k门,能够满足SDTV(1280×720)@30Hz的视频编码需要.相比现有结构,该结构降低了存储访问带宽需求,提高了数据吞吐率. 展开更多
关键词 H.264 vlsi结构 块匹配 运动估计 视频编码
下载PDF
一种H.264运动估计算法的硬件实现结构
18
作者 胡聪 李欣 《计算机与数字工程》 2008年第1期105-107,共3页
运动估计是视频编码中计算量最大的一部分,提出一种适用于H.264标准的混合两步搜索算法的VLSI结构设计方法,并提出了有效的小菱形搜索的数据流,充分利用搜索区域数据重叠的特性。仿真证明,节省硬件资源,可以满足实时性的需要。
关键词 运动估计 H.264 vlsi结构
下载PDF
基于同步并行结构的视频处理IP模块的VLSI设计 被引量:1
19
作者 张光烈 郑南宁 +1 位作者 吴勇 张霞 《电子学报》 EI CAS CSCD 北大核心 2002年第7期945-948,共4页
本文在讨论隔行视频信号的逐行处理算法的VLSI实现和视频信号的色度处理和色度空间转换的硬件实现基础上 ,针对视频信号处理实时性 ,并发性以及运算量大的特点 ,提出了基于同步并行流水线的VLSI结构 .同时结合SOC的IP模块设计给出相应... 本文在讨论隔行视频信号的逐行处理算法的VLSI实现和视频信号的色度处理和色度空间转换的硬件实现基础上 ,针对视频信号处理实时性 ,并发性以及运算量大的特点 ,提出了基于同步并行流水线的VLSI结构 .同时结合SOC的IP模块设计给出相应的硬件实现算法 .该设计已基于 0 35 μmCMOS工艺标准单元库进行了综合验证 . 展开更多
关键词 同步并行结构 视频处理 IP模块 vlsi结构 隔行视频信号 逐行处理算法
下载PDF
一种H.264运动估计器的VLSI设计 被引量:2
20
作者 王睿 林涛 +1 位作者 林争辉 王延美 《微电子学与计算机》 CSCD 北大核心 2004年第11期153-157,共5页
MPEG4AVC/ITU-TH.264视频编码标准中所采用的多模式运动估计算法与传统的MPEG4、H.263+高级预测模式相比较而言,编码效率和性能都大大提高。但其诸如模式决策等问题却给运动估计器,特别是硬件运动估计器带来非常大的运算复杂度。本文提... MPEG4AVC/ITU-TH.264视频编码标准中所采用的多模式运动估计算法与传统的MPEG4、H.263+高级预测模式相比较而言,编码效率和性能都大大提高。但其诸如模式决策等问题却给运动估计器,特别是硬件运动估计器带来非常大的运算复杂度。本文提出一种H.264运动估计器硬件结构,它采用了新的模式决策算法和快速运动估计算法。仿真结果证明,这两种算法不但能使运动估计器降低其硬件实现成本,而且能减少模式决策和运动估计的时间。 展开更多
关键词 H.264 运动估计 模式决策 视频编码器 硬件结构
下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部