期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
原模图LDPC码的准循环扩展和编码算法 被引量:1
1
作者 李忠亮 夏国江 《空间科学学报》 CAS CSCD 北大核心 2011年第3期406-411,共6页
原模图LDPC码性能优异,适合高速编译码,但针对它的扩展和编码算法研究较少.利用矩阵环与多项式环的同构关系,提出了原模图LDPC码准循环扩展和生成矩阵求解的高效算法.仿真结果表明,用所提出的扩展算法得到的原模图LDPC码,在相同的最大... 原模图LDPC码性能优异,适合高速编译码,但针对它的扩展和编码算法研究较少.利用矩阵环与多项式环的同构关系,提出了原模图LDPC码准循环扩展和生成矩阵求解的高效算法.仿真结果表明,用所提出的扩展算法得到的原模图LDPC码,在相同的最大变量节点度条件下,性能优于已知的最好无结构非正则码. 展开更多
关键词 LDPC码 原模图 准循环扩展 环同构
下载PDF
空间激光通信中基于原模图的LDPC码构造方法
2
作者 章谦骅 章坚武 包建荣 《光通信技术》 CSCD 北大核心 2014年第8期54-56,共3页
研究了空间激光通信系统中的信道编码算法,基于原模图和准循环扩展,提出了一种性能优异的低密度奇偶校验(LDPC)码构造方法,可以满足光通信系统中的高速编译码需求。仿真结果表明,构造的LDPC码纠错性能强,在误码率(BER)为10-9数量级处仍... 研究了空间激光通信系统中的信道编码算法,基于原模图和准循环扩展,提出了一种性能优异的低密度奇偶校验(LDPC)码构造方法,可以满足光通信系统中的高速编译码需求。仿真结果表明,构造的LDPC码纠错性能强,在误码率(BER)为10-9数量级处仍未出现误码平底,适合长距离空间激光通信系统。 展开更多
关键词 空间激光通信 原模图 准循环扩展 误码平底
下载PDF
面向磁记录信道的原模图LDPC码译码器的FPGA设计 被引量:6
3
作者 周健 吕毅博 +1 位作者 洪少华 王琳 《重庆邮电大学学报(自然科学版)》 CSCD 北大核心 2013年第6期788-794,共7页
针对传统原模图低密度奇偶校验(low density parity check,LDPC)码在译码硬件实现中,由于采用随机扩展方式,导致数据拥塞和布线困难,继而产生译码延时和资源消耗的提高及吞吐量的下降问题,通过2步准循环扩展得到了适于硬件实现的码字结... 针对传统原模图低密度奇偶校验(low density parity check,LDPC)码在译码硬件实现中,由于采用随机扩展方式,导致数据拥塞和布线困难,继而产生译码延时和资源消耗的提高及吞吐量的下降问题,通过2步准循环扩展得到了适于硬件实现的码字结构,设计了一种面向磁记录信道的原模图LDPC码译码器。该译码器信息更新采用基于TDMP(turbo decoding message passing)分层译码的归一化Min-Sum算法使得译码器具有部分并行架构;同时为了降低译码时间及功耗,给出一种低资源消耗的提前终止迭代策略。硬件实现结果表明,该译码器的译码性能十分接近相应的浮点算法,在低资源消耗的前提下,工作频率可达183.9 MHz,吞吐量为63.3 Mbit/s,并可同时适用于多种原模图LDPC码。 展开更多
关键词 磁记录信道 原模图LDPC码 准循环扩展 提前终止迭代策略 低资源消耗
原文传递
基于原模图LDPC码的联合信源信道译码器的硬件实现(英文) 被引量:4
4
作者 卢静 洪少华 +1 位作者 吕毅博 王琳 《重庆邮电大学学报(自然科学版)》 CSCD 北大核心 2015年第6期775-780,共6页
采用FPGA(field programmable gate array)设计基于原模图低密度奇偶校验(low density parity check,LDPC)码的联合信源信道译码器,信道部分和信源部分都是由原模图LDPC码组成。在原模图LDPC码联合译码器的硬件实现架构中,通过2步循环... 采用FPGA(field programmable gate array)设计基于原模图低密度奇偶校验(low density parity check,LDPC)码的联合信源信道译码器,信道部分和信源部分都是由原模图LDPC码组成。在原模图LDPC码联合译码器的硬件实现架构中,通过2步循环扩展得到了适合硬件实现的准循环原模图LDPC码,译码器信息的迭代更新采用TDMP(Turbo decoding message passing)分层译码算法,采用的归一化最小和算法使得P-JSCD(photograph-based joint source and channel decoding)具有部分并行结构。最后,为了降低资源消耗和译码延迟,采用了提前终止迭代策略。基于FPGA平台的硬件实现结果表明,该联合译码器的译码性能非常接近相应的浮点算法,并且最大时钟频率达到193.834 MHz,吞吐量为24.44 Mbit/s. 展开更多
关键词 联合信源信道译码器(JSCD) 原模图LDPC码 准循环扩展 FPGA
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部